## آزمایشگاه طراحی سیستمهای دیجیتال

آزمایش شماره ۳: توصیف جریان داده با مقایسه کننده



## اعضای گروه:

روژین تقیزادگان ۴۰۱۱۰۵۷۷۵ رادین شاهدایی ۴۰۱۱۰۶۰۹۶ بارید شهرآبادی ۴۰۱۱۰۶۱۲۵

استاد: دکتر انصاری

در بخش اول باید به کمک طراحی سلسلهمراتبی، یک مقایسه کننده چهاربیتی بسازیم. برای این کار ابتدا یک cascadable در بخش اول باید به کمک طراحی می کنیم و سپس با اتصال چهارتا از این مقایسه کننده ها، یک مقایسه کننده چهاربیتی می سازیم.



schematic 1-bit comparator

Cascadable one-bit comparator

میدانیم که در مقایسه اعداد، ارقام پرارزش (سمت چپ) از اهمیت بیشتری برخوردار هستند بنابراین در مقایسه کننده یک بیتی ورودیهایی که دریافت میکنیم، .ضعیت مقایسه اعداد را از قبل (در ارقام پرارزشتر) نشان میدهند. (ورودیهای و، و ا). اگر بزرگتر یا کوچکتر بودن عددی در ارقام پرارزش آشکار شده بود، این نتیجه به خروجی منتقل می شود و در صورتی که برابری اعداد از قسمت قبل نتیجه شده باشد، حاصل مقایسه برابر مقایسه دو بیت فعلی می باشد. در نهایت از کنار هم قرار گرفتن چهار cascadable one-bit comparator می توان یک مقایسه کننده چهاربیتی ساخت.



schematic 4-bit comparator

four-bit comparator



four-bit comparator signals

در بخش دوم، فرض می کنیم یک ماژول بیتهای دو عدد را از بیت پرارزش به کمارزش دریافت می کند و خروجی مورد نظر را تولید می کند. برای آن که ساختار ترتیبی داشته باشیم، از D-latch استفاده می کنیم که ساختار آن به شکل زیر است:



برای هر کدام از خروجیهای l\_out ،g\_out و e\_out به یک latch احتیاج داریم که خروجیها را مستقیما تولید می کند.

```
module SerialComp (input clk , input reset , input a , input b,
1
 2
      output greater out , output equal out , output lower out);
 3
          wire greater in , equal in , lower in;
 4
 5
          wire not_greater_out , not_equal_out , not_lower_out;
 6
          wire tmp_not_greater_out, tmp_not_equal_out, tmp_not_lower_out;
 7
          wire tmp_greater_out, tmp_equal_out, tmp_lower_out;
 8
9
          assign equal in = reset | (((a == b) & equal out) & (~reset));
          assign greater in = (~reset) & (((a > b) & equal out) | greater out);
10
11
          assign lower in = (~reset) & (((a < b) & equal out) | lower out);
12
13
         assign tmp equal out = ~(tmp not equal out & ~(~clk & equal in));
14
          assign tmp not equal out = ~(tmp equal out & ~(~clk & ~(equal in)));
15
16
          assign tmp greater out = ~(tmp not greater out & ~(~clk & greater in));
17
          assign tmp not greater out = ~(tmp greater out & ~(~clk & ~(greater in)));
18
19
          assign tmp lower out = ~(tmp not lower out & ~(~clk & lower in));
20
          assign tmp not lower out = ~(tmp lower out & ~(~clk & ~(lower in)));
21
22
          assign greater out = clk ? tmp greater out : greater out;
          assign lower out = clk ? tmp lower out : lower out;
23
24
          assign equal out = clk ? tmp equal out : equal out;
25
      endmodule
```

## پیشگزارش آزمایش سوم

## آزمایشگاه طراحی سیستمهای دیجیتال



one-bit comparator signals