

| بهرست مطالب      |          |
|------------------|----------|
| هدف آزمایش       | 2        |
| وسايل مورد نياز  | <i>2</i> |
| شرح آزمایش       | 2        |
| تیجه مورد انتظار | 4        |

## هدف آزمایش

هدف از این آزمایش، پیاده سازی یک شیفت رجیستر با استفاده از تراشه ۷۴۹۵ می باشد .

### وسایل مورد نیاز

- flip-flop 4042 (clocked D latch)
  - MUX (74157)
    - ۶ کلید
  - ۶ مقاومت ده کیلو اهمی
  - شیف رجیستر ۴ بیتی (۷۴۹۵)
    - ۴گیت نات
    - ۴ گیت AND
      - ۴گیت OR

## شرح آزمایش

الف) مدار شکل ۱ را ببندید.



شکل ۱- مدار پیشنهادی اولیه برای پیادهسازی یک شیفت رجیستر یکطرفه

ب) با قرار دادن کلیدهای RS و PE در حالت های مناسب به مدار مقدار اولیه ۱۰۱۰ بدهید.

پ) با قرار دادن کلیدهای RS و PE در حالت های مناسب شیفت رجیستری با قابلیت شیفت به سمت راست بسازید.

ت) با اتصال به ورودی سریال مدار (RS) مدار ره به شمارنده جانسون تبدیل کنید و دیاگرام زمان بندی خروجیهای مدار را رسم کنید.

ج) با اعمال تغییراتی مدار را به شکل ۲ که شیفت رجیستر دوطرفه است تبدیل کنید.



شکل ۲- مدار پیشنهادی برای پیادهسازی شیفت رجیستر دوطرفه

چ) پس از مطالعه کاتالوگ تراشه ۷۴۹۵ یک شیفت رجیستر با قابلیت شیفت به سمت راست بسازید.

ح) مداری طراحی کنید که بتواند دنباله های ۲۰۰۱، ۱۱۱۰، ۱۱۱۰، ۱۱۱۰ را شناسایی کند. مدار باید دائما به دنبال دنباله بگردد و به محض مشاهده یکی از این دنباله ها خروجی مدار «۱» گردد.

توجه: در مدارهای شکل (1) و شکل (2) میتوانید به جای مدارهای AND-OR از مدار متمرکز کننده (MUX) استفاده کنید.

# نتيجه مورد انتظار

بوپ)



### ورودیهای D-Latchها به این صورت است:



$$D_b = Q_a \cdot \overline{PE} + PE \cdot B$$

$$D_c = Q_b \cdot \overline{PE} + PE \cdot C$$

$$D_d = Q_c.\overline{PE} + PE.D$$

یعنی اگر ورودی PE مدار صفر باشد، این مدار به سمت راست شیفت میدهد و در غیر این صورت، دادهها به صورت موازی load میشوند.



پیشگزارش آزمایش ۴ آزمایشگاه مدار منطقی

ت)





اگر در همان مدار قبلی، خروجی  $\overline{Q_d}$  را به ورودی سریال مدار (RS) وصل کنیم، مدار را به شمارنده جانسون تبدیل کردهایم. این مدار دنباله زیر را به ترتیب می شمارد:

repeat



ورودیهای D-Latchها به این صورت است:

$$D_a = RS.\overline{PE} + PE.Q_b$$

$$D_b = Q_a \cdot \overline{PE} + PE \cdot Q_c$$

$$D_c = Q_b \cdot \overline{PE} + PE \cdot Q_d$$

$$D_d = Q_c.\overline{PE} + PE.RS$$

یعنی اگر ورودی (PE(Mode) مدار صفر باشد، این مدار به سمت راست شیفت میدهد و اگر ورودی (PE(Mode) مدار یعنی اگر ورودی  $D_a$  مدار به سمت چپ شیفت میدهد. (در حالت شیفت راست ورودی  $D_a$  و در حالت شیفت چپ ورودی  $D_a$  برابر با RS خواهد بود.)

در این حالت مدار دیگر قابلیت load همزمان چهار مقدار را نخواهد داشت.

چ)



تراشه ۷۴۹۵ از ۱۴ پین تشکیل شده که پین ۱ آن serial input است، پینهای ۲ تا ۵ آن به ترتیب a, b, c, d هستند، پین ۶ آن (GND) میباشد و پین ۷ آن به زمین وصل میشود (GND).

پینهای ۸ و ۹ کلاکهای تراشه هستند. پینهای ۱۰ تا ۱۳ مربوط به  $Q_a$  تا  $Q_a$  هستند و پین ۱۴ به VCC وصل میشود.

ح) برای اینکه مدار بتواند دنباله خواسته شده را تشخیص بدهد، باید خروجی مدار را به ازای حالتهای مختلف بجز حالتهای خواسته شده خروجی مدار را یک کنیم. بدین ترتیب داریم:

$$\overline{A}\overline{B}\overline{C}D + \overline{A}\overline{B}C\overline{D} + AB\overline{C}D + ABC\overline{D}$$

به همین دلیل مدار را با استفاده از خروجیهای شیفت رجیستر به صورت زیر طراحی می کنیم:

