Q/LS

Q/LS 0013-2014

龙芯中科技术有限公司企业标准

龙芯 CPU 开发系统固件与内核接口规范 V2.2

|      |              | 文档编号  | Q/LS 0013-2014                         |
|------|--------------|-------|----------------------------------------|
|      |              | 文档名   | 龙芯 CPU 开发系统固件与内核接口规范                   |
| 文档更新 | 新记录          | 版本号   | V2. 2                                  |
|      |              | 创建人   | 研发中心                                   |
|      |              | 创建日期  | 2014-04-01                             |
| 更新历史 | 史            |       |                                        |
| 序号   | 更新日期         | 版本号   | 更新内容                                   |
| 1    | 2014. 4. 01  | V1. 0 | 发布文档初始版本 V1.0 版。                       |
| 2    | 2016. 8. 30  | V1. 1 | 修订版本 V1.1                              |
|      |              |       | 1、重新修订了地址规范约束;                         |
|      |              |       | 2、重新修订了 SMBIOS 规范中 CPU 型号的约定;          |
| 3    | 2017. 4. 18  | V1. 2 | 修订版本 V1. 2                             |
|      |              |       | 1、添加传参新成员 cpuname 及其格式规范;              |
|      |              |       | 2、添加新传参功能:表示桥片个数、DMA cache/uncache;    |
|      |              |       | 3、添加新的结构体描述(efi_reset_system_t);       |
|      |              |       | 4、添加成员 DoSuspend;                      |
| 4    | 2017. 5. 27  | V2. 0 | 修订版本 V2.0                              |
|      |              |       | 1、重新修订附录 B bootparam.h 文件;             |
|      |              |       | 2、修正附录 A 中的几处错误;                       |
| 5    | 2018. 3. 27  | V2. 1 | 修订版本 V2. 1                             |
|      |              |       | 1、第4节修改,地址规范相关修改;                      |
|      |              |       | 2、增加附录 E,添加 3A/3B+7A 描述(boardinfo、地址、  |
|      |              |       | 中断),增加7A GPU使用地址段约束;                   |
|      |              |       | 3、完善 4.2 节地址规范约束;                      |
|      |              |       | 4、添加 4.3 节 DMA 规范描述以及 C、D、E 附录中 DMA 规范 |
|      |              |       | 约束表;                                   |
|      |              |       | 5、修改一些编写错误;                            |
| 6    | 2018. 11. 20 | V2. 2 | 修订版本 V2.2                              |
|      |              |       | 1、第 4.2 节,低端内存的高 16M 地址空间相对 UEFI 做了    |
|      |              |       | 约束;                                    |

|  | 2、第7节,对SMBIOS产品信息(Type2)第六字段增加了        |
|--|----------------------------------------|
|  | 命名约束,附录 A. 6 board_devices.name 受同样约束; |
|  | 3、附录 A. 4,规范了使用龙芯集显情况 vbios 的处理;       |
|  | 4、附录 A. 8, 固件传参接口的内存映射表中对应物理地址         |
|  | 空间范围增加了 DMA 地址空间范围;                    |
|  | 5、附录 A. 9,固件传参接口添加 of_dtb_addr 成员;     |
|  | 6、附录 A. 12, 固件传参接口 cpuname 修订了新的命名方    |
|  | 式;                                     |
|  | 7、修改了一些语法错误。                           |

# 目 次

| 1  |    |     | 范围         | <u> </u>                | 1 |
|----|----|-----|------------|-------------------------|---|
| 2  |    |     | 术语         | 吾与定义                    | 1 |
| 3  |    |     | 架构         | 勾关系                     | 1 |
| 4  |    |     | 地均         | 止空间规范                   | 2 |
| 4. | 1  |     | Ī          | 芯片地址空间表                 | 2 |
| 4. | 2  |     | }          | 地址空间表                   | 2 |
| 4. | 3  | DI  | MA 夫       | 见范                      | 4 |
| 5  |    |     | 中跌         | <b>折配置规范</b>            | 4 |
| 5. | 1  |     |            | 固件与内核关于中断的划分界面          | 4 |
| 5. | 1. | 1   |            | 固件与内核关于中断的分工            | 4 |
| 5. | 1. | 2   | I          | 中断的处理方式                 | 5 |
| 5. | 2  |     | I          | 中断号码的分配及各类芯片内部中断路由约定    | 5 |
| 5. | 3  |     |            | 与板级硬件设计有关的约定            | 5 |
| 6  |    |     | 固化         | 牛与内核接口传参规范              | 5 |
| 6. | 1  |     | ,          | 传参数据结构的约定               | 5 |
| 6. | 2  |     | ,          | 传参的实现                   | 6 |
| 6. | 2. | 1   | 7          | 概述                      | 6 |
| 6. | 2. | 2   | ļ          | 固件中实现                   | 6 |
| 6. | 2. | 3   | 1          | 参数的传递                   | 6 |
| 6. | 2. | 4   | 1          | 内核中实现                   | 6 |
| 7  |    |     | SMB        | IOS 规范的实现约定             | 6 |
| 8  |    |     | 兼名         | <b>ទ性约定</b>             | 8 |
| 9  |    |     | 总结         | 古                       | 8 |
| 附  | 录  | : A | <b>A</b> カ | 吃芯 CPU 开发系统传参数据结构       | 9 |
| 附  | 录  | E   | 3          | 传参数据结构头文件 bootparam. h2 | 1 |
| 附  | 录  | c C | 3          | A/B+780E 中断及地址空间约定2     | 8 |
| 附  | 录  | E D | ) 3        | A/B+2H 中断及地址空间约定3       | 1 |
| 附  | 录  | E   | 3          | A/B+7A 中断及地址空间约定3       | 4 |

## 前言

本规范是龙芯中科技术有限公司制定的企业规范、暂无国家相关行业通用规范可参考。

本规范涉及到固件与内核之间的传参、中断分配及地址空间划分等方面,主要介绍龙芯板卡固件与内核之间的接口定义,地址空间分配,中断在内核和固件之间的划分、中断号的分配及相关硬件布线约定,最后提到了 SMBIOS 中需要实现的类型约定。接口定义涉及到固件与内核间信息传递的数据结构定义,固件使用何种方式传递这些数据结构及内核如何解析等方面。

本规范的起草单位:龙芯中科技术有限公司、中电科技(北京)有限公司、江苏中科梦兰电子科技有限公司、中标软件有限公司。

本规范的主要起草人: 孟小甫、司志莹、王焕东、成修治、陈华才、陈小春、何曌君、刘绍宗、苏孟豪、乔崇、夏启超、李雪峰、张爽爽、周学智。

本规范审核人: 王剑, 高翔, 黄沛, 邱吉, 李文刚, 王玉钱, 袁俊卿。

本规范批准人: 胡伟武。

## 龙芯 CPU 开发系统固件与内核接口规范

## 1 范围

本规范规定了龙芯 CPU 开发系统的地址空间、中断配置、固件与内核接口传参实现及 SMBIOS 实现约定的要求。本规范适用于龙芯 2 号和 3 号系列 CPU 开发系统。建议其它系统厂商遵循此规范开发相关产品。

本规范由通用规范和详细规范组成。正文及附录 A、B 为通用规范,通用规范描述一般性的约定。 附录 C、附录 D 为详细规范,详细规范针对不同开发系统进行具体约定。当通用规范与详细规范不一 致时,以详细规范为准。

## 2 术语与定义

本规范所用术语定义如下:

- a) 固件: Firmware, 写入 ROM、EPROM 等非易失存储器中的程序,负责控制和协调集成电路。
- b) BIOS: 基本输入输出系统, Basic Input Output System, 一组固化到主板上一个 ROM 芯片上的程序, 它保存着计算机基本输入输出程序、系统设置信息、开机后自检程序和系统自启动程序。BIOS 与硬件系统集成在一起, 也被称为固件, 本规范中固件和 BIOS 不做区分。
- c) UEFI: 统一的可扩展固定接口, Unified Extensible Firmware Interface, 是 Intel 为全新 类型的 PC 固件的体系结构、接口和服务提出的建议标准。主要目的是提供在 OS 加载之前 在所有平台上一致、正确指定的启动服务,被看做是有近 20 多年历史的 PC BIOS 的继任者。
- d) PMON: MIPS 架构机器上使用的一种兼有 BIOS 和 boot loader 部分功能的开放源码软件。
- e) SMBIOS (System Management BIOS): 是主板或系统制造者以标准格式显示产品管理信息所需遵循的统一规范。DMI (Desktop Management Interface)是帮助收集电脑系统信息的管理系统,DMI 信息的收集必须在严格遵照 SMBIOS 规范的前提下进行。SMBIOS 和 DMI 是由行业指导机构 Desktop Management Task Force (DMTF)起草的开放性的技术标准。
- f) HT (HyperTransport): 是一种为主板上的集成电路互连而设计的端到端总线技术,目的是加快芯片间的数据传输速度。HT 通常指 CPU 到主板芯片(或北桥)之间的连接总线,即 HT 总线。类似于 Intel 平台中的前端总线(FSB),HT 按技术规格分有 HT1.0、HT2.0、HT3.0、HT3.1。
- g) PCI (Peripheral Component Interconnect): 是连接电子计算机主板和外部设备的总线标准,用于定义局部总线的标准。此标准允许在计算机内安装多达 10 个遵从 PCI 标准的扩展卡。

#### 3 架构关系

龙芯 PC 产品的固件与内核接口在系统各软件之间所处的层次关系如图 1 所示:



## 图 1 接口与内核和固件之间的关系

## 4 地址空间规范

## 4.1 芯片地址空间表

龙芯处理器可以通过芯片内的 PCI 接口连接外部桥片,也可以使用 HT 端口连接桥片。由于 HT 端口速度更快、位长更宽,现在多使用 HT1 端口连接桥片的模式。不同芯片的地址空间配置约定如各自的附录所示。

## 4.2 地址空间表

地址空间设计的规则约定如下:

a) 0x0000\_0000~0x0FFF\_FFFF 的低 256MB 空间为低端内存空间。其中 0x000 0000~0x001F FFFF 为兼容老版本固件保留的 2M 地址空间; 0x0F00\_0000~0x0FFF\_FFFF 是为固件保留的 16M 地址空间,用于与内核的信息交互,如固件传参、关机和重启功能、Smbios、Vbios等。 龙芯 UEFI 的 16M 地址空间要做特殊规划,防止上述数据分配到 16M 以下空间。参考实现如下:

0x0FFF\_FFFF -----TOP-----0x0FFF\_E01E |-----| SmbiosTable 0x0FFF E000 0x0F03\_A000 **BootParams** -----| 0x0F03 0400 Exception Code 0x0F03 0000 **Smbios** 0x0F02\_00C0 **S**3 0x0F02\_00A0 Vbios 0x0F00\_00A0 Shutdown 0x0F00\_0050 Reboot 0x0F00\_0000

- b) 0x1000\_0000~0x1FFF\_FFFF 为 PCI 等 IO 设备空间及部分芯片配置寄存器空间;
- c) 0x3000 0000~0x3FFF FFFF 为窗口配置寄存器的空间范围;
- d) 0x4000\_0000~0x7FFF\_FFFF 为 PCI 设备 memory 空间范围;
- e) 0x2000 0000~0x2FFF FFFF 和 0x8000 0000~高端内存基址-0x0000 0001 为保留空洞;
- f) 高端内存基址缺省值为 0x9000 0000, 各系统如有特殊需要可从 emap 结构传递修改的值;

g) 高端内存基址约束如下

对齐要求: 2<sup>n+0x10000000</sup>, 31 <= n < 40;

高端内存基址参考示例:

0x9000\_0000

0x11000 0000

0x41000 0000

0x81000 0000

以下, 高端内存基址以 0x9000\_0000 为例(本规范中内存地址相关示例均适用)进行说明。

h) 内存地址信息必须由固件赋值后传参至内核,内核不可擅自修改。内存地址信息传参结构体描述详见附录 A.8 节。

地址空间划分如图 2 所示:

| • • • • • • • • • • • • • • • • • • • • |                                                                           |
|-----------------------------------------|---------------------------------------------------------------------------|
| 高端内存基址(0x9000_0000)                     | 高端 System RAM                                                             |
| 同州的作基址(007000_0000)                     | Reserved                                                                  |
| 0x8000_0000                             | PCI 设备 Memory 空间                                                          |
| 0x4000_0000                             | 窗口配置寄存器、核间中断相关寄存器                                                         |
| 0x3000_0000<br>0x2000_0000              | Reserved                                                                  |
| 0x1000_0000                             | IO 与芯片配置寄存器 System RAM 256MB                                              |
| 0x0000_0000                             | (其中 0x0F00_0000~0x0FFF_FFFF 为固件保留使用, 0x000 0000~0x001F FFFF 为兼容老版本固件保留使用) |
| 0.0000_0000                             | /3.本有心,以平凹,下丛田,区用/                                                        |

图 2 地址空间分布图

下面举例来说明高端内存的使用情况,

a) 如果内存大小为 1GB,则内存在系统中的地址空间表 1:

表 1 1GB 内存地址分布表

|      |                       | *** = -** * * *       |             |
|------|-----------------------|-----------------------|-------------|
|      | 起始地址                  | 结束地址                  | 物理内存        |
| 地址 0 | 0x0000_0000_0000_0000 | 0x0000_0000_0FFF_FFFF | 0 - 256MB   |
| 地址 1 | 0x0000 0000 9000 0000 | 0x0000 0000 BFFF FFFF | 256MB - 1GB |

## b) 如果内存大小为 2GB,则内存在系统中的地址空间如表 2:

#### 表 2 2GB 内存地址分布表

|      | 起始地址                  | 结束地址                  | 物理内存        |
|------|-----------------------|-----------------------|-------------|
| 地址 0 | 0x0000_0000_0000_0000 | 0x0000_0000_0FFF_FFFF | 0 - 256MB   |
| 地址 1 | 0x0000_0000_9000_0000 | 0x0000_0000_FFFF_FFFF | 256MB - 2GB |

c) 如果内存 4GB 以上,则内存在系统中的地址空间如表 3:

## 表 3 4GB 内存地址分布表

|      | 起始地址                  | 结束地址                  | 物理内存        |
|------|-----------------------|-----------------------|-------------|
| 地址 0 | 0x0000_0000_0000_0000 | 0x0000_0000_0FFF_FFFF | 0 - 256MB   |
| 地址1  | 0x0000_0000_9000_0000 | 0x0000_0001_7FFF_FFFF | 256MB - 4GB |

## 4.3 DMA 规范

- a) 7A 作为桥片时 DMA 地址与内存物理地址的对应关系为 1:1 映射:即 dmaaddr = phyaddr。
- b) 2H 作为桥片时 DMA 地址与内存物理地址的对应关系分为两种情况:

内存地址为低 256M 时与 DMA 地址关系为 1:1 映射;

内存地址大于 256M 时与 DMA 的映射关系为 dmaaddr = phyaddr - 0x80000000。

c) 780e 作为桥片时 DMA 地址与内存物理地址的对应关系分为两种情况:

内存地址在低 256M 映射关系为 dmaaddr=phyaddr | 0x80000000;

内存地址大于 256M 的部分为 1:1 映射。

#### 5 中断配置规范

## 5.1 固件与内核关于中断的划分界面

#### 5.1.1 固件与内核关于中断的分工

龙芯芯片内部集成了中断控制器用于处理自带串口、PCI 总线等中断,又可以通过 PCI、HT 接口所连接桥片上的中断控制器来处理外接设备中断。因此,龙芯芯片系统的中断控制较为复杂。中断配置规范的目的是划清固件和操作系统关于中断的配置范围,统一龙芯芯片操作系统的中断分配。为此,进行如下约定:

- a) 桥片的中断路由由固件来做,其他的中断分配和路由由内核来做;
- b) 固件负责完成桥片上的 PCI/PCIE 设备和插槽的中断号申请和路由,操作系统内核完成中断号的分配和芯片内部的中断路由,好处是固件只和具体的板卡相关,内核负责 CPU 相关的初始化(包括 CPU 核间中断),这样一个内核可以适配不同板卡的固件;
- c) 固件完成 PCI 设备扫描和配置后,根据桥片手册、设备类型及硬件原理图,向每一个 PCI 设备或 PCI/PCIE 插槽上可能的设备的中断线寄存器写入申请的中断线号,同时需要对桥片上的中断控制器进行配置,保证它能路由到 HT 的 0-16 位中断向量的相应位置;
- d) 操作系统内核在分配中断号时,根据中断线寄存器的值进行分配。此外,操作系统内核还负责对芯片内部的中断控制器进行设置;
- e) 内核不再管 CPU, 板卡相关中断的具体配置, 所有信息均由固件传递过来, 并通过 cpu\_type 的类型选择不同的平台支持, 这样可以做到一个内核二进制在不同平台和 CPU 上都适用;
- f) 如果使用 MSI/MSI-X, 由内核根据桥片的特性来分配中断, 固件不再负责。

## 5.1.2 中断的处理方式

如果有8259, 其中断处理方式约定如下:

- a) 每次从 HT 中断向量寄存器中读取一个中断位,然后进行中断处理,并且清除 HT 相应的中断向量位,这种方式使用了 8259 默认的中断优先级;
- b) 固件需要将当前的设备中断号传递给内核,内核首先获知有哪些外设中断,并且给相应位使能。

其他芯片的中断如有约定参见各自的附录。

#### 5.2 中断号码的分配及各类芯片内部中断路由约定

0-15 号中断: 表 4 中所列的中断号需要保留:

中断号 中断源 说明 0 **HPET** HPET 高精度定时器 XT-PIC 键盘 1 I8042 2 级联 XT-PIC 3 4 5 6 系统控制中断(用于笔记本电脑 Fn 7 SCI 功能键) 8 XT-PIC 实时时钟 RTC 9 10 11 I8042 12 XT-PIC 鼠标 13 Ide0 XT-PIC 硬盘 14 Tde1 XT-PIC 硬盘

表 4 0-15 号中断说明

15 号以后的中断号及芯片内部中断路由针对不同开发系统有不同约定, 3A/B+780E 开发系统可参见附录 C, 3A/B+2H 开发系统可参见附录 D, 3A/B+7A 开发系统可参见附录 E。

## 5.3 与板级硬件设计有关的约定

开发系统必须使用桥片上的 LPC, 不使用 CPU 的。

## 6 固件与内核接口传参规范

#### 6.1 传参数据结构的约定

为便于同一个内核适配不同板卡、处理器,增强内核兼容性,龙芯平台规定由固件向内核提供 CPU 类型、中断号、总线信息、内存大小、pci-mem 地址、video\_bios 地址、busclock 等信息。提供方式为: 传递参数。该信息为内核必须获取信息,供内核解析结构体信息并启动运行。其中,同板卡不同芯片之间的区别可以通过 cpu\_type, processor\_id, PIC\_type, ht\_enable 以及 board\_device 等结构联合描述清楚。

龙芯 2 号和 3 号开发系统采用附录 A 中的数据结构进行传参, 其对应的头文件参见附录 B 所示, 以后的扩展需要兼容此结构。

## 6.2 传参的实现

#### 6.2.1 概述

本节的描述以 PMON 和 Linux 内核的实现为例来说明,但传参初始结构体指针 bp 规定放在 a2 寄存器中。

## 6.2.2 固件中实现

在固件中,每一个结构体针对一类型的功能或服务,具体定义在 boot\_param.c 中,如 efi\_memory\_map 是针对系统的 memory 信息,efi\_cpuinfo\_loongson 处理 CPU 的相关信息等,为了给 UEFI 的模块开发预留空间,对每一类的服务或功能提供一个初始化函数,如:

```
Int init_boot_param(struct boot_params *bp)
{
            bp->video_bios_addr = 0xc3f00000;
            init_efi(&(bp->efi));
            return bp;
}
struct efi memory map loongson *init memory map() {} 中给每一项具体赋值。
```

## 6.2.3 参数的传递

在固件中初始化好所有的结构体或服务,最终封装到 boot\_params 的结构体中,将该结构体指针 bp 赋值给 a2 寄存器。在 main. c 中调用 boot params 的指针,并将指针赋值给 a2 寄存器。

## 6.2.4 内核中实现

在内核中,内核的实现主要是对该结构的解析工作,目前是在 env. c 中直接解析。首先定义和固件完全一样的结构体,在 head. S 中把 a2 寄存器读出,赋值给 fw\_arg2,依次读出固件传过的信息,并对相应的结构体变量赋值即可;如:

```
struct boot_params *bp;
bp = (struct boot_params)fw_arg2;
emap = bp + bp->memory_offset;
```

等等逐次赋值解析,则相应的信息均可被内核使用。

注意:内核与固件的结构体必须完全一致,任何类型改动,都会导致内核无法启动。

## 7 SMBIOS 规范的实现约定

SMBIOS 是主板或系统制造者以标准格式显示产品管理信息所需遵循的统一规范。 DMI(Desktop Management Interfacece,DMI)就是帮助收集电脑系统信息的管理系统,DMI 信息的收集必须在严格 遵照 SMBIOS 规范的前提下进行。 SMBIOS 和 DMI 是由行业指导机构 Desktop Management Task Force (DMTF)起草的开放性的技术标准,其中,DMI 设计适用于任何的平台和操作系统。 DMI 充当了管理工具和系统层之间接口的角色。它建立了标准的可管理系统更加方便了电脑厂商和用户对系统的了解。 DMI 的主要组成部分是 Management Information Format (MIF)数据库。这个数据库包括了所有有关电脑系统和配件的信息。通过 DMI,用户可以获取序列号、电脑厂商、串口信息以及其它系统配件信

息。

目前建议必须实现的 SMBIOS 类别如下:兼容 SMBIOS 2.3 规范版本,必须实现包含以下 8 个数据表结构:

- a) BIOS 信息(Type 0)
- b) 系统信息 (Type 1)
- c) 产品信息 (Type 2)
- d) 处理器信息 (Type 4)
- e) 物理存储阵列 (Type 16)
- f) 存储设备(Type 17)
- g) 温度传感器 (Type 28)
- h) 表格结束指示 (Type 127)

其中:

TypeO BIOS 信息中的固件版本(BIOS Version)约定格式见表 5:

表 5 BIOS 信息约定格式说明及举例

| <b>举例</b><br>说明 | 厂商代号     | 连字符 | 固件名称 | 连字符 | 版本       | 连字符 | 发布日期     |
|-----------------|----------|-----|------|-----|----------|-----|----------|
| PMON3           | Loongson | -   | PMON | -   | V3. 0. 1 | -   | 20120808 |

Type2 的产品(Product)信息格式约定见表 6:

表 6 产品信息约定格式说明及举例

| <b>举例</b><br>说明                | 厂商代号     | 连字符 | CPU 型号 | 连字符 | 桥片     | 连字符 | CPU 路<br>数 | 连字符 | 板卡版本号  | 连字符 | 板卡标识    |
|--------------------------------|----------|-----|--------|-----|--------|-----|------------|-----|--------|-----|---------|
| 2HSOC<br>开发板                   | Loongson | -   | LS2H   | -   | SOC    | -   | 1w         | -   | V1. 01 | -   | DEV     |
| 3A780E<br>双路开发板                | Loongson | -   | LS3A   | -   | RS780E | -   | 2w         | -   | V1. 03 | -   | ATX_EVB |
| 龙梦 3A780E<br>双路带 BMC<br>控制服务器板 | Lemote   | -   | LS3A   | -   | RS780E | -   | 2w<br>BMC  | -   | V1. 00 | -   | server  |
| 3A7A<br>单路开发板                  | Loongson | ĺ   | LS3A   | ı   | 7A     | I   | 1w         | İ   | V1. 00 | ı   | ATX_EVB |

## 表 6 注:

- a) CPU 路数的后缀"w"是小写以便和后面跟的诸如 BMC (Baseboard Management Controller, 远程管理控制器)或 TCM (Trust Cryptography Module, 可信密码模块)区分。
  - b) CPU 型号约定如下:
  - 3A 系列: LS3A1000、LS3A2000、LS3A3000、LS3A4000
  - 3B 系列: LS3B1000、LS3B1500、LS3B2000
  - 2G 系列: LS2G1000、LS2G1500
  - 2H 系列: LS2H2、LS2H3
  - c) 板卡标识字段, 其命名规则约定如下:

产品类型/结构类型 产品型号/编码

产品类型/结构类型: 笔记本电脑使用 NB 或 notebook; 主板接口类型使用 CPCI/VPX/ATX/MATX/ITX/等等。

举例: NB\_A1001 或 notebook\_a1001, CPCI\_1000, MATX\_A1601, ATX\_EVB 等等。

## 8 兼容性约定

- 1) 内核加载虚地址从 0x8020\_0000 开始。
- 2) Linux 系统中固件与内核接口参数的首指针存储在/proc/loongspec 文件中,格式如下:以 "LOONGSPEC=" 开头,后跟以 0x 开头的 16 进制地址。如 LOONGSPEC=0xaffff30。

## 9 总结

本传参规范的提出和制定旨在规范龙芯的固件和内核接口,重点规定了地址空间、中断分配、传参数据结构、SMBIOS 实现约定等方面,使得内核具有更广泛的适应性及兼容性,能有效解决内核对具体板卡设备的依赖性,有利于龙芯系列产品基础软件的规范和统一。

## 附录 A 龙芯 CPU 开发系统传参数据结构

## A. 1 固件与内核接口定义

本节规定了固件在加载内核阶段的接口定义,定义了接口信息结构体、预留了 UEFI 可扩展信息。信息结构体定义如下:

```
#define u64 phys_t
#define u64 unsigned long long
#define u32 unsigned int
#define u16 unsigned short
#define u8 unsigned char
```

注:为避免固件 32 位,内核 64 位的问题,在代码实现时,建议把指针替换成 u64,并在使用处注明 u64 代表什么结构体或定义,在本规范中不给出直接替换,否则会混淆结构含义,且对 UEFI/内核或 PMON64/内核 64 不具备兼容性。

传参主要结构体,如表5所示:

| 结构体                               | 描述                               |
|-----------------------------------|----------------------------------|
| struct boot_params                | 启动参数结构体,必选                       |
| srtuct efi                        | Efi 入口结构体,必选                     |
| struct smbios_tables              | SMBIOS 相关信息描述,必选                 |
| struct loongson_param             | 其他结构体相对的偏移地址                     |
| struct interface_info             | 接口信息,描述规范本身的信息                   |
| struct loongson_efi_memory_map    | 龙芯内存地址空间信息,必选                    |
| struct system_loongson            | 龙芯 system 的信息,如单路还是双路,是否用 numa 等 |
| struct efi_cpuinfo_loongson       | 与龙芯 CPU 相关的信息,如频率,型号等,必选         |
| struct irq_source_routing_table   | 中断信息,包含中断控制器,中断号等等               |
| struct board_device               | 板载设备的描述结构                        |
| struct uart_device                | 串口相关的设备结构                        |
| struct sensor_device              | 温度、风扇传感器相关的设备结构                  |
| struct loongson_special_attribute | 龙芯特殊应用的预留接口                      |

表 A.1 传参结构一览表

注:各板卡可根据需要选择必须实现的结构体,但如果选用,需按照本章约定的结构体进行传参,不能自行重新设计结构体,为保证兼容性,如果需要扩充本规范没有的结构体,可加在结构体 boot params 的最后添加,并在各自的附录中给以说明。

## A. 2 boot\_params

```
struct boot_params {
    struct screen_info screen_info; /*info about screen, reserved*/
    struct sys_desc_table sys_desc_table; /* tables in bios, reserved*/
    struct efi_loongson efi; /*efi struct */
    struct efi_reset_system_t reset_system; /*information of reset*/
}:
```

固件最终是将 boot\_params 的结构体指针 bp 传递给内核,这样有一个统一的接口结构体,screen\_info,sys\_desc\_table,efi\_info等可以暂时保留。

必须定义: strcut efi\_loongson efi。

表 A. 2.1 boot\_params 结构体描述

| 成员             | 意义               |
|----------------|------------------|
| screen_info    | 屏幕信息,包括打印到屏幕上的坐标 |
| sys_desc_table | 与系统相关的描述符表       |
| efi            | efi_loongson 结构  |
| reset_system   | 系统重启、关机信息        |

## 其中 efi\_reset\_system\_t 结构体:

```
struct efi_reset_system_t {
   u64 ResetCold;
   u64 ResetWarm;
   u64 ResetType;
   u64 Shutdown;
   u64 DoSuspend; /* NULL if not support */
};
```

表 A. 2. 2 efi reset system t 结构体描述

| 成员        | 意义        |
|-----------|-----------|
| ResetCold | 冷启动       |
| ResetWarm | 热启动       |
| ResetType | 重启类型 (保留) |
| Shutdown  | 关机        |
| DoSuspend | 挂起/休眠     |

注:各成员的定义据具体情况而定,例如笔记本电脑结构中的Shutdown、ResetWarm以及DoSuspend必须定义,ResetCold、ResetType可保留。

#### A.3 efi

```
struct efi_loongson {
      efi_system_table_t systab; /* EFI system table */
                         /* MPS table */
   u64 mps;
      u64 acpi;
                           /* ACPI table (IA64 ext 0.71) */
      u64 acpi20;
                            /* ACPI table (ACPI 2.0) */
                                             /* SM bios table */
      struct smbios tables smbios;
      u64 sal systab;
                            /* SAL system table */
                           /* boot info table */
      u64 boot info;
      /*have non this struct for PMON
        efi_get_time_t *get_time;
        efi_set_time_t *set_time;
        efi get wakeup time t *get wakeup time;
        efi_set_wakeup_time_t *set_wakeup_time;
```

```
efi_get_variable_t *get_variable;
efi_get_next_variable_t *get_next_variable;
efi_set_variable_t *set_variable;
efi_get_next_high_mono_count_t *get_next_high_mono_count;
efi_reset_system_t *reset_system;
efi_set_virtual_address_map_t *set_virtual_address_map;
*/
};
```

该结构体中包含了与 efi 服务相关的很多信息,图 system\_table, acpi, smbios, time 服务等,这些信息在当前 PMON 的基础上无法实现,是作为 UEFI 的传参结构体预留扩展预留的,目前主要使用的信息定义在 smbios 中。该结构体是标准的 UEFI 的结构定义。大部分保留,仅适用 smbios。

必须定义: strcut smbios tables smbios;

| 成员                       | 意义                               |
|--------------------------|----------------------------------|
| mps                      | 电源管理相关信息;                        |
| acpi                     | Acpi 的接口;                        |
| acpi20                   | Acpi 补充信息;                       |
| smbios                   | 描述与厂商相关的信息,如 CPU, memory, irq 等; |
| sal_systable             | SAL_Table 的信息;                   |
| boot_info                | 与启动相关的参数信息;                      |
| get_time                 | 获得当前的时间;                         |
| set_time                 | 设定当前的时间;                         |
| get_wakeup_time          | 取得唤醒时间;                          |
| set_wakeup_time          | 设定唤醒时间;                          |
| get_variable             | 获得可变参数;                          |
| get_next_variable        | 获得下一项可变参数;                       |
| set_variable             | 设定变量;                            |
| get_next_high_mono_count |                                  |
| reset_system             | 调用重启,开关机函数;                      |
| set_virtual_address_map  | 虚存空间地址图;                         |

表 A. 3 efi 结构体描述

## A. 4 smbios\_tables

Smbios\_tables 可遵循 SMBIOS 规范, SMBIOS 是主板或系统制造者以标准格式显示产品管理信息所需遵循的统一规范,可以给出序列号、电脑厂商信息、固件、操作系统、主板、内存、扩展槽及扩展接口的详细。SMBIOS 给出版本信息,vga\_bios 基地址,及龙芯平台相关的结构体信息。其中 vers 是标识本结构体的版本号,vga\_bios 保存 vga\_bios 的基地址,loongson\_param则是与龙芯体系相关的结构体; vga\_bios 告诉内核 vga\_bios 的基地址,在龙芯上使用 x86 模拟的显卡(如 RS780E 集显),或者使用龙芯桥片集显(如 7A1000 集显),该地址必须也是龙芯板卡的特性之一,如果当前使用的是自带 vbios 的独立显卡,vga bios 的值默认设定为 0,而不能是个未赋值的随机数。

必须定义: 原则上, 这结构体的每一项都必须定义, 任何一个如果不定义或者定义出错, 内核就

无法启动。如 vga bios,不定义图形界面启动不起来。

注意:使用龙芯桥片(如 7A1000)集显的情况下,固件必须为集显准备 vbios 并存储在内存特定区域中,把 vbios 内存地址通过 vga bios 传递给内核.

## A. 5 loongson\_param

```
struct loongson_params{
    u64 memory_offset;/*efi_memory_map_loongson struct offset*/
    u64 cpu_offset; /*efi_cpuinfo_loongson struct offset*/
    u64 system_offset; /*system_info struct offset*/
    u64 irq_offset; /*irq_source_routing_table struct offset*/
    u64 interface_offset; /*interface_info struct offset*/
    u64 special_offset; /*loongson_special_attribute struct offset*/
    u64 boarddev_table_offset; /*board_device offset*/
};
```

该结构保存所有结构体相对 loong\_param 结构体地址的偏移, memory\_offset 是内存结构体的偏移, cpu\_offset 是 CPU 结构体的偏移, system\_offset 是系统结构体的偏移, irq\_offset 是龙芯中断控制器相关的偏移, special\_offset 是龙芯特殊特性结构体的偏移, board\_offset 是龙芯板载设备结构体偏移。该结构体中只存放各个结构体的偏移, 因此不能在填充其他变量。表 A. 4 为和龙芯传参相关信息一览表。

| Will Free in Bearing and all the first |                                   |
|----------------------------------------|-----------------------------------|
| 成员                                     | 意义                                |
| interface_info                         | 接口信息,描述规范本身的信息;                   |
| efi_memory_map_loongson                | 龙芯内存地址空间信息;                       |
| system_info                            | 龙芯 system 的信息,如单路还是双路,是否用 numa 等; |
| efi_cpuinfo_loongson                   | 与龙芯 CPU 相关的信息,如频率,型号等;            |
| irq_source_info                        | 中断信息,包含中断控制器,中断号等等;               |
| special_attr                           | 龙芯的其他特殊属性;                        |
| boarddev_table                         | 板载设备的描述结构;                        |

表 A. 4 loongson params 结构体描述

## A. 6 board\_devices

```
struct board_devices {
    u8 name[64]; /*hold the device name*/
    u32 num_resources; /*number of device_resource*/
    struct resource_loongson resource[MAX_RESOUCR_NUMBER]; /*for each device`s
resource*/
    /*arch specific additions*/
    struct archdev_archdata archdata;
};
```

表 A. 5 board devices 结构体描述

| 成员                                             | 意义      |
|------------------------------------------------|---------|
| name                                           | 设备名称;   |
| num_resource                                   | 设备资源个数; |
| resource_loongson resource[MAX_RESOUCR_NUMBER] | 设备资源信息; |

```
#define MAX_RESOUCR_NUMBER 128
struct resource_loongson {
    u64 start; /*resource start address*/
    u64 end; /*resource end address*/
    u8 name[32];
    u32 flags;
};
struct archdev archdata {};
```

注:如果固件中实现了 SMbios 规范的 type2 board information,使用此结构体的 name 进行传递,传递板卡名称的约定见本规范第7节表6。

## A.7 interface\_info

```
struct interface_info {
    u16 vers; /*version of the specificition*/
    u16 size; /*size of this interface*/
    u8 flag;/*use or unuse*/
    u8 description[64]; /*description for each change*/
}_attribute__((packed));
```

本结构提供接口的版本信息,vers 表示本规范的版本信息,可以用来却别不同版本下不同的功能, 重大改动版本使用 v0, v1, v2 表示,小改动版本使用 v0.1, v1.1, v1.2 等表示; flag 标识当前内核 或固件有没有使用本规范。这个作为接口升级和变更标记,同时区别可以规范前后固件和内核的情况, 使得内核的处理和使用有一定的兼容性。description[64]简要描述版本更迭重大变化。

必须定义: vers, flag。

表 A. 6 interface info 结构体描述

| 成员          | 意义                              |
|-------------|---------------------------------|
| vers        | Interface_info 的版本信息,标识规范的版本更迭; |
| size        | 结构的大小,所占内存大小;                   |
| flag        | 标识当前有没有使用规范;                    |
| description | 对规范的简单描述,及每次规范升级的关键内容描述等。       |

注:如果固件中实现了 SMBIOS 规范的 typeO BIOS Information,使用此结构体的 description 进行传递,传递固件名称的约定见本规范第 7 节表 5。

## A.8 efi\_memory\_map\_loongson

```
针对龙芯平台,定义了如下内存类型:
#define SYSTEM_RAM_LOW 1
#define SYSTEM_RAM_HIGH 2
#define MEM_RESERVED 3
#define PCI_IO 4
#define PCI_MEM 5
```

```
#define LOONGSON CFG REG 6
#define VIDEO ROM 7
#define ADAPTER ROM 8
#define ACPI_TABLE 9
#define SMBIOS TABLE 10
#define UMA VIDEO RAM 11
#define VUMA VIDEO RAM 12
#define SYSTEM RAM DMA LOW 13
#define SYSTEM RAM DMA HIGH 14
#define MAX MEMORY TYPE 15
struct efi_memory_map_loongson {
       u16 vers;/*version of efi memory map*/
       u32 nr map; /*number of memory maps*/
       u32 mem_freq;/*memory frequence*/
       struct mem map{
              u32 node id;/*recorde the node id*/
              u32 mem type;/*recorde the memory type*/
              u64 mem start;/*memory map start address*/
              u32 mem_size; /*for each memory_map size, not the total size*/
       }map[LOONGSON3 BOOT MEM MAP MAX];
} attribute ((packed));
```

龙芯内存是统一编址的,整个内存是一张表,在本结构中,vers 表示当前 memory\_map 的版本号,nr\_map 是传递过来的内存表的个数,内核扫描传过来的全部的内存表,然后根据下面结构体中node\_id, mem\_type 等两项判断传递过来的内存表是什么表,挂在哪个节点上。从而得到每个内存表的起始地址,大小等等信息,SMBIOS 使用此结构体向内存发布。

从 vers=2 开始,DMA 的地址空间范围由固件依据板卡划定传递给内核,DMA 规范参考 4.3 节。map数组顺序约束:

- 1. 物理地址先于 DMA 地址
- 2. 物理地址顺序与 DMA 地址顺序——对应

成员

Efi\_memory\_map\_loongson 的版本信息;
nr\_map
 内存表的个数,记录从固件传递过来的所有表的个数;
mem\_freq
 内存的频率,ddr 频率;
struct mem\_map
 表示每张表的信息的结构体;
node\_id:当前内存表挂在那个节点上;
mem\_type:当前内存表的类型;
mem\_start:当前表的起始地址;
mem\_size:当前表的大小;

表 A. 7 efi\_memory\_map\_loongson 结构体描述

固件中此结构体必须定义和赋值,内存地址信息必须通过此结构体传递给内核。

## A. 9 sytem\_loongson

```
struct system loongson {
                   //version of system_loongson
       u16 vers;
       u32 ccnuma smp;//0:smp;1:numa;
       u32 sing_double_channel;//1:single; 2:double
       u32 nr_uarts;//number of uarts
       struct uart device uarts[MAX UARTS];
       u32 nr_sensors;//number of sensors
       struct sensor_device sensors[MAX_SENSORS];
       u8 has_ec;
       u8 ec_name[64];
       u64 ec_base_addr;
       u8 has_tcm;
       u8 tcm_name[64];
       u64 tcm_base_addr;
       u64 workarounds;
       u64 of dtb addr
}__attribute__((packed));
```

这个结构体主要包含龙芯特性,如:系统是否用 ccnuma,当前是单路还是双路等等,也可以添加其他的特性。

ccnmua 用来判断,启动 numa-os 还是 smp; single\_double 则选择单路还是双路; 在多核芯片中必须定义: ccnuma\_smp, 不定义影响性能;

vers=2 开始,向内核传递 fdt 信息;

表 A. 8 system\_loongson 结构体描述

| 成员                                 | 意义                                |
|------------------------------------|-----------------------------------|
| vers                               | 龙芯系统版本信息;                         |
| ccnuma_smp                         | 0: 代表 smp, 1: 代表 numa;            |
| sing_double_channel                | 1: 代表单路, 2: 代表双路;                 |
| nr_uarts                           | 串口数量                              |
| uart_device uarts[MAX_UARTS]       | 串口设备数组                            |
| nr_sensors                         | 传感器数量                             |
| sensor_device sensors[MAX_SENSORS] | 传感器设备数组                           |
| has_ec                             | 是否存在 EC                           |
| ec_name[64]                        | 用于创建 platform_device 的 EC 名字      |
| ec_base_addr                       | EC 寄存器基地址                         |
| h_tcm                              | 是否存在 TCM                          |
| tcm_name[64]                       | 用于创建 platform_device 的 TCM 名字     |
| tcm_base_addr                      | TCM 寄存器基地址                        |
| workarounds                        | 根据有缺陷的机型做 workarounds, 有厂家自定义,一般在 |
|                                    | workarounds. h 里定义                |
| of_dtb_addr                        | DTB 地址, 0 代表固件无 FDT 信息            |

## A.10 uart\_device

```
#define MAX_UARTS 64
struct uart_device {
u32 iotype; /* see include/linux/serial_core.h */
u32 uartclk;
u32 int_offset;
u64 uart_base;
}__attribute__((packed));
```

该结构体为描述串口相关信息 MAX\_UARTS 为最大串口数量,本结构体是可选结构体,该结构体的 访问通过 system loongson 结构体寻址得到,而不是通过 smbios 结构体直接访问。

| W. W. Y. add. 6 _ dot. 100 24 1 71 1 1 1 2 |                                          |
|--------------------------------------------|------------------------------------------|
| 成员                                         | 意义                                       |
| iotype                                     | 标示 IO 类型是 MMIO 还是 PortIO;参照内核下的 Iotype;  |
| uartclk                                    | 串口的时钟频率;                                 |
| int_offset                                 | 串口 IRQ 号的偏移量,MMIO 相对于 56, PortIO 是相对于 0; |
| uart base                                  | 串口寄存器的基地址。                               |

表 A. 9 uart device 结构体描述

## A. 11 sensor\_device

```
#define MAX SENSORS 64
#define SENSOR TEMPER 0x00000001
#define SENSOR_VOLTAGE 0x00000002
#define SENSOR FAN
                       0x00000004
struct sensor device {
       u8 name[16]; /* a formal name */
       u8 label[64]; /* a flexible description */
                      /* SENSOR * */
       u32 type;
       u32 id:
                       /* instance id of a sensor-class */
       u32 fan_policy; /* see arch/mips/include/asm/mach-loongson/loongson_hwmon.h*/
       u32 fan percent;/* only for constant speed policy */
       u64 base addr; /* base address of device registers */
}__attribute__((packed));
```

该结构体包括温度、电压传感器和风扇的描述,MAX\_SENSORS 是最大传感器数量,本结构体为可选结构体。该结构体的访问通过 system\_loongson 结构体寻址得到,而不是通过 smbios 结构体直接访问。

| With a concentration with the |                                                                           |
|-------------------------------|---------------------------------------------------------------------------|
| 成员                            | 意义                                                                        |
| name[16]                      | 用于创建 platform_device 的名字;                                                 |
| label[64]                     | 自定义的一个描述名;                                                                |
| type                          | 传感器类型;                                                                    |
| id                            | 区分同等设备的不同实例;                                                              |
| fan_policy                    | 三种策略,定速CONSTANT_SPEED_POLICY、变速STEP_SPEED_POLICY和内核辅助KERNEL_HELPER(EC控制); |

表 A. 10 sensor device 结构体描述

| fan_percent | 定速策略专用,用于风扇转速的百分比; |
|-------------|--------------------|
| base_addr   | 传感器寄存地址的基地址。       |

## A. 12 efi\_cpuinfo\_loongson

```
typedef enum loongson cpu type {
        Legacy 2F = 0x0,
        Legacy_2E = 0x1,
        Legacy 3A = 0x2,
        Legacy_3B = 0x3,
        Legacy_1A = 0x4,
        Legacy_1B = 0x5,
        Legacy_2G = 0x6,
        Legacy 2H = 0x7,
        Loongson_1A = 0x100,
        Loongson_1B = 0x101,
        Loongson 2E = 0x200,
        Loongson_2F = 0x201,
        Loongson 2G = 0x202,
        Loongson_2H = 0x203,
        Loongson_3A = 0x300,
        Loongson 3B = 0x301
};
struct efi_cpuinfo_loongson {
 * Capability and feature descriptor structure for MIPS CPU
 */
       ul6 vers; //version of efi_cpiinfog_loongson
       u32 processor id;/* PRID, e.g. 6305, 6306 */
       enum loongson_cpu_type cputype;//3a-3b-2f-2e-1a-1b
       u32 total node; /* physical core number */
       u16 cpu startup core id; /* Core id*/
       u16 reserved_cores_mask; /*Reserved Core mask*/
       u32 cpu clock freq; /*cpu clock */
       u32 nr_cpus; /*number of cpus*/
       u8 cpuname[64]; /*cpu name*/
} attribute ((packed));
```

Processor\_id 是从 PRID 寄存器里读取的值,以 16 进制表示, cputype 传递是龙芯哪个型号的,total\_node 保存当前 CPU 中包含几个节点,cpu\_startup\_core\_id 保存启动核的 id, cpu\_clock\_freq 是当前 CPU 的频率,与 CPU 相关的信息在传递过程中要非常小心,如果弄错一点,内核绝对无法启动。

必须定义: cpu\_type, cpu\_clock\_freq, nr\_cpu\_loongson, total\_node, 等。

## 表 A. 11 efi\_cpuinfo\_loongson 结构体描述

| 成员                  | 意义                                           |
|---------------------|----------------------------------------------|
| vers                | CPU 结构的版本号;                                  |
| processor_id        | 标识处理器的型号,具体的批次,如 3a3,3b2 等;                  |
| cputype             | CPU 的类型,如 1A, 1B, 2E, 2F, 3A, 3B 等;          |
| total_node          | 总结点数;                                        |
| cpu_startup_core_id | CPU 启动核的 id 号, 用其 10 进制值表示;                  |
| reserved cores mask | 可工作的处理器核掩码,核序和字节的位序相同,即0~15位分                |
|                     | 别对应 $0^{\sim}15$ 号核的状态; $0$ 表该核可用, $1$ 表不可用; |
| cpu_clock_freq      | CPU 频率;                                      |
| nr_cpu_loongson     | CPU 物理核数;                                    |
| cpuname             | CPU 名称                                       |

## 其中 cpuname 约束如下:

- 1)结构约束。cpuname 分为两部分,括号外为核心代号,括号内为商品名称;
- 2) 内容约束。核心代号和商品名称的起始字符串必须为 Loongson。举例:

```
3A1000: "Loongson-3A R1 (Loongson-3A1000)";
3A2000: "Loongson-3A R2 (Loongson-3A2000)";
3A3000: "Loongson-3A R3 (Loongson-3A3000)";
3A4000: "Loongson-3A R4 (Loongson-3A4000)";
3B1000: "Loongson-3B R1 (Loongson-3B1000)";
3B1500: "Loongson-3B R2 (Loongson-3B1500)";
3B2000: "Loongson-3A R2 (Loongson-3B2000)";
3B3000: "Loongson-3A R3 (Loongson-3B3000)";
3B4000: "Loongson-3B R3 (Loongson-3B4000)";
```

## vers=2 之后, cpuname 约束如下:

3A1000:

结构约束: Loongson-版本号(小版本号)(-工业等级)。 举例:

"Loongson-3A1000";

```
3A2000:
        "Loongson-3A2000";
3A3000:
        "Loongson-3A3000";
3A3000D: "Loongson-3A3000D";
                 "Loongson-3A3000F-I" or "Loongson-3A3000F-i";
3A3000F 工业级:
3A4000:
        "Loongson-3A4000";
        "Loongson-3B1000";
3B1000:
3B1500:
        "Loongson-3B1500";
3B2000:
         "Loongson-3B2000";
3B3000:
        "Loongson-3B3000";
3B4000:
        "Loongson-3B4000";
```

## A.13 irq\_source\_routing\_table

## 该结构体描述龙芯上中断控制的信息。

```
struct irq_source_routing_table {
       ul6 vers; /*version of irg source routing table*/
       u16 size; /*bridge number*/
       u16 rtr bus; /*bus number*/
       u16 rtr devfn;
                         /* Where the interrupt router lies */
       u32 vendor;
       u32 device:
       u32 PIC_type; /* Vendor and device ID of interrupt router PIC */
       u64 ht int bit; //3a: 1<<24; 3b:1<<16
       u64 ht_enable;//all irqs used in HT PIC which from 8259 or other PICS
       u32 node id; //the PIC interrupter attach to the cpu node
       u64 pci mem start addr;
       u64 pci_mem_end_addr;
       u64 pci io start addr;
       u64 pci io end addr;
       u64 pci_config_addr;
       u16 dma mask bits;/*dma的位数*/
       u16 dma_noncoherent; /* DMA cache or uncache*/
} attribute ((packed));
```

vers 是当前结构体版本号,rtr\_bus 等表示中断控制器连接在哪个总线上,vendor, device 表示当前中断控制器的设备信息,PIC\_type 告诉内核当前用的是什么类型的中断控制器,ht\_int\_bit 告诉内核当前的中断控制器是哪一位置1便使能 HT 中断控制器。ht\_enable 表示板子上所有设备的中断号,node\_id 表示中断控制器接在哪一个 CPU 节点上。pci\_mem 相关信息传递当前 pci 的 mem, io 的起始,结束信息等,与 efi\_memory\_map 一起,就把规范了内存地址使用信息传递给内核,以后内核不再再次扫描分配,而直接使用规定好的内存段即可。 Irq\_info 传递了当前板卡上 PCI、PCIE、min-PCI 槽的中断,接的 bus 号,设备名称等,目前该 slots 暂时不用,目前的处理是把槽号当做 PCI 设备,其中断号等直接写入 PCI 设备的寄存器,内核扫描 PCI 设备即可获得。内核接收到该信息后,只处理固件传递过来的中断信息及设备中断,而不再做判断和扫描。

#### 必须定义:

pci\_mem\_start\_addr, pci\_mem\_end\_addr, pci\_io\_start\_addr, pci\_io\_end\_addr 采用 HT 总线的必须定义:ht int bit, ht enable,

| AX A. 12 ITY_Source_routing_table | 表 A. 12 i | _routing_table 结构体描述 |
|-----------------------------------|-----------|----------------------|
|-----------------------------------|-----------|----------------------|

| 成员                       | 意义                            |
|--------------------------|-------------------------------|
| vers                     | 本结构体版本号;                      |
| size                     | 表示桥片个数                        |
| ht_int_bit               | 中断控制器哪一位使能;                   |
| rtr_bus, rtr_devfn       | 中断路由所在的 bus 号;                |
| vendor, device, PIC_type | 中断控制器的厂商号,设备号,及其本身的类型;        |
| ht_enable                | Ht 中断控制器使能的中断位, i8259 也可用其标识; |
| node_id                  | 中断控制器接到哪一个 CPU 核上;            |
| pci_mem_start_addr       | Pci_mem 空间的起始地址;              |

| pci_mem_end_addr      | Pci_mem 空间的结束地址;       |
|-----------------------|------------------------|
| pci_io_start_addr     | Pci_io 空间的起始地址;        |
| pci_io_end_addr       | Pci_io 空间的结束地址;        |
| pci_config_start_addr | Pci_config 空间的起始地址;    |
| dma_mask_bits         | DMA 的位数: 32 位或 64 位    |
| dma_noncoherent       | 表示 DMA cache 或 uncache |
|                       | 0:表示cache DMA          |
|                       | 1:表示Ucache DMA         |

## A. 14 loongson\_special\_attribute

```
struct loongson_special_attribute{
    u16 vers; /*version of this special*/
    u8 special_name[64]; /*special_atribute_name*/
    u32 loongson_special_type; /*tyoe of special device*/
    struct resource_loongson resource[MAX_RESOURCE_NUMBER];/*special_vlaue
resource*/
}_attribute__((packed));
```

该结构体为龙芯的特殊应用留下接口,定义该特殊应用的版本,名称,类型,地址及 data 的其他属性。本结构暂不实现。

| 状 /i. To Tooligson_spectal_acti Tbace ship 件油定  |                      |  |  |  |
|-------------------------------------------------|----------------------|--|--|--|
| 成员                                              | 意义                   |  |  |  |
| vers                                            | 本结构版本号;              |  |  |  |
| special_name                                    | 特殊属性的名称;             |  |  |  |
| loongson_special_type                           | 特殊属性的类型;             |  |  |  |
| resource loongson resource[MAX_RESOURCE_NIMBER] | 特殊属性是否▽含有自身的资源。属性之类: |  |  |  |

表 A. 13 loongson special attribute 结构体描述

本结构作为扩展可存放在龙芯平台上的一些特殊的属性,如之前 vga\_bios 的基地址等。

## A. 15 小结

固件的接口结构体,能满足当前 PMON 基础上固件和内核的交互应用,预留的 UEFI 扩展,涵盖 UEFI 基本服务信息,详细、精确的扩展需要在使用 UEFI 的时候具体调试,定义。

固件接口中各模块的具体包含关系如下:

```
Struct boot_params{}->struct efi{}->struct smbios{}->
|->struct efi_memory_map;
```

|->struct efi cpuinfo longson;

|->struct irq\_source\_routing\_table;

|->struct system\_loongson;

|->struct uart device;

|->struct sensor\_device;

|->struct interface info;

|->struct board\_device;

所有的结构体均定义在 bootparam. h 中,所需要保证的是固件和内核中的 bootparam. h 完全一致,否则可能导致内核解析不正确,其中 uart\_device 和 sensor\_device 的访问是通过结构体 system loongson,而不是通过结构 smbios 的偏移访问。

## 附录 B 传参数据结构头文件 bootparam. h

## B. 1 说明

此头文件在内核和固件中须保持一致,其结构体的描述参见附录A。

#### B. 2 bootparam. h

```
1 #ifndef __ASM_MACH_LOONGSON_BOOT_PARAM_H_
 2 #define __ASM_MACH_LOONGSON_BOOT_PARAM_H_
 3 #include sys/linux/types.h>
 5 #define SPEC VERS
                           0x2
 6 #define SYSTEM RAM LOW
                                   1
 7 #define SYSTEM RAM HIGH
                                   2
 8 #define MEM RESERVED
                                   3
 9 #define PCI IO
                                     4
10 #define PCI_MEM
                                    5
11 #define LOONGSON CFG REG
                                  6
12 #define VIDEO ROM
                                     7
13 #define ADAPTER ROM
                                    8
14 #define ACPI TABLE
                                     9
15 #define SMBIOS_TABLE
                                    10
16 #define UMA_VIDEO_RAM
                                   11
17 #define VUMA VIDEO RAM
                                   12
18 #define MAX_MEMORY_TYPE
                                   13
19
20 #define VRAM_TYPE_SP
                           0
21 #define VRAM TYPE UMA
22
23 #define DMA64_SUPPORT 0x2
24
25 #define LOONGSON3_BOOT_MEM_MAP_MAX 128
26 struct efi_memory_map_loongson{
27
           u16 vers;
                           /* version of efi memory map */
28
           u32 nr_map;
                           /* number of memory_maps */
29
           u32 mem freq;
                           /* memory frequence */
30
           struct mem map{
                                   /* node id which memory attached to */
31
                   u32 node id;
32
                   u32 mem type; /* system memory, pci memory, pci io, etc. */
                   u64 mem_start; /* memory map start address */
33
                                   /* each memory map size, not the total size */
34
                   u32 mem size;
```

```
35
           }map[LOONGSON3 BOOT MEM MAP MAX];
36 }_attribute_((packed));
37
38 enum loongson_cpu_type
39 {
40
           Legacy 2F = 0x0,
           Legacy 2E = 0x1,
41
42
           Legacy_3A = 0x2,
43
           Legacy_3B = 0x3,
44
           Legacy_1A = 0x4,
           Legacy_1B = 0x5,
45
           Legacy 2G = 0x6,
46
           Legacy_2H = 0x7,
47
           Loongson_1A = 0x100,
48
49
           Loongson 1B = 0x101,
50
           Loongson 2E = 0x200,
51
           Loongson_2F = 0x201,
52
           Loongson 2G = 0x202,
53
           Loongson_2H = 0x203,
           Loongson_3A = 0x300,
54
           Loongson 3B = 0x301
55
56 };
57
58 /*
59
   * Capability and feature descriptor structure for MIPS CPU
60 */
61 struct efi_cpuinfo_loongson {
62
           u16 vers;
                         /* version of efi cpuinfo loongson */
63
           u32 processor_id; /* PRID, e.g. 6305, 6306 */
64
           enum loongson_cpu_type cputype; /* 3A, 3B, etc. */
65
           u32 total node;
                            /* num of total numa nodes */
           u16 cpu startup core id; /* Core id */
66
67
           u16 reserved cores mask;
68
           u32 cpu_clock_freq; /* cpu_clock */
69
           u32 nr cpus;
70
           u8 cpuname[64]; /*cpu name*/
71
72 }_attribute_((packed));
73
```

```
74 #define MAX UARTS 64
 75 struct uart_device {
 76
            u32 iotype; /* see include/linux/serial core.h */
 77
            u32 uartclk;
 78
            u32 int_offset;
 79
            u64 uart base;
80 } attribute ((packed));
81
82 #define MAX_SENSORS 64
83 #define SENSOR TEMPER 0x00000001
84 #define SENSOR_VOLTAGE 0x00000002
85 #define SENSOR FAN
                           0x00000004
86 struct sensor_device {
            char name[32]; /* a formal name */
87
            char label[64]; /* a flexible description */
88
89
            u32 type;
                            /* SENSOR * */
                            /* instance id of a sensor-class */
90
            u32 id:
                                                  u32
91
                                                          fan policy;
                                                                           /*
                                                                                  see
arch/mips/include/asm/mach-loongson/loongson_hwmon.h */
92
            u32 fan percent;/* only for constant speed policy */
93
            u64 base addr; /* base address of device registers */
94 }_attribute_((packed));
95
96 struct system loongson {
97
            u16 vers:
                          /* version of system loongson */
98
            u32 ccnuma smp; /* 0: no numa; 1: has numa */
99
            u32 sing_double_channel; /* 1:single; 2:double */
100
            u32 nr uarts;
101
            struct uart_device uarts[MAX_UARTS];
102
            u32 nr sensors;
103
            struct sensor device sensors[MAX SENSORS];
104
            char has ec;
105
            char ec name [32];
106
            u64 ec_base_addr;
107
            char has tcm;
108
            char tcm name[32];
109
            u64 tcm_base_addr;
110
            u64 workarounds; /* see workarounds.h */
111 }__attribute__((packed));
```

```
112
113 struct irq_source_routing_table {
114
            u16 vers;
115
            u16 size;
116
            u16 rtr_bus;
116
            u16 rtr bus;
117
            u16 rtr devfn;
            u32 vendor:
118
            u32 device;
119
120
            u32 PIC type;
                            /* conform use HT or PCI to route to CPU-PIC */
            u64 ht_int_bit; /* 3A: 1<<24; 3B: 1<<16 */
121
122
            u64 ht_enable; /* irqs used in this PIC */
123
            u32 node id;
                            /* node id: 0x0-0; 0x1-1; 0x10-2; 0x11-3 */
124
            u64 pci_mem_start_addr;
125
            u64 pci mem end addr;
126
            u64 pci io start addr;
127
            u64 pci_io_end_addr;
128
            u64 pci config addr;
129
            u16 dma_mask_bits;
            u16 dma_noncoherent;/* 0:cache DMA ; 1:uncache DMA */
130
131 } attribute ((packed));
132
133 struct interface_info{
            u16 vers; /* version of the specificition */
134
135
            u16 size;
136
            u8 flag;
137
            char description[64];
138 } attribute ((packed));
139
140 #define MAX RESOURCE NUMBER 128
141 struct resource loongson {
            u64 start; /* resource start address */
142
            u64 end: /* resource end address */
143
144
            char name [64];
145
            u32 flags;
146 };
147
148 struct archdev_data {}; /* arch specific additions */
149
```

```
150 struct board devices {
151
            char name [64];
                             /* hold the device name */
152
            u32 num resources; /* number of device resource */
153
              struct resource loongson resource[MAX RESOURCE NUMBER]; /* for each
device's resource */
154
            /* arch specific additions */
155
            struct archdev data archdata;
156 }:
157
158 struct loongson_special_attribute{
159
                          /* version of this special */
            u16 vers;
160
            char special name[64]; /* special atribute name */
161
            u32 loongson_special_type; /* type of special device */
162
              struct resource_loongson resource[MAX_RESOURCE_NUMBER]; /* for each
device's resource */
163 };
164
165 struct loongson params{
                                    /* efi_memory_map_loongson struct offset */
166
            u64 memory_offset;
                                    /* efi_cpuinfo_loongson struct offset */
167
            u64 cpu offset;
                                    /* system loongson struct offset */
168
            u64 system offset;
169
            u64 irq_offset;
                                    /* irq_source_routing_table struct offset */
170
                                    /* interface_info struct offset */
            u64 interface offset;
171
            u64 special offset;
                                    /* loongson special attribute struct offset */
172
            u64 boarddev table offset; /* board devices offset */
173 };
174
175 struct smbios tables {
                          /* version of smbios */
176
            u16 vers;
177
            u64 vga bios; /* vga bios address */
178
            struct loongson params lp;
179 };
180
181 struct efi_reset_system_t{
182
            u64 ResetCold;
183
            u64 ResetWarm;
184
            u64 ResetType;
185
            u64 Shutdown;
186
            u64 DoSuspend; /* NULL if not support */
```

```
187 };
188
189 struct efi loongson {
190
            u64 mps;
                            /* MPS table */
191
            u64 acpi;
                            /* ACPI table (IA64 ext 0.71) */
192
            u64 acpi20;
                            /* ACPI table (ACPI 2.0) */
                                            /* SM BIOS table */
193
            struct smbios tables smbios;
194
            u64 sal systab; /* SAL system table */
195
            u64 boot_info; /* boot info table */
196 };
197
198 struct boot params{
199
            struct efi loongson efi;
200
            struct efi_reset_system_t reset_system;
201 };
202
203 extern u32 nr_cpus_loongson;
204 extern u32 nr nodes loongson;
205 extern int cores_per_node;
206 extern int cores_per_package;
207 extern enum loongson cpu type cputype;
208 extern u16 loongson_boot_cpu_id;
209 extern u16 loongson_reserved_cpus_mask;
210 extern struct efi_memory_map_loongson *emap;
211 extern u64 ht_control_base;
212 extern u64 pci mem start addr, pci mem end addr;
213 extern u64 loongson_pciio_base;
214 extern u64 vgabios addr;
215 extern u64 low_physmem_start;
216 extern u64 high physmem start;
217 extern u32 vram type;
218 extern u64 uma vram addr;
219 extern u64 uma vram size;
220
221 extern u32 loongson nr uarts;
222 extern struct uart device loongson uarts[MAX UARTS];
223 extern u32 loongson_ec_sci_irq;
224 extern char loongson ecname[32];
225 extern u32 loongson_nr_sensors;
```

226 extern struct sensor\_device loongson\_sensors[MAX\_SENSORS]; 227 #endif

## 附录 C 3A/B+780E 中断及地址空间约定

## C. 1 3A/B+780E 中断系统描述

3A/B+780E 板上,所有的外设中断都是路由到 0 号核(即 CPU 0) ,其中片上的 UART 控制器的中断直接进入 Int Controller 的 UART/LPC 脚,最后路由到 CPU 0 的 IP3,而片外的 780E 桥片上的中断则是通过 HT1 控制器进入到 Int Controller 的 HT1-0 脚,最后路由到 CPU 0 的 IP2,其示意图如下。



图 C.1 3A/B+780E 中断路由示意图

## C. 2 3A/B+780E 中断号分配约定

0-15 号保留分配给连接诸如 8259 的传统设备的中断。原则上,龙芯芯片 HT 总线接口和芯片 PCI 总线接口不会同时使用,因此,8259 中断控制寄存器只可能唯一出现在 HT 或者 PCI 总线上。由于历史原因,8259 中断控制寄存器也不是所有的中断号都可以使用,如表 C. 1 所示的中断号就被保留。此外,剩下的中断号有些会被桥片保留,具体的需要查询桥片的中断控制器相关说明。

| 中断号 | 中断源   | 说明                        |
|-----|-------|---------------------------|
| 0   | HPET  | HPET 高精度定时器               |
| 1   | 18042 | XT-PIC 键盘                 |
| 2   | 级联    | XT-PIC                    |
| 3   |       |                           |
| 4   |       |                           |
| 5   |       |                           |
| 6   |       |                           |
| 7   | SCI   | 系统控制中断(用于笔记本电脑 Fn<br>功能键) |
| 8   | RTC   | XT-PIC 实时时钟               |
| 9   |       |                           |
| 10  |       |                           |
| 11  |       |                           |
| 12  | 18042 | XT-PIC 鼠标                 |
| 13  |       |                           |
| 14  | ide0  | XT-PIC 硬盘                 |
| 15  | Ide1  | XT-PIC 硬盘                 |

表 C 1 0-15 号中断说明

16-47 号对应分配给芯片内部的中断控制器,其中级联部分不直接连接设备,不需要进行中断号

分配。

64-319 号:使用 780E 桥片的约定如下,64-319 号分配给芯片内部的 HT 中断控制器。但由于 HT 套片上的 8259 控制器通过 HT 的 0-15 位中断向量连接 CPU,64-79 号中断实际作为对应 8259 的 16 个中断源,不对应中断设备。

## C. 3 3A/B+780E 的中断路由约定

IP0<sup>~</sup>IP7 用于标识发生了哪些中断。IP0 和 IP1 是软件中断位,不提供对外的中断引脚。IP2<sup>~</sup>IP5 随着硬件输入引脚上的信号而变化,标识哪些设备发生了中断。IP6 用于处理器核间中断,负责多核处理器的通信。IP7 一方面用于 MIPS 内部的定时器中断,另一方面用于性能计数器中断。具体描述如下:

- IPO: 软件中断 (Linux 内核暂未使用)
- IP1: 软件中断 (Linux 内核暂未使用)
- IP2: CPU 内部 LPC 总线和 UART 设备
- IP3: 南桥设备中断
- IP4: 传统 Bonito 南桥中断
- IP5: 保留(以后扩展)
- IP6: 多核处理器核间中断
- IP7: 定时器和性能计数器中断

下表是根据上述约定给出的处理器中断路由配置寄存器的配置表,在此不考虑中断负载均衡,芯片内部所有的中断源都路由到第一个处理器核上。

表 C. 2 3A/B+780E 芯片内部中断路由说明

| 农 U. 2 3A/D+10UE 心月內部中國 路田 妃明 |       |           |            |                              |
|-------------------------------|-------|-----------|------------|------------------------------|
| 中断源                           | 中断号   | 路由至       | 路由 entry 值 | 说明                           |
| Sys_int0                      | 16/级联 | 0 号核 IP4  | 0x41       | 直接连接中断设备时进行分配。若连接            |
|                               |       |           |            | PCI 南桥则仅用于级联,不分配中断设备。        |
| Sys_int1                      | 17/级联 | 0 号核 IP4  | 0x41       |                              |
| Sys_int2                      | 18/级联 | 0 号核 IP4  | 0x41       |                              |
| Sys_int3                      | 19/级联 | 0 号核 IP4  | 0x41       |                              |
| Pci _int0                     | 20    | 0 号核 IP5  | 0x81       | 中断号与具体槽位相关,中断号对应 INTA        |
|                               |       |           |            | 的号码                          |
| Pci _int1                     | 21    | 0 号核 IP5  | 0x81       |                              |
| Pci _int2                     | 22    | 0 号核 IP5  | 0x81       |                              |
| Pci _int3                     | 23    | 0 号核 IP5  | 0x81       |                              |
| MTO                           | 24    | 0 号核 0IP5 | 0x81       |                              |
| MT1                           | 25    | 0 号核 IP5  | 0x81       |                              |
| LPC/UART                      | 26    | 0 号核 IP2  | 0x11       |                              |
| DRR INTO                      | 27    | 0 号核 IP5  | 0x81       |                              |
| DRR INT1                      | 28    | 0 号核 IP5  | 0x81       |                              |
| Barrier                       | 29    | 0 号核 IP5  | 0x81       |                              |
| 保留                            | -     | 0 号核 IP5  | 0x81       |                              |
| PCI-perr&serr                 | 31    | 0 号核 IP5  | 0x81       |                              |
| HTO INTO                      | 级联    | 0 号核 IP3  | 0x21       | 0号 HT 对应的中断位。其中连接 HT 南桥      |
|                               |       |           |            | 时,HTO-INTO 与 HTO-INT1 实际作为级联 |
|                               |       |           |            | 通过,不直接对应中断设备。                |
| HTO INT1                      | 级联    | 0 号核 IP3  | 0x21       |                              |
| HTO INT2                      | 级联    | 0 号核 IP3  | 0x21       |                              |
| HTO INT3                      | 级联    | 0 号核 IP3  | 0x21       |                              |
| HTO INT4                      | 级联    | 0 号核 IP3  | 0x21       |                              |
| HTO INT5                      | 级联    | 0 号核 IP3  | 0x21       |                              |

| HTO INT6 | 级联 | 0 号核 IP3 | 0x21 |              |
|----------|----|----------|------|--------------|
| HTO INT7 | 级联 | 0 号核 IP3 | 0x21 |              |
| HT1 INTO | 级联 | 0 号核 IP3 | 0x21 | 1号 HT 对应的中断位 |
| HT1 INT1 | 级联 | 0 号核 IP3 | 0x21 |              |
| HT1 INT2 | 级联 | 0 号核 IP3 | 0x21 |              |
| HT1 INT3 | 级联 | 0 号核 IP3 | 0x21 |              |
| HT1 INT4 | 级联 | 0 号核 IP3 | 0x21 |              |
| HT1 INT5 | 级联 | 0 号核 IP3 | 0x21 |              |
| HT1 INT6 | 级联 | 0 号核 IP3 | 0x21 |              |
| HT1 INT7 | 级联 | 0 号核 IP3 | 0x21 |              |

## C. 4 3A/B+780E 芯片地址空间

使用这种模式,为了兼容之前的 32 位的固件代码,需要配置一级交叉开关,把 44 位的访问 HT 空间的地址转换成 32 位地址,芯片的地址空间如下表所示:

|       | 表 C. 3 3A/B+780E 芯片地址空间分布表 |                       |                         |  |  |  |
|-------|----------------------------|-----------------------|-------------------------|--|--|--|
|       | 起始地址                       | 结束地址                  | 说明                      |  |  |  |
| 地址 0  | 0x0000_0000_0000_0000      | 0x0000_0000_0FFF_FFFF | 内存控制器 0                 |  |  |  |
| 地址1   | 0x0000_0000_1000_0000      | 0x0000_0000_17FF_FFFF | 保留                      |  |  |  |
| 地址 2  | 0x0000_0000_1800_0000      | 0x0000_0000_19FF_FFFF | HT1 IO 空间               |  |  |  |
| 地址 3  | 0x0000_0000_1A00_0000      | 0x0000_0000_1BFF_FFFF | HT1 配置空间                |  |  |  |
| 地址 4  | 0x0000_0000_1C00_0000      | 0x0000_0000_1DFF_FFFF | LPC Memory              |  |  |  |
| 地址 5  | 0x0000_0000_1FC0_0000      | 0x0000_0000_1FCF_FFFF | LPC Boot                |  |  |  |
| 地址 6  | 0x0000_0000_1FD0_0000      | 0x0000_0000_1FDF_FFFF | PCI IO 空间               |  |  |  |
| 地址7   | 0x0000_0000_1FE0_0000      | 0x0000_0000_1FE0_00FF | PCI 控制器配置空间             |  |  |  |
| 地址 8  | 0x0000_0000_1FE0_0100      | 0x0000_0000_1FE0_01DF | IO 寄存器空间                |  |  |  |
| 地址 9  | 0x0000_0000_1FE0_01E0      | 0x0000_0000_1FE0_01E7 | UART 0                  |  |  |  |
| 地址 10 | 0x0000_0000_1FE0_01E8      | 0x0000_0000_1FE0_01EF | UART 1                  |  |  |  |
| 地址 11 | 0x0000_0000_1FE0_01F0      | 0x0000_0000_1FE0_01FF | SPI                     |  |  |  |
| 地址 12 | 0x0000_0000_1FE0_0200      | 0x0000_0000_1FE0_02FF | LPC Register            |  |  |  |
| 地址 13 | 0x0000_0000_1FE8_0000      | 0x0000_0000_1FE8_FFFF | PCI 配置空间                |  |  |  |
| 地址 14 | 0x0000_0000_1FF0_0000      | 0x0000_0000_1FF0_FFFF | LPC I/O                 |  |  |  |
| 地址 15 | 0x0000_0000_4000_0000      | 0x0000_0000_7FFF_FFFF | HT1 MEM 空间              |  |  |  |
| 地址 16 | 0x0000_0000_8000_0000      | 0x0000_0000_8FFF_FFFF | 保留                      |  |  |  |
| 地址 17 | 0x0000_0000_9000_0000      | 0x0000_0001_7FFF_FFFF | 以内存大小 4G 为例,其中          |  |  |  |
|       |                            |                       | 0x0000_0000_FE00_0000 - |  |  |  |
|       |                            |                       | 0x0000_0000_FFFF_FFFF 为 |  |  |  |
|       |                            |                       | 780E 桥片用做 MSI 中断等地      |  |  |  |
|       |                            |                       | 址空间, 必须保留               |  |  |  |
| 地址 18 | 0x0000_0C00_0000_0000      | 0x0000_0FFF_FFFF_FFFF | HT1 控制器,各种空间            |  |  |  |
| 地址 19 | 0x0000_1000_0000_0000      | 0x0000_3FFF_FFFF_FFFF | 保留                      |  |  |  |
| 地址 20 | 其它地址                       |                       | 系统配置空间                  |  |  |  |

表 C. 3 3A/B+780E 芯片地址空间分布表

表 C. 4 3A/B+780E DMA 地址空间关系

## 以内存大小 4GB 为例:

|      | 内存地址                                            | DMA 地址                                          | 关系                            | 物理内存      |
|------|-------------------------------------------------|-------------------------------------------------|-------------------------------|-----------|
| 地址 0 | 0x0000_0000_0000_0000<br>~0x0000_0000_0FFF_FFFF | 0x0000_0000_8000_0000<br>~0x0000_0000_8FFF_FFFF | 内存地址 = DMA 地址  <br>0x80000000 | 0-256MB   |
| 地址 1 | 0x0000_0000_9000_0000<br>~0x0000_0001_7FFF_FFFF | 0x0000_0000_9000_0000<br>~0x0000_0001_7FFF_FFFF | 内存地址 = DMA 地址                 | 256MB-4GB |

## 附录 D 3A/B+2H 中断及地址空间约定

## D. 1 3A/B+2H 中断系统描述

2H 南桥有 5 组中断控制寄存器,每组中断控制寄存器控制 32 个中断源,总共可以控制 160 个中断源。与 3A/B+780E 使用 HT 中断不同,3A/B+2H 使用 3A/B 的 INTn0 中断。3A/B 芯片的 INTN0 管脚与 2H 芯片的 SYS\_INTN 管脚相连,将 2H 上的 160 个中断源连接到 3A/B 的 INTn0 中断。因此通过配置 3A/B 的中断路由寄存器可以把 INTn0 中断路由到 Core0 的 IP3。当 2H 南桥的中断触发时,3A/B Core0 的 Cause 寄存器 IP3 位就会被置 1,这时查询 2H 的中断状态寄存器就可以判断出中断来源,,其示意图如下。



图 D. 1 3A/B+2H 中断路由示意图

## D. 2 3A/B+2H 的中断号分配约定

0-15 号保留表 D. 1 中的中断。剩下的中断号有些会被桥片保留,具体的需要查询桥片的中断控制器相关说明。

| 中断号 | 中断源         | 说明                     |  |
|-----|-------------|------------------------|--|
| 0   | HPET 高精度定时器 |                        |  |
| 1   | I8042       | XT-PIC 键盘              |  |
| 2   | 级联          | XT-PIC                 |  |
| 3   |             |                        |  |
| 4   |             |                        |  |
| 5   |             |                        |  |
| 6   |             |                        |  |
| 7   | SCI         | 系统控制中断(用于笔记本电脑 Fn 功能键) |  |
| 8   | RTC         | XT-PIC 实时时钟            |  |
| 9   |             |                        |  |
| 10  |             |                        |  |
| 11  |             |                        |  |
| 12  | 18042       | XT-PIC 鼠标              |  |
| 13  |             |                        |  |
| 14  | ide0        | XT-PIC 硬盘              |  |
| 15  | Ide1        | XT-PIC 硬盘              |  |

表 D. 1 0-15 号中断说明

16-47 号对应分配给芯片内部的中断控制器,其中级联部分不直接连接设备,不需要进行中断号分配。

64-224 号: 分配给 2H 桥片。

## D. 3 3A/B+2H 的中断路由约定

IP0<sup>~</sup>IP7 用于标识发生了哪些中断。IP0 和 IP1 是软件中断位,不提供对外的中断引脚。IP2<sup>~</sup>IP5 随着硬件输入引脚上的信号而变化,标识哪些设备发生了中断。IP6 用于处理器核间中断,负责多核处理器的通信。IP7 一方面用于 MIPS 内部的定时器中断,另一方面用于性能计数器中断。具体描述如下:

- IPO: 软件中断 (Linux 内核暂未使用)
- IP1: 软件中断 (Linux 内核暂未使用)
- IP2: CPU 内部 LPC 总线和 UART 设备
- IP3: 南桥设备中断
- IP4: 传统 Bonito 南桥中断
- IP5: 保留(以后扩展)
- IP6: 多核处理器核间中断
- IP7: 定时器和性能计数器中断

下表是根据上述约定给出的处理器中断路由配置寄存器的配置表,在此不考虑中断负载均衡,芯片内部所有的中断源都路由到第一个处理器核上。

| 中断源           | 中断号   | 路由至      | 路由 entry 值 | 说明                                                             |
|---------------|-------|----------|------------|----------------------------------------------------------------|
| Sys_int0      | 16/级联 | 0 号核 IP3 | 0x21       | 直接连接中断设备时进行分配。若连接南 桥则仅用于级联,不分配中断设备。                            |
| Sys_int1      | 17/级联 | 0 号核 IP3 | 0x21       |                                                                |
| Sys_int2      | 18/级联 | 0 号核 IP3 | 0x21       |                                                                |
| Sys_int3      | 19/级联 | 0 号核 IP3 | 0x21       |                                                                |
| Pci _int0     | 20    | 0 号核 IP5 | 0x81       | 中断号与具体槽位相关,中断号对应 INTA<br>的号码                                   |
| Pci _int1     | 21    | 0 号核 IP5 | 0x81       |                                                                |
| Pci _int2     | 22    | 0 号核 IP5 | 0x81       |                                                                |
| Pci _int3     | 23    | 0 号核 IP5 | 0x81       |                                                                |
| MTO           | 24    | 0 号核 IP5 | 0x81       |                                                                |
| MT1           | 25    | 0 号核 IP5 | 0x81       |                                                                |
| LPC/UART      | 26    | 0 号核 IP2 | 0x11       |                                                                |
| DRR INTO      | 27    | 0 号核 IP5 | 0x81       |                                                                |
| DRR INT1      | 28    | 0 号核 IP5 | 0x81       |                                                                |
| Barrier       | 29    | 0 号核 IP5 | 0x81       |                                                                |
| 保留            | _     | 0 号核 IP5 | 0x81       |                                                                |
| PCI-perr&serr | 31    | 0 号核 IP5 | 0x81       |                                                                |
| HTO INTO      | 级联    | 0 号核 IP3 | 0x21       | 0号 HT 对应的中断位。其中连接 HT 南桥时,HT0-INT0与 HT0-INT1实际作为级联通过,不直接对应中断设备。 |
| HTO INT1      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT2      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT3      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT4      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT5      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT6      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT7      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HT1 INTO      | 级联    | 0 号核 IP3 | 0x21       | 1号 HT 对应的中断位                                                   |
| HT1 INT1      | 级联    | 0 号核 IP3 | 0x21       |                                                                |

| UT1 INTO | 7年 五六 | O 日社 IDO | 0.01 |  |
|----------|-------|----------|------|--|
| HT1 INT2 | 级联    | 0 号核 IP3 | 0x21 |  |
| HT1 INT3 | 级联    | 0 号核 IP3 | 0x21 |  |
| HT1 INT4 | 级联    | 0 号核 IP3 | 0x21 |  |
| HT1 INT5 | 级联    | 0 号核 IP3 | 0x21 |  |
| HT1 INT6 | 级联    | 0 号核 IP3 | 0x21 |  |
| HT1 INT7 | 级联    | 0 号核 IP3 | 0x21 |  |

## D. 4 3A/B+2H 芯片地址空间分布表

表 D. 3 3A/B+2H 芯片地址空间分布表

|       | 起始地址                  | 结束地址                  | 说明                     |
|-------|-----------------------|-----------------------|------------------------|
| 地址 0  | 0x0000_0000_0000_0000 | 0x0000_0000_0FFF_FFFF | 内存 0 ~ 256M            |
| 地址1   | 0x0000_0000_1000_0000 | 0x0000_0000_17FF_FFFF | HT1 MEM, LS2H PCIE MEM |
| 地址 2  | 0x0000_0000_1800_0000 | 0x0000_0000_18FF_FFFF | HT1 MEM, LS2H PCIE IO  |
| 地址 3  | 0x0000_0000_1900_0000 | 0x0000_0000_1AFF_FFFF | 保留                     |
| 地址 4  | 0x0000_0000_1B00_0000 | 0x0000_0000_1BFF_FFFF | HT1 MEM, LS2H REGISTER |
| 地址 5  | 0x0000_0000_1C00_0000 | 0x0000_0000_1DFF_FFFF | LPC MEM                |
| 地址 6  | 0x0000_0000_1FC0_0000 | 0x0000_0000_1FCF_FFFF | LPC Boot               |
| 地址 7  | 0x0000_0000_1FD0_0000 | 0x0000_0000_1FDF_FFFF | PCI IO 空间              |
| 地址 8  | 0x0000_0000_1FE0_0000 | 0x0000_0000_1FE0_00FF | PCI 控制器配置空间            |
| 地址 9  | 0x0000_0000_1FE0_0100 | 0x0000_0000_1FE0_01DF | I0 寄存器空间               |
| 地址 10 | 0x0000_0000_1FE0_01E0 | 0x0000_0000_1FE0_01E7 | UART 0                 |
| 地址 11 | 0x0000_0000_1FE0_01E8 | 0x0000_0000_1FE0_01EF | UART 1                 |
| 地址 12 | 0x0000_0000_1FE0_01F0 | 0x0000_0000_1FE0_01FF | SPI                    |
| 地址 13 | 0x0000_0000_1FE0_0200 | 0x0000_0000_1FE0_02FF | LPC REGISTER           |
| 地址 14 | 0x0000_0000_1FE8_0000 | 0x0000_0000_1FE8_FFFF | PCI 配置空间               |
| 地址 15 | 0x0000_0000_1FF0_0000 | 0x0000_0000_1FF0_FFFF | LPC I/O                |
| 地址 16 | 0x0000_0000_4000_0000 | 0x0000_0000_7FFF_FFFF | HT1 MEM 空间             |
| 地址 17 | 0x0000_0C00_0000_0000 | 0x0000_0FFF_FFFF_FFFF | HT1 控制器,各种空间           |
| 地址 18 | 0x0000_1000_0000_0000 | 0x0000_3FFF_FFFF_FFFF | 保留                     |
| 地址 19 | 0x0000_0000_8000_0000 | 0x0000_0000_FFFF_FFFF | 保留                     |
| 地址 20 | 0x0000_0000_9000_0000 | 0x0000_0001_7FFF_FFFF | 内存 256M ~ 4G           |

## 表 D. 4 3A/B+2H DMA 地址空间关系

## 以内存大小 4GB 为例:

|      | 内存地址                                                | DMA 地址                                              | 关系                            | 物理内存      |
|------|-----------------------------------------------------|-----------------------------------------------------|-------------------------------|-----------|
| 地址 0 | 0x0000_0000_0000_0000<br>~                          | 0x0000_0000_0000_0000<br>~                          | 内存地址 = DMA 地址                 | 0-256MB   |
|      | 0x0000_0000_0FFF_FFFF                               | 0x0000_0000_0FFF_FFFF                               |                               |           |
| 地址 1 | 0x0000_0000_9000_0000<br>~<br>0x0000_0001_7FFF_FFFF | 0x0000_0000_1000_0000<br>~<br>0x0000_0000_FFFF_FFFF | 内存地址 = DMA 地址 -<br>0x80000000 | 256MB-4GB |

## 附录 E 3A/B+7A 中断及地址空间约定

## E. 1 3A/B+7A 中断系统描述

7A 桥片有 1 组中断控制寄存器,控制 64 个中断源。 3A/B+7A 板上,桥片上的中断则是通过 HT1 控制器进入到 Int Controller 的 HT1-2 和 HT1-3 脚,所有经过 7A 中断控制器的外设中断都是路由到 0 号核(即 CPU 0)的 IP3 ,而 7A 桥片上外接的 PCIE 设备默认采用了 MSI 中断,可以绕过 7A 的中断控制器直接发送到H T1 的中断向量 HT1-0 和 HT1-1 上,并最终通过轮转机制发送到 cpu0 $^{\circ}$ cpu3 上。当 7A 桥片的中断触发时,3A/B Core0 的 Cause 寄存器 IP3 位就会被置 1,这时查询 HT 的中断状态寄存器就可以判断出中断来源,其示意图如下图 E.1。



图 E. 1 3A/B+7A 中断路由示意图

## E. 2 3A/B+7A 的中断号分配约定

0-55 号保留给桥片上的 PCIE 设备发送 MSI 中断。56-63 号中断号保留给 cpu 内部中断源,如表 E.1 所示。

| 中断号 | 中断源   | 说明                         |
|-----|-------|----------------------------|
| 56  |       |                            |
| 57  |       |                            |
| 58  | uart  | cpu 中的 uart 中断<br>timer 中断 |
| 59  | timer | timer 中断                   |
| 60  |       |                            |
| 61  |       |                            |
| 62  |       |                            |
| 63  |       |                            |

表 E. 1 56-63 号中断说明

64-128号: 分配给 7A 桥片。

#### E. 3 3A/B+7A 的中断路由约定

IPO<sup>~</sup>IP7 用于标识发生了哪些中断。IPO 和 IP1 是软件中断位,不提供对外的中断引脚。IP2<sup>~</sup>IP5 随着硬件输入引脚上的信号而变化,标识哪些设备发生了中断。IP6 用于处理器核间中断,负责多核处理器的通信。IP7 一方面用于 MIPS 内部的定时器中断,另一方面用于性能计数器中断。具体描述如

## 下:

- IPO: 软件中断 (Linux 内核暂未使用)
- IP1: 软件中断 (Linux 内核暂未使用)
- IP2: CPU 内部 LPC 总线和 UART 设备
- IP3: 南桥设备中断
- IP4: 传统 Bonito 南桥中断
- IP5: 保留(以后扩展)
- IP6: 多核处理器核间中断
- IP7: 定时器和性能计数器中断

下表是根据上述约定给出的处理器中断路由配置寄存器的配置表,在此不考虑中断负载均衡,芯片内部所有的中断源都路由到第一个处理器核上。

表 E. 2 3A/B+7A 芯片内部中断路由说明

| 中断源           | 中断号   | 路由至      | 路由 entry 值 | 说明                                                             |
|---------------|-------|----------|------------|----------------------------------------------------------------|
| Sys_int0      | 16/级联 | 0 号核 IP3 | 0x21       |                                                                |
| Sys_int1      | 17/级联 | 0 号核 IP3 | 0x21       |                                                                |
| Sys_int2      | 18/级联 | 0 号核 IP3 | 0x21       |                                                                |
| Sys_int3      | 19/级联 | 0 号核 IP3 | 0x21       |                                                                |
| Pci _int0     | 20    | 0 号核 IP5 | 0x81       | 中断号与具体槽位相关,中断号对应 INTA<br>的号码                                   |
| Pci _int1     | 21    | 0 号核 IP5 | 0x81       |                                                                |
| Pci _int2     | 22    | 0 号核 IP5 | 0x81       |                                                                |
| Pci _int3     | 23    | 0 号核 IP5 | 0x81       |                                                                |
| MTO           | 24    | 0 号核 IP5 | 0x81       |                                                                |
| MT1           | 25    | 0 号核 IP5 | 0x81       |                                                                |
| LPC/UART      | 26    | 0 号核 IP2 | 0x11       |                                                                |
| DRR INTO      | 27    | 0 号核 IP5 | 0x81       |                                                                |
| DRR INT1      | 28    | 0 号核 IP5 | 0x81       |                                                                |
| Barrier       | 29    | 0 号核 IP5 | 0x81       |                                                                |
| 保留            | -     | 0 号核 IP5 | 0x81       |                                                                |
| PCI-perr&serr | 31    | 0 号核 IP5 | 0x81       |                                                                |
| HTO INTO      | 级联    | 0 号核 IP3 | 0x21       | 0号 HT 对应的中断位。其中连接 HT 南桥时,HT0-INT0与 HT0-INT1实际作为级联通过,不直接对应中断设备。 |
| HTO INT1      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT2      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT3      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT4      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT5      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT6      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HTO INT7      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HT1 INTO      | 级联    | 0 号核 IP3 | 0x2F       | 1号 HT 对应的中断位                                                   |
| HT1 INT1      | 级联    | 0 号核 IP3 | 0x2F       |                                                                |
| HT1 INT2      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HT1 INT3      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HT1 INT4      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HT1 INT5      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HT1 INT6      | 级联    | 0 号核 IP3 | 0x21       |                                                                |
| HT1 INT7      | 级联    | 0 号核 IP3 | 0x21       |                                                                |

## E. 4 3A/B+7A 芯片地址空间分布表

表 E. 3 3A/B+7A 芯片地址空间分布表

|                | 起始地址                                           | 结束地址                                           | 说明                                       |
|----------------|------------------------------------------------|------------------------------------------------|------------------------------------------|
| 地址 0           | 0x0000 0000 0000 0000                          | 0x0000 0000 0FFF FFFF                          | 内存控制器 0                                  |
| 地址1            | 0x0000_0000_1000_0000                          | 0x0000_0000_17FF_FFFF                          | 保留                                       |
| 地址 2           | 0x0000_0000_1800_0000                          | 0x0000_0000_1801_FFFF                          | 32 位模式下 7A LPC 的 IO 空                    |
|                |                                                |                                                | 间                                        |
| 地址3            | 0x0000_0000_1802_0000                          | 0x0000_0000_19FF_FFFF                          | 32 位模式下 7A PCI 的 IO 空                    |
|                |                                                |                                                | 间                                        |
| 地址 4           | 0x0000_0000_1A00_0000                          | 0x0000_0000_1BFF_FFFF                          | 32 位模式下 7A PCI 的配置                       |
| M. I.I         |                                                |                                                | 空间                                       |
| 地址 5           | 0x0000_0000_1C00_0000                          | 0x0000_0000_1DFF_FFFF                          | LPC Memory                               |
| 地址 6           | 0x0000_0000_1FC0_0000                          | 0x0000_0000_1FCF_FFFF                          | LPC Boot                                 |
| 地址 7           | 0x0000_0000_1FD0_0000                          | 0x0000_0000_1FDF_FFFF                          | PCI IO 空间                                |
| 地址 8           | 0x0000_0000_1FE0_0000                          | 0x0000_0000_1FE0_00FF                          | PCI 控制器配置空间                              |
| 地址 9           | 0x0000_0000_1FE0_0100                          | 0x0000_0000_1FE0_01DF                          | IO 寄存器空间                                 |
| 地址 10 地址 11    | 0x0000_0000_1FE0_01E0                          | 0x0000_0000_1FE0_01E7                          | UART 0                                   |
| 地址 12          | 0x0000_0000_1FE0_01E8<br>0x0000_0000_1FE0_01F0 | 0x0000_0000_1FE0_01EF<br>0x0000_0000_1FE0_01FF | UART 1<br>SPI                            |
| 地址 13          | 0x0000_0000_1FE0_01F0<br>0x0000_0000_1FE0_0200 | 0x0000_0000_1FE0_01FF<br>0x0000_0000_1FE0_02FF | LPC Register                             |
| 地址 14          | 0x0000_0000_1FE0_0200<br>0x0000_0000_1FE8_0000 | 0x0000_0000_1FE0_02FF                          | PCI 配置空间                                 |
| 地址 15          | 0x0000_0000_1FE8_0000<br>0x0000_0000_1FF0_0000 | 0x0000_0000_1FE8_FFFF                          | LPC I/O                                  |
| 地址 16          | 0x0000 0000 4000 0000                          | 0x0000_0000_1110_1111                          | HT1 MEM 空间                               |
| 地址 17          | 0x0000 0000 8000 0000                          | 0x0000_0000_FFF FFFF                           | 保留                                       |
| 地址 18          | 0x0000 0000 9000 0000                          | 0x0000_0001_5FFF_FFFF                          | 以内存大小 4G 为例                              |
| 地址 19          | 0x0000 0001 6000 0000                          | 0x0000_0001_5FFF FFFF                          | 7A GPU 访问空间                              |
| <b>3</b>       |                                                |                                                |                                          |
|                |                                                |                                                | (以内存大小 4G 为例)<br>7A                      |
|                |                                                |                                                | GPU只支持低2G内存直接访                           |
|                |                                                |                                                | 问,但此区间内存(0                               |
|                |                                                |                                                | 0x10000000) 无法满足应用                       |
|                |                                                |                                                | 需求, 需单独开辟一段地址                            |
|                |                                                |                                                | 供其使用;                                    |
|                |                                                |                                                | 现约定0x20000000 ~                          |
|                |                                                |                                                | 0x40000000-1 地址固定为                       |
|                |                                                |                                                | 7A GPU 发出地址,通过 HT                        |
|                |                                                |                                                | 转换映射内存的高 512M                            |
| 地址 20          | 0x0000_0E00_1000_0000                          | 0x0000_0E00_1000_0FFF                          | 7A 中断控制器空间                               |
| 地址 21          | 0x0000_0E00_1000_1000                          | 0x0000_0E00_1000_1FFF                          | 7A中 HPET 寄存器空间                           |
| 地址 22          | 0x0000_0E00_1000_2000                          | 0x0000_0E00_1000_2FFF                          | 7A 中 LPC 控制寄存器空间                         |
| 地址 23          | 0x0000_0E00_1001_0000                          | 0x0000_0E00_1001_FFFF                          | 7A中 confbus 空间                           |
| 地址 24          | 0x0000_0E00_1008_0000                          | 0x0000_0E00_100F_FFFF                          | 7A中misc设备寄存器空间                           |
| 地址 25          | 0x0000_0E00_1200_0000                          | 0x0000_0E00_13FF_FFFF                          | 7A 中 LPC MEM 空间                          |
| 地址 26          | 0x0000_0E00_4000_0000                          | 0x0000_0E00_7FFF_FFFF                          | 7A 中 PCI MEM 空间<br>64 位模式下 7A LPC 的 IO 空 |
| 地址 27          | 0x0000_0EFD_FC00_0000                          | 0x0000_0EFD_FC01_FFFF                          | 04 位侯八下 /A LPU 的 10 至<br>  间             |
| 地址 28          | 0x0000 0EFD FC02 0000                          | 0x0000 0EFD FDFF FFFF                          | 64 位模式下 7A PCI 的 IO 空                    |
| 坦坦 20          | 0x0000_0EFD_FC02_0000                          | UXUUUU_UEFD_FDFF_FFFF                          | 间                                        |
| 地址 29          | 0x0000 0EFD FE00 0000                          | 0x0000 0EFD FF00 0000                          | 64 位模式下 7A PCI 的配置                       |
| 기타시L 40        | 020000_0L1D_1 L00_0000                         | 0.0000_0111100_0000                            | 访问空间                                     |
| 地址 30          | 0x0000 0C00 0000 0000                          | 0x0000_0FFF_FFFF_FFFF                          | HT1 控制器,各种空间                             |
|                |                                                |                                                |                                          |
|                |                                                | 0.0000_0111_1111_1111                          |                                          |
| 地址 31<br>地址 32 | 0x0000_1000_0000_0000<br>其它地址                  | 0x0000_3FFF_FFFF_FFFF                          | 保留<br>系统配置空间                             |

表 E. 4 3A/B+7A DMA 地址空间关系

以内存大小 4GB 为例:

|      | 内存地址                  | DMA 地址                | 关系            | 物理内存     |
|------|-----------------------|-----------------------|---------------|----------|
| 地址 0 | 0x0000_0000_0000_0000 | 0x0000_0000_0000_0000 | 内存地址 = DMA 地址 | 0-256MB  |
|      | ~                     | ~                     |               |          |
|      | 0x0000_0000_0FFF_FFFF | 0x0000_0000_0FFF_FFFF |               |          |
| 地址1  | 0x0000_0000_9000_0000 | 0x0000_0000_9000_0000 | 内存地址 = DMA 地址 | 256MB-4G |
|      | ~                     | ~                     |               | В        |
|      | 0x0000_0001_7FFF_FFFF | 0x0000_0001_7FFF_FFFF |               |          |