# № Курс по STM32 @

#### Лекция #3:

- Ответ на вопрос про начальное тактирование системы.
- Стартовый код микроконтроллера (entry.S и entry.lds).
- Порты ввода-вывода общего назначения.
- Устранение дребезга кнопки.
- Семисегментный индикатор и динамическая индикация.
- Выдача ДЗ №2.

# Ответ на вопрос про начальное тактирование



Из зала: "На какой частоте работает процессор до настройки тактирования?"

1) Где процессор в дереве тактирования?



#### 2) Значение RCC\_CR по умолчанию: HSION = 1 (RC-цепочка 8 Мгц)

#### 6.4.1 Clock control register (RCC\_CR)

Address offset: 0x00

Reset value: 0x0000 XX83 where X is undefined.

Access: no wait state, word, half-word and byte access

| 31   | 30                       | 29   | 28   | 27   | 26   | 25         | 24         | 23    | 22   | 21   | 20   | 19        | 18         | 17         | 16        |
|------|--------------------------|------|------|------|------|------------|------------|-------|------|------|------|-----------|------------|------------|-----------|
| Res. | Res.                     | Res. | Res. | Res. | Res. | PLL<br>RDY | PLLON      | Res.  | Res. | Res. | Res. | CSS<br>ON | HSE<br>BYP | HSE<br>RDY | HSE<br>ON |
|      |                          |      |      |      |      | r          | rw         |       |      |      |      | rw        | rw         | r          | rw        |
| 15   | 14                       | 13   | 12   | 11   | 10   | 9          | 8          | 7     | 6    | 5    | 4    | 3         | 2          | 1          | 0         |
|      | HSICAL[7:0] HSITRIM[4:0] |      |      |      |      | Res.       | HSI<br>RDY | HSION |      |      |      |           |            |            |           |
| r    | r                        | r    | r    | r    | r    | r          | r          | rw    | rw   | rw   | rw   | rw        |            | r          | rw        |

3) Значение RCC\_CFGR по умолчанию: (SW[1:0] = 0, HPRE[3:0] = 0)

6.4.2 Clock configuration register (RCC\_CFGR)

Address offset: 0x04

Reset value: 0x0000 0000

HPRE[3:0]: HCLK prescaler

Set and cleared by software to con

0xxx: SYSCLK not divided

1000: SYSCLK divided by 2

1001: SYSCLK divided by 4

Bits 1:0 SW[1:0]: System clock switch

Set and cleared by software to select SYSCLK source.

Cleared by hardware to force HSI selection when leaving of failure of the HSE oscillator used directly or indirectly as System is enabled).

00: HSI selected as system clock

01: HSE selected as system clock

10: PLL selected as system clock

11: HSI48 selected as system clock (when available)

4) Начальная частота процессора – 8 МГц, от RC-цепочки (точность – 1%):



#### Начальное тактирование SRAM и FLASH

#### 5) По умолчанию, SRAM-память и FLASH-память включены:

Address offset: 0x14

Reset value: 0x0000 0014

Access: no wait state, word, half-word and byte access

Note: When the peripheral clock is not active, the peripheral register values may not be readable

by software and the returned value is always 0x0.

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24    | 23   | 22         | 21             | 20          | 19         | 18         | 17         | 16        |
|------|------|------|------|------|------|------|-------|------|------------|----------------|-------------|------------|------------|------------|-----------|
| Res. | TSCEN | Res. | IOPF<br>EN | IOPE<br>EN     | IOPD<br>EN  | IOPC<br>EN | IOPB<br>EN | IOPA<br>EN | Res.      |
|      |      |      |      |      |      |      | rw    |      | rw         | rw             | rw          | rw         | rw         | rw         |           |
| 15   | 14   | 12   | 10   | 11   | 10   |      |       | 1000 | 02         | ( <u>20</u> )( | 21          |            |            |            |           |
|      | 14   | 13   | 12   | 11   | 10   | 9    | 8     | 7    | 6          | 5              | 4           | 3          | 2          | 1          | 0         |
| Res.  | Res. | CRC<br>EN  | Res.           | FLITF<br>EN | Res.       | SRAM<br>EN | DMA2<br>EN | DMA<br>EN |

# Стартовый код микроконтроллера





#### Алгоритм старта процессора



- 0) Сброс микроконтроллера
- 1)  $stack_pointer$  (SP) = \*0x00000000
- 2) program\_counter (PC) = \*0x00000004
- 3) Исполнение инструкций по обычной схеме



#### Инициализация стека и начало исполнения кода

- 0) Сброс микроконтроллера
- 1) SP = \*0x00000000 // (\*) SP = 0x20002000
- 2) PC = \*0x00000004 // (\*)
  PC = <reset handler addr>
- 3) Исполнение инструкций по обычной схеме
- (\*) Из документации на процессор (docs/cortex m0 quq.pdf, стр. 20)



#### Устройство стека программы



Figure 4.12
Stack PUSH and POP in the Cortex®-M processors.

#### Стартовый код в 01\_blinkled

```
.syntax unified
                            <<< Выбор набора инструкций (ARM + Thumb)
.section .text
                            <<< Секция .text, для кода
.thumb func
                            <><< Instruction set – Thumb
. global reset handler <<<< Символ виден в других секциях
  reset handler:
    blx main
                            <<<< Переход в main
 halt:
    b halt
                            <<<< Вечный цикл
.section .vector table <<<< Ceкция .vector_table для Reset Vector</pre>
.word stack start // Initial SP
word reset handler // Reset Handler
```

#### Инициализация стека и начало исполнения кода

```
~/path/to/stm32f051 rewind/labs/01 blinkled>
 arm-none-eabi-objdump -d build/blinkled.elf
00000000 < reset handler-0x8>:
  0: 20002000 .word 0x20002000 // A откуда взялся SRAM VADDR?
                           0х00000009 // А почему не 0х00000008?
  4: 00000009 .word
00000008 < reset handler>:
  8: f000 f88c bl 124 <main>
0000000c < halt>:
  c: e7fe b.n c < halt>
00000010 <board clocking init>:
       b580 push {r7, lr}
 10:
```

#### Линкер-скрипт в 01\_blinkled

```
ENTRY( reset handler);
                                                 <<< Точка входа в программу
FLASH VADDR = 0 \times 080000000;
                                                 <<< Параметры FLASH-памяти
FLASH SIZE = 0 \times 00010000;
SRAM VADDR = 0 \times 200000000;
                                                 <<< Параметры SRAM-памяти
SRAM SIZE = 0 \times 00002000;
SECTIONS
                                                 <<< "." – текущий виртуальный адрес
    = 0 \times 000000000;
    .text : AT(ADDR(.text) + FLASH VADDR)
                                                 <<< Секция .text располагается по
                                                     адресу FLASH-памяти
        KEEP(*(.vector table));
         *(.text)
                                                 <<< Список входных секций,
         *(.rodata)
                                                     размещаемых в секции .text
      stack start = SRAM VADDR + SRAM SIZE; <<< Стек размещается в SRAM-памяти
```

# Порты ввода-вывода общего назначения (GPIO)

#### Пин GPIO: цифровой вход



#### Пин GPIO: цифровой выход



#### Пин GPIO: альтернативный режим



#### Пин GPIO: аналоговый режим



#### Пин GPIO: подтягивающие резисторы

| Тип подтяжки | На входе "0" | На входе "1" | High-Z (вход разомкнут) |
|--------------|--------------|--------------|-------------------------|
| None         | 0            | 1            | Шум, наводки питания    |
| Pull-up      | 0            | 1            | 1                       |
| Pull-down    | 0            | 1            | 0                       |

#### Применения:

- Обработка ввода с кнопок.
- Протоколы передачи: установка значение на шине, когда передача не ведётся или передатчик не подключён.

#### Пин GPIO: триггер Шмитта





#### Пин GPIO: режимы цифрового вывода

| Режим вывода | В регистре "0" | В регистре "1" |
|--------------|----------------|----------------|
| Push-pull    | 0              | 1              |
| Open-Drain   | 0              | High-Z         |

#### Применения:

- Протоколы передачи: шины с N приёмопередатчиками.
- Связь 3.3В и 5В логики.

#### Пин GPIO: регистр GPIO\_BSRR

Зачем создавать ещё один регистр, если есть GPIO\_ODR?

Bits 31:16 **BRy:** Port x reset bit y (y = 0..15)

These bits are write-only. A read to these bits returns the value 0x0000.

0: No action on the corresponding ODRx bit

1: Resets the corresponding ODRx bit

Note: If both BSx and BRx are set, BSx has priority.

Bits 15:0 **BSy:** Port x set bit y (y= 0..15)

These bits are write-only. A read to these bits returns the value 0x0000.

0: No action on the corresponding ODRx bit

1: Sets the corresponding ODRx bit

#### Цифровой выход: регистр GPIO\_BSRR

```
*(volatile uint32_t*)(uintptr_t)0x48000814U |= 0x100U;
```

```
~/path/to/stm32f051 rewind/labs/01 blinkled>
 arm-none-eabi-objdump -d build/blinkled.elf
130:
      4b08 ldr
                   r3, [pc, #32] // r3 = 0x48000814;
132: 681a ldr
                   r2, [r3, #0] // r2 = *r3
            ldr
134: 4b07
                   r3, [pc, #28] // r3 = 0x48000814;
136: 2180 movs
                   r1, #128 // r1 = 0x80;
138: 0049 lsls
                   r1, r1, #1 // r1 = (r1 << 1);
13a: 430a orrs
                   r2, r1 // r2 = r1;
13c: 601a
             str
                   r2, [r3, #0] // *r3 = r2;
```

## Дребезг контактов



#### Дребезг контактов: о проблеме





#### Дребезг контактов: решения

#### Аппаратные способы:

- Фильтр Нижних Частот (RC-цепочка или более сложный фильтр)
- Цифровая схема, реализующая ФНЧ

#### Программные способы:

- "Кнопка нажата 10 мс подряд => срабатывание"
- "Схема с гистерезисом, триггер Шмитта"

# Семисегментный индикатор



#### Семисегментный индикатор: устройство





#### Динамическая индикация



# Д3 №2: 02\_gpio



#### Требования к ДЗ №2

```
[1] Отрефакторить код 02 gpio и разметить все регистры:
      Регистры используются только по их именам.
    [ ] Используются биты регистров только по их именам.
[2] Реализовать игру "пальчики".
   [ ] Две кнопки-пальца.
   [ ] Два диода – статусы игроков.
     ] Семисегментный индикатор - счёт за партию.
   Полный список требований -- в README.md
[3] Реализовать обработку дребезга кнопки "с гистерезисом".
[2'] Альтернативный вариант -- появится на сл.лекции!
```

### Спасибо за внимание!