# CISC vs RISC (Y86/X86 vs MIPS)

revisão

Arquitetura de Computadores Lic. em Engenharia Informática

#### CISC

- Conjunto de instruções complexos
- ISA orientado à utilização da pilha
  - Usa a pilha para passagem de parâmetros/endereço de retorno
  - Instruções de push e pop
- Instruções aritméticas podem aceder à memória
  - addl %eax, 12(%ebx,%ecx,4)
    - Requere uma leitura e uma escrita na memória
    - Aritmética de endereços complexa
- Variáveis de condição (CC)
  - Ativadas como efeitos colaterais das instruções aritméticas e lógicas

#### RISC

- Conjunto reduzido de instruções simples
  - Podem ser necessárias mais instruções
  - Podem ser executadas em hardware simples e mais rápido
- ISA orientado à utilização da registos
  - Elevado número de registos (tipicamente 32)
  - Registos utilizados para argumentos, endereço de retorno, valores temporários
- Apenas instruções de load / store acedem à memória
  - Semelhantes às mrmovl e rmmovl do Y86
- Não há variáveis de condição (CC)
  - Instruções de teste colocam os valores em registo

- Exemplo de arquitetura RISC: MIPS
  - Registos



- Exemplo de arquitetura RISC: MIPS (cont.)
  - Instruções / Formato de instruções



## • MIPS vs Y86

|                   | Y86                                      | MIPS                                                               |
|-------------------|------------------------------------------|--------------------------------------------------------------------|
| Load              | mrmovl <b>D</b> ( <b>rB</b> ), <b>rA</b> | lw rA, D(rB)                                                       |
| Store             | rmmovl rA, D(rB)                         | sw rA, D(rB)                                                       |
| Add, Sub, etc     | addl rA, rB                              | addu rD, rA, rB                                                    |
| Add c/constante   | -                                        | addiu <b>rD</b> , <b>rA</b> , <b>V</b>                             |
| Imediato-registo  | irmovl <b>rA</b> , <b>V</b>              | addi <b>rD</b> , <b>\$0</b> , <b>V</b>                             |
| Registo-registo   | rrmovl <b>rA</b> , <b>rB</b>             | addu <b>rD</b> , <b>\$0</b> , <b>rB</b>                            |
| Salto condicional | je dest<br>jnz dest<br>(nota: usa CC)    | beq <b>rA</b> , <b>rB</b> , dest beq <b>rA</b> , <b>\$0</b> , dest |

- Debate CISC vs RISC
  - CISC: ISA mais fácil para os compiladores, menos instruções
  - RISC: melhor para as optimizações dos compiladores, execução mais rápida com hardware mais simples
- Estado atual
  - CISC domina nos processadores de secretária
    - Com hardware suficiente um processador CISC pode ser eficiente
    - Compatibilidade do código é importante
      - Internamente s\u00e3o processadores RISC
  - RISC domina nos processadores para sistemas embebidos
    - Mais pequenos, mais baratos, melhor consumo
- Y86 é um ISA posicionado entre RISC e CISC