# Y86: Encadeamento de Instruções (PIPE-)

Arquitetura de Computadores Lic. em Engenharia Informática

# Y86: Encadeamento de instruções (pipeline)

| Conteúdos                     | 3 – Organização do Processador                                                                                   |  |  |  |
|-------------------------------|------------------------------------------------------------------------------------------------------------------|--|--|--|
|                               | 3.2 – Datapath encadeado (pipeline)                                                                              |  |  |  |
|                               | 3.3 – Dependências de Dados e Controlo                                                                           |  |  |  |
| Resultados de<br>Aprendizagem | R3.2 – Analisar e descrever organizações encadeadas de processadores elementares                                 |  |  |  |
|                               | R3.3 – Caracterizar limitações inerentes a organizações encadeadas (dependências) e conceber potenciais soluções |  |  |  |

### **Exemplo Sequencial**



- Toda a computação feita num único ciclo:
   300 ps para gerar os resultados + 20 ps para os armazenar
- Ciclo do relógio >= 320 ps

### Encadeamento na Vida Real

#### Sequencial



Encadeado (Pipeline)



Paralelo



#### Ideia

- Dividir processo em estágios independentes
- Objectos movem-se através dos estágios em sequência
- Em cada instante, múltiplos objectos são processados simultaneamente

### **Encadeamento: Exemplo**



- Dividir lógica combinatória em 3 blocos de 100 ps cada
- Nova operação começa logo que uma termina o bloco A.
  - Ciclo >= 120 ps
- Latência aumenta (360 ps) mas débito também

### **Encadeamento: Diagramas**

Sequencial



- Só começa uma nova operação quando a anterior termina
- Encadeada com três estágios



- Débito: 3 operações simultâneas (ganho máximo de 3)
- Latência: cada instrução necessita sempre de 3 ciclos

### Limitações: Latências não uniformes



- Débito limitado pelo estágio mais lento
- Outros estágios ficam inactivos durante parte do tempo
- Desafio: decompor um sistema em estágios balanceados

### Limitações: custo do registo



- Pipelines mais profundos têm maiores custos associados aos registos
- Percentagem de tempo devido aos registos por instrução:
  - 1-stage pipeline: 6.25% (020 em 320 ps)
  - 3-stage pipeline: 16.67% (060 em 360 ps)
  - 6-stage pipeline: 28.57% (120 em 420 ps)

### Desempenho

Tempo (ideal) de execução (considerando CPI=1)



- Execução encadeada aumenta o débito (instruções realizadas por unidade de tempo) mas não diminui o tempo necessário para executar cada instrução
- O ganho relativo a arquiteturas sem encadeamento é potencialmente igual ao número de estágios
- Tccpipe = Tccseq / #estágios

### Y86: PIPE-



## Y86: Estágios do pipeline

Memory

**Execute** 

Decode

Fetch

PC

- Fetch
  - Seleccionar PC
  - Ler instrução
  - Calcular próximo PC
- Decode
  - Ler registos genéricos
- Execute
  - ALU
- Memory
  - Ler ou escrever na memória
- Write Back
  - Escrever nos registos



### Y86 PIPE-: Execução

in: irmovl \$10, %eax

12: mrmovl 30(%ebx), %ecx

13: addl %esi, %edi

I4: subl %esi, %ebx

I5: addl %eax, %eax

16: jmp MAIN

|    | 1 | 2 | 3 | 4 | 5 | 6 |
|----|---|---|---|---|---|---|
| I1 | F | D | Е | M | W |   |
| 12 |   | F | D | E | M | W |
| 13 |   |   | F | D | Е | М |
| 14 |   |   |   | F | D | Ш |
| 15 |   |   |   |   | F | D |
| 16 |   |   |   |   |   | F |



AC - Y86: PIPE-

### Y86 PIPE-

 Os registos do Pipeline contêm todos os valores intermédios necessários para executar a instrução

#### Forward (Upward) Paths

- Os valores passam de um estágio para o próximo
- Não podem saltar estágios
  - ex., valC passa pelo estágio de Decode (apesar de não ser usado)



### Y86 PIPE-: feedback

- Predict PC
  - Valor do próximo PC
    - valP: instruções genéricas
    - valC:jmp, call
- Saltos condicionais
  - tomado/não tomado
  - Alvo (valc) / Continua (valp)
- Endereço de retorno
  - Ler da memória
- Actualizar registos



### **Y86:** Dependências de Controlo - jXX

I1: subl %eax, %eax
I2: jz I5
I3: addl %esi, %edi
I4: subl %esi, %ebx

15: addl %ecx, %edx

3

Ε

revê salto condicional como tomado

6

5

12

I1

15



AC - Y86: PIPE-

11

12

**I**5

## Y86: Dependências de Controlo - jXX

- Análises estatísticas mostram que os saltos condicionais são tomados em 60% dos casos
- Prevendo que o salto é tomado a decisão certa é tomada mais do que metade das vezes
- Alternativas:
  - NT Not Taken
  - BTFNT Backward Taken, Forward Not Taken



## Y86: Dependências de Controlo - j XX

- Prevê-se que o salto é sempre tomado
- A correcção da previsão é determinada 2 ciclos depois, quando a instrução de salto termina o estágio de execução
- Se a previsão estiver errada as 2 instruções que entretanto foram lidas para o *pipeline* são convertidas em nops:
  - Injecção de "bolhas"
- Isto é possível porque estas instruções ainda não tiveram hipótese de alterar o estado da máquina
  - Escritas que alteram o estado acontecem apenas nas fases de "EXECUTE" (CC), "MEMORY" e "WRITEBACK" (Registos)
- *stall* do pipeline (injecção de "bolhas"): resulta num desperdício de um número de ciclos igual ao número de bolhas injectadas



### Y86: Dependências de Controlo - ret

- Não é possível prever o destino do salto, pois este endereço encontra-se no topo da pilha
- A memória é lida apenas durante o estágio "MEMORY"
- O endereço de retorno estará disponível apenas 4 ciclos depois do início da execução do ret (W valM)
- Obriga a injectar 3 "bolhas"
- Alternativas:
  - Stack específica para endereços de retorno (call / ret)

### Y86: Dependências de dados

in: irmovl \$10, %eax

12: addl %ebx, %eax

is: irmovl \$20, %ebx

**I4:** irmovl \$20, %edx





AC - Y86: PIPE-

### Y86 – Dependências de dados



- Os registos são escritos apenas no estágio de WRITEBACK
- Se uma instrução tenta **ler** um registo **antes da escrita** estar terminada é necessário **resolver a dependência**
- Na versão PIPE- a leitura tem que ser adiada até ao ciclo imediatamente a seguir à escrita
- Isto é conseguido injectando "bolhas" no estágio de execução

### Y86 PIPE-: Sumário

#### Conceito

Dividir execução das instruções em 5 estágios

#### Limitações

- Dependências entre instruções resolvidas injectando "bolhas"
   Pode resultar num número significativo de ciclos desperdiçados
- Dependências de Dados
  - Uma instrução escreve um registo, outra lê-o mais tarde
  - Exigem a injecção de "bolhas"
- Dependências de Controlo
  - Saltos condicionais: pode ser carregado um valor errado no PC (erro de previsão)
  - Return: não pode ser previsto qual o endereço de retorno
  - Exigem a injecção de "bolhas"