

# Módulo 8

# Y86 PIPE: Encadeamento e resolução de anomalias



# 1. Introdução

No final deste módulo os alunos deverão ser capazes de:

- avaliar os ganhos/perdas conseguidas com o encadeamento de instruções e com a utilização de atalhos;
- discutir e avaliar as potencialidades e limitações de uma organização encadeada no que respeita à capacidade de realização de características da arquitectura (por exemplo, extensões ao conjunto de instruções).

# 1.1. Conteúdos e Resultados de Aprendizagem relacionados

| Conteúdos     | 9.2 – <i>Datapath</i> encadeado ( <i>pipeline</i> )                                                              |
|---------------|------------------------------------------------------------------------------------------------------------------|
| Conteudos     | 9.3 – Dependências de Dados e Controlo                                                                           |
| Resultados de | R9.2 – Analisar e descrever organizações encadeadas de processadores elementares                                 |
| Aprendizagem  | R9.3 – Caracterizar limitações inerentes a organizações encadeadas (dependências) e conceber potenciais soluções |

# 2. Material de apoio

A bibliografia relevante para este módulo é constituída pelas secções 4.4 e 4.5 do livro "Computer Systems: a Programmer's Perspective", de Randal E. Bryant e David O'Hallaron.

# 3. Exemplos

**EXEMPLO 1** - Identifique para cada ciclo do relógio a ocupação de cada estágio do processador, para a versão PIPE- do Y86. O código é apresentado com cada instrução etiquetada. A coluna esquerda da tabela é preenchida com a etiqueta correspondente à instrução apropriada. Justifique a sua solução no espaço abaixo.

I1: irmovl \$10, %eax
I2: irmovl \$20, %ebx
I3: irmovl \$30, %ecx
I4: addl %edx, %eax

|    | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 |
|----|---|---|---|---|---|---|---|---|---|----|----|----|----|
| I1 | F | D | Ε | М | W |   |   |   |   |    |    |    |    |
| 12 |   | F | D | Е | М | W |   |   |   |    |    |    |    |
| 13 |   |   | F | D | E | М | W |   |   |    |    |    |    |
| B1 |   |   |   |   |   | E | М | W |   |    |    |    |    |
| 14 |   |   |   | F | D | D | E | М | W |    |    |    |    |

#### Justificação

Só existe uma dependência de dados entre I4 e I1, devido à escrita e posterior leitura de %eax. I4 só pode completar o estágio D no ciclo seguinte à escrita (W) de I1, ou seja a leitura de %eax acontece no ciclo 6

Usando o mesmo código, identifique para cada ciclo do relógio a ocupação de cada estágio do processador, para a versão PIPE do Y86 – versão com atalhos. Justifique devidamente a sua resposta, indicando quais os sinais de atalho utilizados.

|    | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 |
|----|---|---|---|---|---|---|---|---|---|----|----|----|----|
| l1 | F | D | E | М | W |   |   |   |   |    |    |    |    |
| 12 |   | F | D | E | М | W |   |   |   |    |    |    |    |
| 13 |   |   | F | D | Е | М | W |   |   |    |    |    |    |
| 14 |   |   |   | F | D | E | М | W |   |    |    |    |    |

## Justificação

Só existe uma dependência de dados entre 14 e 11, devido à escrita e posterior leitura de %eax.

No ciclo 5, quando 14 precisa de ler o valor de %eax, a escrita de 11 ainda não foi efectuada. No entanto, o valor a escrever está disponível no registo W, sinal W\_valE. Este sinal é realimentado para o estágio D, podendo ser usado durante o ciclo 5.

O sinal a realimentar é o sinal val\_B, pois %eax é o registo da direita da instrução addl %edx, %eax

Ciclo 5:

D: val\_B = W\_valE

Sabendo que o código dos exemplos anteriores está carregado em memória a partir do endereço 0x0100, qual o valor do PC no ciclo 5.

#### Resposta

As instruções I1, I2 e I3 têm 6 *bytes* de comprimento (icode:ifun + rA:rB + I) logo a instrução I4 está armazenada a partir do endereço 0x0100 + 3\*6 = 0x0112. A instrução I4 tem 2 *bytes* de comprimentoPC = 0x0114

#### **EXEMPLO 2**

Identifique para cada ciclo do relógio a ocupação de cada estágio do processador, para a versão PIPE- do Y86 — injecção de bolhas. O código é apresentado com cada instrução etiquetada. A coluna esquerda da tabela é preenchida com a etiqueta correspondente à instrução apropriada. Justifique a sua solução no espaço abaixo.

I1: irmovl \$100, %ebx

12: mrmovl \$0(%ebx), %eax

I3: addl %ebx, %eax

|       | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 |
|-------|---|---|---|---|---|---|---|---|---|----|----|----|----|
| I1    | F | D | E | М | W |   |   |   |   |    |    |    |    |
| bolha |   |   |   | E | М | W |   |   |   |    |    |    |    |
| bolha |   |   |   |   | E | М | W |   |   |    |    |    |    |
| bolha |   |   |   |   |   | Е | М | W |   |    |    |    |    |
| 12    |   | F | D | D | D | D | Е | М | W |    |    |    |    |
| bolha |   |   |   |   |   |   |   | Е | М | W  |    |    |    |
| bolha |   |   |   |   |   |   |   |   | E | М  | W  |    |    |
| bolha |   |   |   |   |   |   |   |   |   | E  | М  | W  |    |
| 13    |   |   | F | F | F | F | D | D | D | D  | E  | М  | W  |

#### Justificação

Existe uma dependência de dados entre I2 e I1, devido à escrita e posterior leitura de %ebx. I2 só pode completar o estágio D no ciclo seguinte à escrita (W) de I1, ou seja a leitura de %ebx acontece no ciclo 6.

Existe outra dependência de dados entre I3 e I2, devido à escrita e posterior leitura de %eax. I3 só pode completar o estágio D no ciclo seguinte à escrita (W) de I2, ou seja a leitura de %eax acontece no ciclo 10.

Usando o mesmo código do exemplo anterior, identifique para cada ciclo do relógio a ocupação de cada estágio do processador, para a versão PIPE do Y86 — versão com atalhos. Justifique devidamente a sua resposta, indicando quais os sinais de atalho utilizados.

|       | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 |
|-------|---|---|---|---|---|---|---|---|---|----|----|----|----|
| I1    | F | D | E | М | W |   |   |   |   |    |    |    |    |
| 12    |   | F | D | E | М | W |   |   |   |    |    |    |    |
| bolha |   |   |   |   | E | М | W |   |   |    |    |    |    |
| 13    |   |   | F | D | D | E | М | W |   |    |    |    |    |

## Justificação

Existe uma dependência de dados entre I2 e I1, devido à escrita e posterior leitura de %ebx. No final do ciclo 3, o valor a guardar em %ebx fica disponível à saída da ALU, no sinal e\_valE. Este sinal é realimentado para o estágio D, podendo ser usado no final do ciclo 3.

O sinal a realimentar é val\_B Ciclo 3 - D: val\_B = e\_valE

A instrução 13 depende de 11 e 12. Embora o valor de %ebx pudesse ser lido de M\_valE no ciclo 4, o valor de %eax só é lido de memória no ciclo 5, nunca podendo estar disponível no ciclo 4. Esta é uma penalização do tipo load/use e implica a injecção de uma bolha. No final do ciclo 5 o valor de %ebx pode ser lido de W\_valE e o valor de %eax pode ser lido de m\_valM.

Ciclo 5 - D: val\_A = W\_valE; val\_B = m\_valM

# 4. Exercícios

# Exercício 1

Usando o código apresentado abaixo, identifique para cada ciclo do relógio a ocupação de cada estágio do processador, para a versão PIPE do Y86 – versão com atalhos. Justifique devidamente a sua resposta, indicando quais os sinais de atalho utilizados.

I1: irmovl %10, %edx

I2: irmovl %20, %ebx

13: irmovl %30, %ecx

14: mrmovl \$0(%esi), %eax

I5: xorl %eax, %eax

I6: jne I9

17: rmmovl %eax, \$0(%esi)

18: halt

19: rmmovl %eax, \$0(%edi)

I10: halt

| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 |
|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|----|
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |

| Justificação |
|--------------|
|              |
|              |
|              |
|              |
|              |
|              |
|              |
|              |

# Exercício 2.1

Reordene o programa anterior por forma a minimizar o número de bolhas injectadas no processador.

11:

12:

13:

14:

15:

16:

17:

18:

19:

110:

| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 |
|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|----|
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   | _ |   |   |   |   |   | _  |    |    |    |    |    |    |    |    |    |

# Exercício 2.2

| . Qual o tamanho em <i>b</i> | <i>ytes</i> deste | programa? |
|------------------------------|-------------------|-----------|
|------------------------------|-------------------|-----------|

. Qual o valor do PC no ciclo 7, se o programa estiver armazenado em memória a partir do endereço 0x0050?

| Resposta |
|----------|
|          |
|          |
|          |
|          |
|          |
|          |
|          |
|          |

# Exercício 3

Usando o código apresentado abaixo, identifique para cada ciclo do relógio a ocupação de cada estágio do processador, para a versão PIPE do Y86 – versão com atalhos. Justifique devidamente a sua resposta, indicando quais os sinais de atalho utilizados.

I1: pushl %eax

I2: popl %ebx

13: irmovl %20, %eax

14: addl %ebx, %eax

15: call 17

16: halt

I7: subl %esi, %eax

I8: ret

19: ...

| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 |
|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|----|
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |
|   |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |    |    |

| Justificação |
|--------------|
|              |
|              |
|              |
|              |
|              |
|              |
|              |
|              |
|              |
|              |
|              |
|              |

#### Exercício 4

A instrução de invocação de funções existente no conjunto de instruções do Y86 é o call, correspondente a um salto incondicional. Pretende-se aumentar este conjunto de instruções com invocações condicionais de funções, callxx, sendo xx correspondente às condições existentes para os saltos.

| <b>4.1</b> - Indique como codificaria estas instruções (icode:ifun, rA:rB, imm).                                                                                                                                                                                                                                                               |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                                                                                                                                                                                                                                |
|                                                                                                                                                                                                                                                                                                                                                |
| <b>4.2</b> – Suponha, para a organização PIPE, que a lógica de previsão de destino dos saltos é idêntica à utilizada para os saltos, isto é, os saltos são previstos como tomados. Quais as dependências de controlo e dados criadas e como podem ser resolvidas? <b>Nota:</b> não esquecer que o call escreve na pilha se o salto for tomado. |
|                                                                                                                                                                                                                                                                                                                                                |
|                                                                                                                                                                                                                                                                                                                                                |
|                                                                                                                                                                                                                                                                                                                                                |
|                                                                                                                                                                                                                                                                                                                                                |

## Exercício 5

A instrução de retorno de funções existente no conjunto de instruções do Y86 é o ret, correspondente a um salto incondicional. Pretende-se aumentar este conjunto de instruções com o retorno condicional de funções, retxx, sendo xx correspondente às condições existentes para os saltos.

- **5.1** Indique como codificaria estas instruções (icode:ifun, rA:rB, imm).
- **5.2** Uma vez que o destino do ret só é conhecido após a fase de leitura de memória, a previsão dos saltos condicionais como tomados não faz sentido para esta instrução. Uma alternativa é prever o retxx como não tomado, actualizando o PC com valP e corrigindo posteriormente se a condição for verdadeira. Indique, justificando, se esta instrução, obedecendo a este pressupostos, pode ser implementada na organização PIPE.