

## CogSys: Efficient and Scalable Neurosymbolic Cognition System via Algorithm-Hardware Co-Design

#### **HPCA 2025**

Zishen Wan†\*, Hanchen Yang†\*, Ritik Raj†\*, Che-Kai Liu†, Ananda Samajdar‡, Arijit Raychowdhury†, Tushar Krishna†

†Georgia Institute of Technology, Atlanta, GA ‡IBM Research, Yorktown Heights, NY

汇报人:宋青阳

2025年7月25日

## Author

研究方向: 计算机架构, VLSI和认知智能的交叉领域

研究聚焦于协同设计系统、架构及固态硬件,以提升自主机器与神经符号AI的效能与鲁棒性,推动下一代具身代理应用(Embodied Agentic)的发展。

### System:

System for Resilient Autonomous Machines

#### Architecture:

- Architecture for Neuro-Symbolic and Embodied Intelligence
- Architecture for Efficient Autonomous Machines

#### Solid-State Hardware:

Chip for Autonomous Machines and Memory-Centric Computing



Zishen Wan 万梓燊 Georgia Institute of Technology

zishenwan.github.io/

- Background
- Challenges
- Design
- Evaluation
- Thinking

- Background
- Challenges
- Design
- Evaluation
- Thinking

## Background

## **Traditional Thinking System**



## On GPU or TPU ?

## CogSys

Better reasoning efficiency and cognitive capability.

#### **Neurosymbolic Algorithm Flow**



- Background
- Challenges
- Design
- Evaluation
- Thinking

## Challenges

## 四种代表性Neurosymbolic AI工作的性能分析

TABLE I: Neurosymbolic models. Selected neurosymbolic AI workloads for analysis, representing a diverse of application scenarios.

| Representative Neuro-<br>Symbolic AI Workloads<br>Abbreviation<br>Learning Approach |                               | Neuro-Vector-Symbolic<br>Architecture [33]                                           | Multiple-Input-Multiple-Output<br>Neural Networks [60]                   | Probabilistic Abduction via Learning<br>Rules in Vector-symbolic Architecture [32]       | Probabilistic Abduction<br>and Execution Learner [96]<br>PrAE<br>Supervised/Unsupervised |  |
|-------------------------------------------------------------------------------------|-------------------------------|--------------------------------------------------------------------------------------|--------------------------------------------------------------------------|------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------|--|
|                                                                                     |                               | NVSA                                                                                 | MIMONet                                                                  | LVRF                                                                                     |                                                                                          |  |
|                                                                                     |                               | Supervised/Unsupervised                                                              | Supervised                                                               | Supervised                                                                               |                                                                                          |  |
| Compute                                                                             | Neuro                         | CNN                                                                                  | CNN/Transformer                                                          | CNN                                                                                      | CNN                                                                                      |  |
| Pattern                                                                             | Symbolic                      | VSA binding/unbinding (Circular Conv)                                                | VSA binding (Circular Conv)                                              | VSA binding/unbinding (Circular Conv)                                                    | Probabilistic abduction                                                                  |  |
| Application                                                                         | Use Case                      | Spatial-temporal reasoning, Fluid intelligence, Abstract reasoning                   | Multi-input simultaneously processing<br>with single CNN/Transformer     | Probabilistic reasoning, Analogy reasoning,<br>Out-of-distribution (OOD) data processing | Spatial-temporal reasoning, Fluid intelligence, Abstract reasoning                       |  |
| Scenario                                                                            | Advantage vs.<br>Neural Model | Higher joint representation efficiency,<br>Better reasoning capability, Transparency | Higher throughput, Lower latency,<br>Compositional compute, Transparency | Stronger OOD handling capability, One-pass<br>learning, Higher flexibility, Transparency | Higher generalization, Transparency,<br>Interpretability, Robustness                     |  |

现有Neurosymbolic Al 存在部署与扩展<mark>挑战!</mark>

计算层面

内存层面

流水线层面

## Challenges

## 1 Compute Kernels

**Neurosymbolic Al包含异构的**神经和符号内核,**符号操作在**CPU/GPU/TPU上执行效率低,硬件利用率和缓存命中率低,形成延迟瓶颈。

## 2 Memory

由于向量符号操作需要大量元素流式传输,符号操作受内存限制。Symbolic codebooks(符号代码本)通常占用大量内存,计算期间需要缓存大量中间结果。

## 3 Dataflow and scalability.

相比于CNN,神经符号工作负载具有更复杂的控制流。符号模块通常具有数据流不规则、数据依赖和顺序处理的特性,导致并行可扩展性和效率的低下。

## Challenges

- 1 Algorithm level → □ 针对硬件的代码本优化,以减少内存占用和延迟
- ② Hardware level →□ 架构和数据流需针对VSA操作高效优化,且支持神经/符号内核的重构
- ③ System level →□ 架构需能高效且自适应地调度各种神经符号工作任务



- Background
- Challenges
- Design
- Evaluation
- Thinking

**Algorithm level** 

Hardware level

System level

## Design—Algorithm Optimization

## 符号分解策略(Symbolic Factorization Strategy)



### > Step1 : Factor Unbinding

去除其他因素的影响, 提取组成查询向量 q 的每个因子 x

$$\tilde{\mathbf{x}}^{i}(t) = \mathbf{q} \oslash \prod_{\substack{f=1\\f \neq i}}^{F} \hat{\mathbf{x}}^{f}(t)$$

### > Step2 : Similarity Search

**将解**绑后的估计向量,**与候**选因子做点积,**找出最相似者** (**点**积越大,**代表越相似**)

$$\boldsymbol{\alpha}_i(t) = \tilde{\mathbf{x}}^i(t) \cdot \mathbf{X}_i$$

### > Step3 : Factor Projection

**利用上述相似度作**为权重,对所有候选向量做线性加权, **得到下一**轮估计

$$\hat{\mathbf{x}}^i(t+1) = \operatorname{sign}(\boldsymbol{\alpha}_i(t) \cdot \mathbf{X}_i^{\top})$$

## Design—Algorithm Optimization

### 随机性优化 (Stochasticity)

在Step 2、3 中注入高斯噪声、注入随机性以减少分解所需的迭代次数

### 运算精度优化(Operator precision optimization)

为减少内存开销,对工作应用量化(Quantization)技术,模块采用8-bit 浮点或整数运算

### > Step1 : Factor Unbinding

去除其他因素的影响, 提取组成查询向量 q 的每个因子 x

### > Step2 : Similarity Search

将解绑后的估计向量,与候选因子做点积,找出最相似者 (点积越大,代表越相似)

### > Step3 : Factor Projection

**利用上述相似度作**为权重,对所有候选向量做线性加权, **得到下一**轮估计

### Algorithm optimization impact

|               | Accuracy (higher is better) | Latency (lower is better) | Memory (lower is better) |
|---------------|-----------------------------|---------------------------|--------------------------|
| Factorization | Increase                    | Reduce                    | Reduce                   |
| Stochasticity | Increase / Reduce           | Reduce                    | No Impact                |
| Low-Precision | Reduce                      | Reduce                    | Reduce                   |

- Background
- Challenges
- Design
- Evaluation

Thinking

**Algorithm level** 

**Hardware level** 

System level

### **CogSys Architecture Overview**



### CogSys architecture features

- reconfigurable neuro/symbolic processing elements (nsPE)
- bubble streaming (BS) dataflow
- adaptive spatial-temporal (ST) mapping
- > scalable array architecture
- customized SIMD units

## Reconfigurable Neuro/Symbolic PE (nsPE)

核心思想:与其为神经运算和符号运算设计两种不同的、独立的处理单元,不如设计一种可重构的处理单元(nsPE),让它能够灵活切换模式来执行这两种任务,这样就减小了硬件面积。

# 三种模式

#### 加载模式

**目的:** 这是计算前的准备阶段,用于把数据预加载到 nsPE 的寄存器中。

#### Reconfig. Neuro/Symbolic PE Operation Mode



### GEMM模式

目的: 执行矩阵乘法(GEMM)或其他类似运算,这是神经网络计算的核心。此时 nsPE 就等同于一个标准的 TPU处理单元。



### 循环卷积模式

**目的**: 执行循环卷积,这是向量符号架构中的核心运算。

### **Efficient Bubble Streaming Dataflow**

提出了一种硬件数据流(Bubble),即在处理单元中加入一个"气泡"(一个周期延迟),相较于TPU:

- ➤ 把O(d²) 的内存占用降低到了 O(d)
- ▶ 把串行的计算模式变成了并行的列式计算
- ▶ 把一个内存密集型的低效操作,转变成了计算密集型的高效操作



## **Adaptive Spatial and Temporal Mapping Strategy**



一次完成一个任务(串行), 对内存带宽友好,**但**总延迟高 **N个任**务并行,总延迟低,**但**对内存压力大

#### 何时选择空间映射?

当任务数量 k 很少,但向量维度 d 非常巨大,远超单列的处理能力 (d >> M) 时。此时应当将所有硬件资源 (N列) 集中起来加速这一个大任务。

#### 何时选择时间映射?

当任务数量 k 非常大时。此时,并行处理带来的好处远远大于增加的内存带宽开销。将 k 个任务分成 k/N 批次并行处理,延迟会大大降低。

- Background
- Challenges
- Design
- Evaluation
- Thinking

**Algorithm level** 

Hardware level

**System level** 

## Design—Scheduling Strategy

### Neurosymbolic system-level challenges (on traditional GPU/TPU)



**神**经与符号组件的<mark>频繁交互</mark> 导致了高延迟和低吞吐量 <mark>异构的神</mark>经和符号内核导致计算 阵列利用率和**ML加速器效率低下** 



### Adaptive workload-aware scheduling (adSCH) strategy (on CogSys)



#### 无 adSCH:

- · 神经与符号操作不能交错执行,**阻塞**严重
- 总体资源利用率低(利用率上下波动大)

#### 有 adSCH:

- ② **通**过时间片调度**、子任**务拆分,**使两**类任 务可以并发交错执行
- ③ 系统根据任务动态调整重构阵列结构(神 经密集型 or 符号密集型)
- 4 阵列资源被"分区"分配给不同类型任务

## Design—Scheduling Strategy

### Partitioned array for neuro/symbolic

- 为神经/符号任务分区的阵列



### Example:



- Background
- Challenges
- Design
- Evaluation
- Thinking

## A. Experimental Setup

#### > Datasets

spatial-temporal reasoning datasets : RAVEN , I-RAVEN, PGM , CVR and SVRT

### Algorithm setup

在基于VSA的神经符号工作上评估CogSys:

NVSA、MIMONet and LVRF

#### > Baselines

TX2, Xavier NX, RTX GPU, Xeon CPU, and ML accelerators (TPU, MTIA, Gemmini)

| HW    | General Purpose Processor/SoC<br>CPU Xeon RTX GPU TX2 NX |          |       |       | CogSys  | TTW/   | ML Accelerator |           |              | CogSys   |
|-------|----------------------------------------------------------|----------|-------|-------|---------|--------|----------------|-----------|--------------|----------|
|       | CPU Xeon                                                 | RTX GPU  | TX2   | NX    | (Ours)  | Ours)  | TPU-like       | MTIA-like | Gemmini-like | (Ours)   |
| Power | 145W                                                     | 250W 15W | 1533/ | V 20W | 1 40337 | SRAM   | 4.5MB          | 4.5MB     | 4.5MB        | 4.5MB    |
|       |                                                          |          | 15**  |       | 20W     | 1.40 W | #PE            | 1 128×128 | 16 32×32     | 64 16×16 |

#### Layout of Proposed CogSys Accelerator



#### **Accelerator Specs**

| Technology            | 28 nm  | DRAM BW   | 700 GB/s            |
|-----------------------|--------|-----------|---------------------|
| #Arrays               | 16     | Frequency | 800 MHz             |
| Size of Each<br>Array | 32x32  | Voltage   | 1 V                 |
| #SIMD PEs             | 512    | Power     | 1.48 W              |
| SRAM                  | 4.5 MB | Area      | 4.0 mm <sup>2</sup> |

### > Hardware setup

设计实现:

语言: RTL

**エ**芝: TSMC 28纳米

工具: Synopsys (综合), Cadence (布局布线)

**物理**规格:

面积: 4.0 mm²

功耗: 1.48 W (平均)

频率: 0.8 GHz

## **B.** Algorithm Optimization Performance

### > Factorization accuracy

将CogSys与最先进的分解器进行比较。可见在对象提取方面,

**分解准确率有**轻微提升

| Test   | 2×2 Grid | 3×3 Grid    | Left-Right | Up-Down | Center | O-IC       | DistFour     | Average |
|--------|----------|-------------|------------|---------|--------|------------|--------------|---------|
| [50]   | 95.8%    | 94.7%       | 96.1%      | 95.6%   | 94.9%  | 95.3%      | 94.5%        | 95.3%   |
| CogSys | 95.7%    | 95.2%       | 96.1%      | 95.7%   | 95.3%  | 95.5%      | 94.4%        | 95.4%   |
| Test   | Constant | Progression | XOR        | AND     | OR     | Arithmetic | Distribution | Average |
| [50]   | 93.3%    | 93.5%       | 93.9%      | 93.7%   | 93.5%  | 93.1%      | 92.7%        | 93.4%   |
| CogSys | 93.3%    | 93.6%       | 93.9%      | 93.6%   | 93.7%  | 93.4%      | 92.7%        | 93.5%   |

### > Reasoning accuracy

在注入随机性优化和量化技术后,在保持相当的推理准确率的同时,CogSys节省了4.75倍的内存占用;

以及在台积电28纳米技术下7.71倍的面积节省和4.02倍的功耗节省

| Datasets     | NVSA [33] | CogSys (+Factorization & Stoch.) | CogSys (+Quant.)       |
|--------------|-----------|----------------------------------|------------------------|
| RAVEN [95]   | 98.5%     | 98.7 <sub>±0.3</sub> %           | 98.6 <sub>±0.4</sub> % |
| I-RAVEN [36] | 99.0%     | 99.0 <sub>±0.3</sub> %           | 98.8 <sub>±0.4</sub> % |
| PGM [11]     | 68.3%     | 68.6 <sub>±0.8</sub> %           | 68.4 <sub>±1.0</sub> % |
| #Parameters  | 38 MB     | 32 MB                            | 8 MB                   |

| Arithmetic Pr                | FP32                    | FP8    | INT8   |        |  |
|------------------------------|-------------------------|--------|--------|--------|--|
| CogSys Accuracy (NVSA=98.5%) |                         | 98.9%  | 98.9%  | 98.7%  |  |
| Reconfigurable Array         | Area (mm <sup>2</sup> ) | 28.9   | 9.9    | 3.8    |  |
| 16 32×32 PEs                 | Power (mW)              | 4468.5 | 1237,8 | 1104.6 |  |
| Custom SIMD Unit             | Area (mm <sup>2</sup> ) | 2.01   | 0.28   | 0.21   |  |
| 512 PEs                      | Power (mW)              | 297.0  | 64.8   | 80.4   |  |
| Reconfig. Array Area (       | Overhead vs. SA         | <1%    | 4.8%   | 12.1%  |  |

## C. CogSys Accelerator Performance

### > Performance improvement

在五个不同难度级别的推理任务上进行基准测试, 可见CogSys 在所有数据集上都有极大的加速效果(均<0.3s)



### > Energy efficiency improvement

对CogSys加速器的能耗和效率进行了基准测试,可见相比较于 传统硬件在**能耗方面有几个数**量级的提升

> Xavier NX Xeon CPU RTX GPU



## C. CogSys Accelerator Performance

### Comparison with TPU/GPU

在不同的向量维度和操作数量下,对GPU和TPU上的上的CircConv进行基准测试,可见CogSys在所有维度都表现出优异的加速比提升



### Comparison with ML accelerators

**与当前的ML加速器相比**, CogSys在神经网络操作上有相似的性能, 同时在符号操作上有巨大提升



## C. CogSys Accelerator Performance

### > Ablation study on the proposed hardware techniques

对asSCH策略、可扩展架构SO和可重构PE进行消融实验:adSCH策略可以将运行时缩短28%,可扩展阵列SO和可重构PE进一步优化总运行时间的减少至61%和71%



### > Ablation study of necessity of co-design

**用于**验证算法与硬件的协同效果。对**算法和硬件**进行**消融实验**:仅使用我们提出的**CogSys算法**优化,**运行**时降低到 NVSA**算法的89.5%**;**当同**时使用提出的**CogSys算法**优化和我们的加速器时,运行时可大幅度降低到1.76%

| Neurosymbolic Cognitive Solution      |            | Normalized   | Runtime ( | %) on    | n         |  |  |  |  |
|---------------------------------------|------------|--------------|-----------|----------|-----------|--|--|--|--|
| Algorithm @ Hardware                  | RAVEN [95] | I-RAVEN [36] | PGM [11]  | CVR [94] | SVRT [20] |  |  |  |  |
| NVSA [33] @ Xavier NX                 | 100        | 100          | 100       | 100      | 100       |  |  |  |  |
| CogSys Algorithm @ Xavier NX          | 89.5%      | 88.9%        | 90.7%     | 87.6%    | 88.4%     |  |  |  |  |
| CogSys Algorithm @ CogSys Accelerator | 1.76%      | 1.74%        | 1.78%     | 1.72%    | 1.69%     |  |  |  |  |

- Background
- Challenges
- Design
- Evaluation
- Thinking

## **Thinking**

## 这篇 paper 的 idea 能不能应用在自己的工作上面?

- ▶ 本文提出了一种 "**算法**-硬件协同设计"的神经符号加速器 *CogSys* 。 该设计通过**可重构的处理单元(PE)和分区的计算阵列(Partitioned Array)**,实现了对异构任务(神经网络+符号逻辑)的高效处理。这种设计方法可以用于协助在边缘设备上实现复杂认知模型的部署。
- ▶ 另外,本文提出了 adSCH **的自适应调度策略**。 该策略通过**交错执行**,智能地将不同计算任务调度到合适的硬件单元上(*PE*阵列或*SIMD*单元),从而在物理层面最大化硬件利用率和系统吞吐量。这个调度思想可以被泛化,用于优化异构硬件上的推理性能。

## 这篇 paper 的思想能否泛化?

➤ 对于包含异构计算任务的系统, 我觉得都可以引入 *CogSys* 的可重构或分区(思想,通过让硬件自适应地匹配计算任务,而非让任务去被动适应硬件,从而达到更高的系统效率。



# Q & A

汇报人:宋青阳

2025年7月25日