# TI MCU, DSP 및 Xilinx FPGA 프로그래밍 전문가 과정

Innova Lee(이상훈) gcccompil3r@gmail.com

# Altium Designer Basics I

## Running Altium Designer

Altium Designer 를 구동시키도록 한다.

아래와 같은 로고가 나타나고 실행될 것이다.







C:\altium\_pcb





ltium Designer (16.1) - C:₩altium\_pcb\Imported MULTI\_VIBRATOR.PrjPcb\PAGE1.SchDoc - MULTI





























부품을 클릭하면 초록색 점선으로 하이라이트가 되며 이 상태에서 space bar 를 누르면 회전한다.











Altium Designer (16.1) - C:₩altium\_pcb\second\_proj\second\_demo\_schematic.SchDoc \* - second\_proj.PrjPcb. Not signed in. DXP 파일 (F) 편집 (E) 보기 (V) 프로젝트 (C) 배치 (P) 설계 (D) 툴 (T) Simulate 보고서 (R) Window 도움말 (H) ▼ 👫 × 🔗 AD\_Example.PcbLib 🖼 (3) second\_demo\_VCC 전원 포트)oc \* **Projects** Workspace1.DsnWrk 작업영역 second\_proj.PrjPcb 프로젝트 Files O Structure ☐ 📾 AD\_Example.PrjPcb □ Source Documents AD\_Example.SchDoc AD\_Example.PcbDoc Libraries









도면상에서 p 키를 누르면 아래와 같은 팝업이 나타나며 w 를 선택하여 배선을 수행하도록 한다.





배선 작업을 하면서 Shift + Space Bar 를 누르면 대각선 45 도로 작업을 수행할 수 있다.



한 번 더 누르면 임의의 각도로 작업도 가능해진다.



또 한 번 더 누르면 지정한 구간까지 자동 배선이 가능한 형태로 구성된다.





mo\_schematic.SchDoc - second\_proj.PrjPcb. Not signed in.



### 회로도 주석 설정

| 처리 순서                        | 매칭 옵션                |                |
|------------------------------|----------------------|----------------|
| Across Then Down             | 존재하는 패키지 완료 Vone     | •              |
|                              | 부품 매개변수              | / 완전함 <b>^</b> |
| R1 R2                        | Comment              | ~              |
|                              | Component Kind       | ✓              |
| R3 R4                        | Description          | •              |
| A SI/Classic_Lists           | Footprint            | •              |
|                              | ☐ Ibis Model         | ✓              |
|                              | LatestRevisionDate   | <b>✓</b>       |
|                              | LatestRevisionNote   | <b>✓</b>       |
|                              | Library Name         | ✓              |
| 갱신 진행 방향                     | ✓ Library Reference  | ✓              |
| Designator                   | PackageDescription   | ✓              |
| _                            | PackageReference     | <b>V</b>       |
|                              | 설계 참조 색인 조정          | 꼬리 글자 추        |
| 회로도 도면                       | 설계 참조 넣기 범위 순서 색인 시작 | 꼬리 글자          |
| second demo schematic SchDoc | All 0 1              |                |

#### 변경 목록

| 현재 |       |  |  |  |  |
|----|-------|--|--|--|--|
|    | 설계 참조 |  |  |  |  |
|    | D?    |  |  |  |  |
|    | P?    |  |  |  |  |
|    | R?    |  |  |  |  |

#### 주석 달기 결과

Annotation is enabled for all matched. (Under strict match parameter values, with respect which do not have the speciparts will be put into new pa

### 변경 목록

| 현재      |       | 적용 후  |    | 파트 위치                        |  |
|---------|-------|-------|----|------------------------------|--|
| 🖹 설계 참조 | 월 │보조 | 설계 참조 | 보조 | 회로도 도면                       |  |
| □ D?    |       | D?    |    | second_demo_schematic.SchDoc |  |
| P?      |       | P?    |    | second_demo_schematic.SchDoc |  |
| R?      |       | R?    |    | second_demo_schematic.SchDoc |  |



| 현재 적용 후                                                                                                                                                                                                                                  |         | 파트 위치 |       |    |                              |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|-------|-------|----|------------------------------|
|                                                                                                                                                                                                                                          | 설계 참조   | 월 보조  | 설계 참조 | 보조 | 회로도 도면                       |
|                                                                                                                                                                                                                                          | D?      |       | D1    |    | second_demo_schematic.SchDoc |
|                                                                                                                                                                                                                                          | P?      |       | P1    |    | second_demo_schematic.SchDoc |
|                                                                                                                                                                                                                                          | R?      |       | R1    |    | second_demo_schematic.SchDoc |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          |         |       |       |    |                              |
|                                                                                                                                                                                                                                          | 석 달기 결과 |       | . 5   |    |                              |
| Annotation is enabled for all schematic documents. Parts will be matched using 2 parameters, all of which will be strictly matched. (Under strict matching, parts will only be matched together if they all have the same parameters and |         |       |       |    |                              |

Annotation is enabled for all schematic documents. Parts will be matched using 2 parameters, all of which will be strictly matched. (Under strict matching, parts will only be matched together if they all have the same parameters and parameter values, with respect to the matching criteria. Disabling this will extend the semantics slightly by allowing parts which do not have the specified parameters to be matched together.) Existing packages will not be completed. All new parts will be put into new packages.

변경 목록 갱신

Reset All

주석 취소 (<u>B</u>)

변경 확인(ECO 생성)

#### 기술 변경 명령



변경 검증 변경 실행 변경 보고서 (R)... 모류만 표시

|                    |            |                                 | 상태       |
|--------------------|------------|---------------------------------|----------|
|                    | 영향 대상      | 영향 문서                           | 검사       |
| otate Component(3) |            |                                 |          |
| ify                | D? -> D1   | In second_demo_schematic.SchDoc | <b>⊘</b> |
| ify                | P? -> P1   | In second_demo_schematic.SchDoc | <b>⊘</b> |
| ify                | ➡ R? -> R1 | In second_demo_schematic.SchDoc | <b>⊘</b> |

변경 실행

변경 보고서 (<u>R</u>)...

□ 오류만 표시

|                      |            |    |                              | 상태       |          |
|----------------------|------------|----|------------------------------|----------|----------|
| 동                    | 영향 대상      |    | 영향 문서                        | 검사       | 마침 메     |
| inotate Component(3) |            |    |                              |          |          |
| odify                | → D? -> D1 | In | second_demo_schematic.SchDoc | <b>②</b> | <b>⊘</b> |
| odify                | P? -> P1   | In | second_demo_schematic.SchDoc | <b>②</b> | <b>⊘</b> |
| odify                | → R? -> R1 | In | second_demo_schematic.SchDoc | <b>②</b> | <b>②</b> |

변경 보고서 (<u>R</u>)...



# Altium Designer (16.1) - C:₩altium\_pcb\second\_proj\second\_demo\_schematic.SchDoc \*











#### PCB 작업하는 부분이 아닌 Schematic 부분에서 해야하는데 현재 PCB 파트에서 진행했다 – 안 될 것이다.

Altium Designer (16.1) - C:₩altium\_pcb\second\_proj\second\_demo\_pcb.PcbDoc - second\_proj.PrjPcb. Not signed in.





# Differences between Schematic Document [second\_demo\_schematic.SchDoc] and PCB Document [second\_demo\_pcb.PcbDoc]

| 차이점                                                                    | 갱신        |           |
|------------------------------------------------------------------------|-----------|-----------|
| Schematic Document [second_demo_sc   PCB Document [second_demo_pcb.Pcb | 결정        | 행동 /      |
| □ 🗀 Extra Component Classes(1)                                         |           |           |
| [second_demo_schematic]                                                | No Change | No Action |
| □ Extra Components(3)                                                  |           |           |
| <b>■</b> [D1]                                                          | No Change | No Action |
| <b>■</b> [P1]                                                          | No Change | No Action |
| IR1]                                                                   | No Change | No Action |
| □ Extra Nets(3)                                                        |           |           |
| ≈ [GND]                                                                | No Change | No Action |
| ≈ [NetD1_1]                                                            | No Change | No Action |
| ≈ [vcc]                                                                | No Change | No Action |
| □ Extra Room Definitions(1)                                            |           |           |
| ☑ [Room second_demo_schematic (Score)                                  | No Change | No Action |

1\_proj₩second\_demo\_schematic.SchDoc - second\_proj.PrjPcb. Not signed in. 배치 (P) 설계 (D) 툴 (T) Simulate 보고서 (R) Window 도움말 (H) <u>Update PCB Document second\_demo\_pcb.PcbDoc</u> ☐ + >: ▼ 1 × 라이브러리 찾기 (B)... oc 🕶 🕮 AD\_Example.PcbDoc 🗎 라이브러리 추가/제거 (L)... 작업영역 회로도 라이브러리 제작 (M) 다시 정상적으로 해보도록 한다. 통합 라이브러리 제작 (A) 프로젝트 프로젝트 서식 (P) 일반 서식 (G) Configuration Templates Set Template from Vault... R1 갱신 (<u>U</u>)... 현재 서식 제거 (R)... Res1 프로젝트 네트 목록 (N) 1K 문서 네트 목록 (E) 해석 (S) 심볼에서 도면 생성 (R) 심볼에서 HDL 파일 생성 (H) HDL 또는 도면에서 도면 심볼 생성 (Y) 도면에서 부품 생성  $\alpha -$ 자식 도면 이름 변경 (C)... 도면 분기 및 포트 동기화 (P) 문서 옵션 (O)... Ρ1 A ATTEND

### 기술 변경 명령

| ᅽ경  |          |                          |           |                                         |    |    |                        |
|-----|----------|--------------------------|-----------|-----------------------------------------|----|----|------------------------|
| 활성  | $\nabla$ | 행동                       | 영형        | 향 대상                                    |    | 영형 | 향 문서                   |
| ∃ 🗀 |          | Add Components(3)        |           |                                         |    |    |                        |
|     | ~        | Add                      |           | D1                                      | То |    | second_demo_pcb.PcbDoc |
|     | ✓        | Add                      |           | P1                                      | То |    | second_demo_pcb.PcbDoc |
|     | <b>✓</b> | Add                      | 1         | R1                                      | То |    | second_demo_pcb.PcbDoc |
| ∃ 🗀 |          | Add Nets(3)              |           |                                         |    |    |                        |
|     | ✓        | Add                      | $\approx$ | GND                                     | То |    | second_demo_pcb.PcbDoc |
|     | ✓        | Add                      | $\approx$ | NetD1_1                                 | То |    | second_demo_pcb.PcbDoc |
|     | ✓        | Add                      | $\approx$ | VCC                                     | То |    | second_demo_pcb.PcbDoc |
| ∃ 🗀 |          | Add Component Classes(1) |           |                                         |    |    |                        |
|     | ✓        | Add                      |           | second_demo_schematic                   | То |    | second_demo_pcb.PcbDoc |
| ∃ 🗀 |          | Add Rooms(1)             |           |                                         |    |    |                        |
|     | ~        | Add                      | Ø         | Room second_demo_schematic (Scope=InCon | То |    | second_demo_pcb.PcbDoc |

변경 검증 변경 실행 변경 보고서 (R)... □ 오류만 표시

|                      |                                        |      |    |                        | 상태       |
|----------------------|----------------------------------------|------|----|------------------------|----------|
| 8                    | 향 대상                                   |      | 영형 | 양 문서                   | 검사       |
| Components(3)        |                                        |      |    |                        |          |
|                      | D1                                     | То   |    | second_demo_pcb.PcbDoc | <b>②</b> |
|                      | P1                                     | То   |    | second_demo_pcb.PcbDoc | <b>②</b> |
|                      | R1                                     | То   |    | second_demo_pcb.PcbDoc | <b>②</b> |
| Nets(3)              |                                        |      |    |                        |          |
| ≈                    | GND                                    | То   |    | second_demo_pcb.PcbDoc | <b>②</b> |
| ≈                    | NetD1_1                                | То   |    | second_demo_pcb.PcbDoc | <b>②</b> |
| ≈                    | · vcc                                  | То   | ≣  | second_demo_pcb.PcbDoc | <b>②</b> |
| Component Classes(1) |                                        |      |    |                        |          |
|                      | second_demo_schematic                  | То   |    | second_demo_pcb.PcbDoc | <b>②</b> |
| Rooms(1)             |                                        |      |    |                        |          |
| •                    | Room second_demo_schematic (Scope=InCo | m To |    | second_demo_pcb.PcbDoc | <b>Ø</b> |

변경 실행

변경 보고서 (<u>R</u>)...

\_\_\_오류만 표시

|                                    |          |                        | 상태       |          |
|------------------------------------|----------|------------------------|----------|----------|
| 영향 대상                              |          | 영향 문서                  | 검사       | 마침       |
|                                    |          |                        |          |          |
| <b>□</b> D1                        | То       | second_demo_pcb.PcbDoc | <b>②</b> | <b>②</b> |
| <b></b> ₽1                         | То       | second_demo_pcb.PcbDoc | <b>~</b> | <b>⊘</b> |
| <b>□</b> R1                        | То       | second_demo_pcb.PcbDoc | <b>~</b> | <b>②</b> |
|                                    |          |                        |          |          |
| ⇒ GND                              | То       | second_demo_pcb.PcbDoc | <b>②</b> | <b>⊘</b> |
| ≈ NetD1_1                          | То       | second_demo_pcb.PcbDoc | <b>~</b> | <b>②</b> |
| ≈ vcc                              | То       | second_demo_pcb.PcbDoc | <b>⊘</b> | <b>⊘</b> |
|                                    |          |                        |          |          |
| second_demo_schematic              | То       | second_demo_pcb.PcbDoc | <b>②</b> | <b>⊘</b> |
|                                    |          |                        |          |          |
| Room second_demo_schematic (Scope= | InCom To | second_demo_pcb.PcbDoc | <b>©</b> | <b>⊘</b> |

이제 아래와 같이 PCB Board 에 부품이 배치된 것을 확인 할 수 있다.



화면에 나타나는 배치가 mil 단위로 나타나는데 mm 로 변경하도록 한다.



q 를 누르면 mm 단위로 잘 표시되는 것을 볼 수 있다.



### Ctrl + G 를 누르면 Grid 를 설정할 수 있는 창이 나타난다.





글로벌 보드 격자는 사용자 정의 격자에서 다루지 않는 영역에 대한 기본 격자입니다. 이 격자는 어떤 사용자 정의 격자보다 낮은 우선 순위를 가지며 글로벌 보드 격자의 원점은 항상 보드 원점 입니다.

거침

증가

Lines

5x Grid Step

확인

밝음

어두움



n Designer (16.1) - C:\altium\_pcb\second\_proj\second\_demo\_pcb.PcbDoc \* - second\_proj.PrjPcb. Not sign 편집 (E) 보기 (V) 프로젝트 (C) 배치 (P) 설계 (D) 툴 (T) 자동 배선 (A) 보고서 (R) Win 파일 (F) 🔲 🕂 🐎 🔽 🦘 🥕 🦻 🔼 Altium Standard 2[ 🔻 🥍 🕆 Ctrl+Z ← Undo Nothing to Redo Ctrl+Y ts ♠ AD\_Example.PcbLib □ (3) Schematic Document 잘라내기 (T) Ctrl+X pace1.DsnV 복사 (C) Ctrl+C 텍스트로 복사 d\_proj.PrjPd 🖺 붙여넣기 (P) Ctrl+V 특수 붙여넣기 (A)... ○ St Paste Text 지우기 Del AD\_Examp 선택 (S) 기준점을 설정하도록 한다. Source [ 해제 (E) AD\_E AD\_E 삭제 (D) Libraries 낙관 (B) Ctrl+R ⊕ PCB L 바꾸기 (<u>H</u>) Scher 선 자르기 (L) MULTI\_VIB Source [ 이동 (M) ١ PAGE 맞춤 (<u>G</u>) Libraries å→ 설정 (S) 기준점 (O) Generate Orcad Libr 이동 (J) 초기화 (R) Þ Libraries 셀렉션 메모리 (L) Generate

# 기준점이 잘 찍힌 것을 볼 수 있다(기준점은 0, 0 임)



우클릭하고 마우스를 움직이면 화면을 이동할 수 있다.



Ctrl + 스크롤은 화면의 줌 아웃/인을 수행 할 수 있다.





p 누르고 l 을 누르면 선을 선택할 수 있다.

| 중심 원호 (A)         고 모서리 원호 (E)         의익각 원호 (N)         전체 원 (U) |
|--------------------------------------------------------------------|
| <ul><li> 채움 (F)</li><li> 영역 채움 (R)</li><li> 부품 몸체 (B)</li></ul>    |
| ✓ 선 (L)         A       텍스트 (S)         ● 패드 (P)                   |
| ● 비아 (V) 능동 배선 (I) 능동 차동 쌍 배선 (I)                                  |
| 능동 다중 배선 (M)           부품 (C)                                      |
| 자수 (D)                                                             |



아래와 같이 그려놓은 사각형을 선택한다.



proj₩second\_demo\_pcb.PcbDoc \* - second\_proj.PrjPcb. Not signed in.





# 사각형을 선택하지 않고 하면 PCB Inspector 가 나타나지 않는다.





선택하고 하면 아래와 같이 잘 나타나는 것을 볼 수 있다.









No P1 R1 D1

Second\_demo\_schematic



### v 를 누르고 d 를 누르면 전체 작업 영역을 표시하게 된다.



다시 아래와 같이 배치하고 부품을 감싸고 있는 영역을 클릭하고 PCB Inspector 패널 창을 활성화하면 Rule Type: Room Definition 으로 정의되어 있다.







현재 우리는 Room 영역이 필요하지 않으므로 Delete 하여 영역을 삭제하도록 한다.









글로벌 보드 격자는 사용자 정의 격자어 영역에 대한 기본 격자입니다. 이 격자는 격자보다 낮은 우선 순위를 가지며 글로 원점은 항상 보드 원점 입니다. PCB 창에서 m 을 누르고 c 를 누르도록 한다.



마우스 왼쪽 버튼을 클릭하여 아래와 같이 부품 선택 창이 생성되면 커서로 부품 이동(M) 항목에 Radio 버튼을 선택하고 D1 을 클릭한다.















#### PCB 보기 환경설정 선택

| 이름                       | 종류        | ^ |
|--------------------------|-----------|---|
| Altium Standard 2D       | 2D simple |   |
| Altium Transparent 2D    | 2D simple |   |
| Altium 3D Black          | 3D        |   |
| Altium 3D Blue           | 3D        |   |
| Altium 3D Brown          | 3D        |   |
| Altium 3D Color By Layer | 3D        |   |
| Altium 3D Dk Green       | 3D        |   |
| Altium 3D I t Groon      | 3D        | ~ |

#### 경로

 $\label{lem:capple_AppData} $$C:\Users\apple\AppData\Roaming\Altium\Altium Designer$ 

{9904BBDB-6637-467D-8426-53F7AAC6C039}\View Configurations\Altium Standard 2D.config\_2dsimple

#### 폴더 탐색 ...

## 설명

Altium Standard 2D

#### 동작

새로운 보기 환경설정 생성 ...

보기 환경설정 저장

보기 환경설정 다른이름으로 저장 ...

보기 환경설정 읽기 ...

보기 환경설정 이름 바꾸기 ...

보기 환경설정 제거...



2차원 색상 개요

확인

소

전

차원 시스템 색상 - Top Layer

레이어 색상

저장된 색상 개요 Default DXP2004 Classic

팁: 활성화할 개요를 선택

### 저장된 프로파일 위치

C:\Users\apple\AppData\Roam ing\Altium\Altium Designer {9904BBDB-6637-467D-8426-5 3F7AAC6C039}\ViewConfigura 폴더 탐색 ...

동작

색상 개요 저장...

색상 개요 다른이름으로 저장...

색상 개요 읽기...

색상 개요 이름 변경...

색상 개요 제거...





확인 추

적용

배선 작업을 위해 p 를 누르고 t 를 누른다.





## 다각형 푸어 생성을 수행 해보자!

\_proj₩second\_demo\_pcb.PcbDoc - second\_proj.PrjPcb. Not signed in.



#### 투명도 기 색상 보기 색상 단일 레이 내층 플랜 (P) 기구 레이어 (M) 보기 활성 ~ Mechanical 1 ~ Mechanical 2 ~ Mechanical 3 ~ Mechanical 4 ~ Mechanical 5 ~ Mechanical 6 ~ Mechanical 7 □활성 기구 레이어만 표시 ☑ 레이어 스택의 플랜만 표시 모두 켜기모두 끄기사용 켬 모두 켜기모두 끄기사용 켬 기타 레이어 보기 시스템 색상 색상 Drill Guide Default Color for New Nets ~ Keep-Out Layer DRC Error Markers • Drill Drawing Selections ~ Multi-Layer DRC Detail Markers Default Grid Color - Small Default Grid Color - Large Pad Holes 모두 켜기모두 끄기사용 켬 Via Holes Top Pad Master Bottom Pad Master Highlight Color Board Line Color

# 투명도

|          |                  |    |    |                         | ı    |    |    |    |
|----------|------------------|----|----|-------------------------|------|----|----|----|
| 1        | 내층 플랜 (P)        | 색상 | 보기 | 기구 레이어 (M)              | 색상   | 보기 | 활성 | 단일 |
| ✓        |                  |    |    | Mechanical 1            |      | ~  | ~  | [  |
| <b>~</b> |                  |    |    | Mechanical 2            |      | ~  | ✓  | [  |
|          |                  |    |    | Mechanical 3            |      | ~  |    | [  |
|          |                  |    |    | Mechanical 4            |      | ~  |    | [  |
|          |                  |    |    | Mechanical 5            |      | ~  |    | [  |
|          |                  |    |    | Mechanical 6            |      | ~  |    | [  |
|          |                  |    |    | Mechanical 7            |      | ~  |    | [  |
|          |                  |    |    |                         |      |    |    | г  |
|          | ☑ 레이어 스택의 플랜만 표시 |    |    | □ 활성 기구 레이어만            | 표시   |    |    |    |
|          | 모두 켜기모두 끄기사용 켬   |    |    | 모두 켜기모두 끄기              | 사용 켬 |    |    |    |
|          | 기타 레이어           | 색상 | 보기 | 시스템 색상                  |      |    |    |    |
| ~        | Drill Guide      |    | ~  | Default Color for New   | Nets |    |    |    |
| ~        | Keep-Out Layer   |    | ~  | DRC Error Markers       |      |    |    |    |
| <b>✓</b> | Drill Drawing    |    | ~  | Selections              |      |    |    |    |
| ~        | Multi-Layer      |    | ~  | DRC Detail Markers      |      |    |    |    |
|          |                  |    |    | Default Grid Color - Sn | nall |    |    |    |
|          |                  |    |    | Default Grid Color - La | rge  |    |    |    |
|          |                  |    |    | Pad Holes               |      |    |    |    |
|          | 모두 켜기모두 끄기사용 켬   |    |    | Via Holes               |      |    |    |    |

Top Pad Master Pottom Dad Master



Top Layer 를 선택하고 Shift + S 를 눌러본다. 해당 레이어에 해당하는 구간만 색상이 표시되는 것을 볼 수 있을 것이다.













| 신호 레이어 (S)       | 색상 | 보기       | 내층 플랜 |
|------------------|----|----------|-------|
| Top Layer (T)    |    | <b>~</b> |       |
| Bottom Layer (B) |    | ✓        |       |

| 내층 플랜 (P) | 색상 | 보기 |     |
|-----------|----|----|-----|
|           |    |    | Med |
|           |    |    | Med |

## ☑ 레이어 스택의 레이어만 표시

# 모두 켜기모두 끄기사용 켬

| 마스크 레이어 (A)   | 색상 | 보기 |
|---------------|----|----|
| Top Paste     |    | ✓  |
| Bottom Paste  |    | ✓  |
| Top Solder    |    | ✓  |
| Bottom Solder |    | ✓  |

## ☑ 레이어 스택의 플랜만 표시

# 모두 켜기모두 끄기사용 켬

| 기타 레이어         | 색상 | 보기 | 시크   |
|----------------|----|----|------|
| Drill Guide    |    | ~  | Def  |
| Keep-Out Layer |    | ✓  | DRO  |
| Drill Drawing  |    | ~  | Sele |
| Multi-Layer    |    | ~  | DRO  |

# 모두 켜기모두 끄기사용 켬

# 모두 켜기모두 끄기사용 켬

| 실크 스크린 레이어 (K)     | 색상 | 보기       |
|--------------------|----|----------|
| Top Overlay (E)    |    | <b>✓</b> |
| Bottom Overlay (R) |    | ✓        |

**✓** [

모두

Defa Defa

Pad

Via

Top Bott

High

Boa

Boa

She

She

Wor

Wor



no\_pean capace accond\_projariji caa not signed ina 툴 (T) 자동 배선 (A) 보고서 (R) Window 도움말 (H) 네 (<u>D</u>) 🙀 🔩 🙉 설계 규칙 검사 (<u>D</u>)... 📘 🚚 🛕 🗒 [No Variations] 🔻 🔣 오류 마크 초기화 (M) 위배 찾기 Shift+V 객체 찾기 Shift+X Manage 3D Bodies for Components on Board... 격자 관리자 가이드 관리자 다각형 푸어 (G) 플랜 분할 (<u>S</u>) 부품 배치 (L) 3차원 몸체 배치 (B) 배선 제거 (U) 배선 밀집도 맵 (Y) 설계 참조 다시 넣기 (N)... w Signal Integrity... PCB 라이브러리에서 갱신 (L)... FPGA 신호 관리자 (F)... 핀/파트 바꾸기 (W) 교차 조사 (C)

교차 선택 모드

Report Options

Rules To Check

Electrical

≈ Routing

SMT

Manufacturing

≅ High Speed

Placement

M Signal Integrity

| DRC 보고서 옵션            |
|-----------------------|
| ✓ 보고서 파일 생성 (F)       |
| ☑ 위배 생성 (I)           |
| ☑ 보조 네트 세부 사항 (N)     |
| ☑ 카퍼 쇼트 검사            |
| ☑ SMT 패드위 홀 보고서 (D)   |
| ☑ 다중 레이어의 0 홀 보고서 (M) |
| 멈춤 (E) 500 개의 위배 찾을 때 |
|                       |

플랜 분할 DRC 보고서 옵션

✓ 플랜 절단 보고

✓ 다음보다 큰 고립 지역 보고

0.065 sq. mm

☑ 다음보다 작은 단열 패드 고립 보고

50%

가능한 카퍼

노트: 보고서 파일을 생성하려면 PCB 문서를 먼저 저장해야 합니다.

빠른 처리을 위하여 규칙 검사 항목은 필요한 항목만 활성화하세요. 노트: 옵션은 해당 규칙이 정의되었을 때 활성화 됩니다.

실시간 DRC는 사용자 작업의 설계 규칙 위배를 검사합니다. 설계 규칙 대화 상자에서 포함하는 설계 규칙은 특정 규칙 형식에 대한 시험을 할 수 있습니다. cond\_demo\_pcb.PcbDoc - second\_proj.PrjPcb. Not signed in.









