## TI MCU, DSP 및 Xilinx FPGA 프로그래밍 전문가 과정

Innova Lee(이상훈) gcccompil3r@gmail.com

# Interlocked with OrCAD & Altium Designer

### Running OrCAD Capture

OrCAD Capture 를 구동시키도록 한다.

아래와 같이 선택하라는 부분이 나온다.



OrCAD Capture 를 선택하고 OK 를 누른다.

#### 아래와 같이 OrCAD Capture 가 잘 실행된 모습을 볼 수 있다.

이제부터 회로도 스케치를 OrCAD 에 수행하도록 한다.





#### Multi Vibrator 를 만들어보도록 한다.



a mare about how we use soulder and how to change your settings if you do not want

#### 아래와 같이 Sketch 를 수행할 수 있는 도면이 나타난다.



p 버튼을 누르면 일전에 스위치 모드 전원 회로의 4 장 진행에서 체험했던 Place Part 를 볼 수 있다.



#### 그리고 Libraries 의 네모 표시를 누른다(Add Library 에 해당한다)



#### 그러면 아래와 같이 Library 에 해당하는 부분들이 나타난다.



#### Connector.olb 를 선택한다.



#### Discrete.olb 를 선택한다.



#### head\* 로 검색을 수행하고 Header 2 를 찾는다.





#### R\* 로 검색을 수행하고 Discrete 를 선택한다.





#### led\* 로 검색을 수행하고 Discrete 를 선택한다.





#### 아래와 같이 Place Wire 혹은 w 를 눌러서 배선을 수행하도록 한다.



#### 아래와 같이 부품을 선택하고 우클릭으로 회전시킬 수 있다.



아래와 같이 배선 작업을 완료한다.



#### Place Power 버튼을 누른다.



#### VCC/CAPSYM 를 선택하고 OK 를 누른다.







#### Place Ground 버튼을 누른다.



#### GND/CAPSYM 를 선택하고 OK 를 누른다.







#### 부품을 선택하고 우클릭을 눌러서 Edit Properties 를 누른다.











#### 회로의 연결을 검사하기 위해 DRC 를 수행하도록 한다.



| ■ Design Rules Check                                                                          | × |
|-----------------------------------------------------------------------------------------------|---|
| Design Rules Options Electrical Rules Physical Rules ERC Matrix                               |   |
| Scope  Check entire design  Check selection  Mode  Use occurrences  Use instances (Preferred) |   |
| Action  Check design rules  Delete existing DRC markers  Preserve waived DRC                  |   |
| Ignore DRC Warnings:  Design Rules                                                            |   |
| Run Electrical Rules  Run Physical Rules                                                      |   |
| Report File:                                                                                  |   |
| 확인 취소 도움말                                                                                     |   |

| Design Rules Check                                              | ×   |  |  |  |  |  |
|-----------------------------------------------------------------|-----|--|--|--|--|--|
| Design Rules Options Electrical Rules Physical Rules ERC Matrix |     |  |  |  |  |  |
| Electrical Rules                                                |     |  |  |  |  |  |
| ✓ Check single node nets                                        |     |  |  |  |  |  |
| ✓ Check no driving source and Pin type conflicts                |     |  |  |  |  |  |
| ✓ Check duplicate net names ☐ Check SDT compatibility           |     |  |  |  |  |  |
| ☐ Check off-page connector connections  Custom DRC              |     |  |  |  |  |  |
| ☐ Check hierarchical port connections ☐ Run Custom DRC          |     |  |  |  |  |  |
| Configure Custom DRC                                            |     |  |  |  |  |  |
| Reports                                                         |     |  |  |  |  |  |
| ☐ Report all net names ☐ Report misleading tap connections      |     |  |  |  |  |  |
| Report off-grid objects                                         |     |  |  |  |  |  |
| Report hierarchical ports and off-page connectors               |     |  |  |  |  |  |
|                                                                 |     |  |  |  |  |  |
|                                                                 |     |  |  |  |  |  |
| 확인 취소 및                                                         | 도움말 |  |  |  |  |  |





#### 이제 PCB 연동을 수행하기 위한 Netlist 를 작성해야 한다.





#### Altium Designer 를 킨다.





# Design Rule Verification Report

Date: 2018-08-18
Time: ¿ÀÈÄ 5:10:27

Elapsed Time: 00:00:01

Filename: C:\Users\Public\Documents\Altium\Projects\PCB Test Project\AD Example.PcbDoc

## Summary

Warnings

### Rule Violations

Modified Polygon (Allow modified: No), (Allow shelved: No)

Net Antennae (Tolerance=0mil) (All)

Silk to Silk (Clearance=10mil) (All),(All)

Silk To Solder Mask (Clearance=4mil) (IsPad),(All)

Altium Designer (16.1) - Workgroup [Workspace1.DsnWrk] - file:///C:₩Users₩ DXP 파일 (F) 보기 (V) 프로젝트 (C) 윈도우 (W) 도움말 (H) 새로만들기 (N) <mark>- | 즐기 (O</mark>)... Ctrl+O **₽** AD Example.PcbDoc 🖹 A[ 닫기 (C) Ctrl+F4 프로젝트 열기 ())... 설계 작업영역 열기 (K)... 체크아웃... 프로젝트 저장 Desig 프로젝트 다른 이름으로 저장... 설계 작업영역 저장 Date: Time: 설계 작업영역 다른 이름으로 저장... Elapsed 모두 저장 (L) Filenar s\PCB Test Project\AD Exampl 소마트 PDF (M)... Sumr 가져오기 마법사 부품 배포 관리자... Warnir 최근 문서 (R) ٠ 최근 프로젝트 최근 작업공간 (T) ٠ Rule Vi 종료 (X) Alt+F4

가져오기 마법사



# 가져오기 마법사

이 마법사는 기타 제조사로부터 Altium Designer 파일로 사용자의 파일을 변환하는 과정을 도와줍니다.

취소 (C)

이전 (B)

다음 (N) >

완료 (E

### Select Type of Files to Import



아래의 목록에서 사용자가 가져오려는 파일의 형식을 선택하세요.

| 파일 형식                                            | 설명                                                                             |
|--------------------------------------------------|--------------------------------------------------------------------------------|
| 99SE DDB Files                                   | 99SE DDB (*.DDB)                                                               |
| Allegro Design Files                             | Allegro PCB (*.brd), Allegro PCB (*.alg)                                       |
| CADSTAR Designs and Libraries                    | CADSTAR Files (*.CSA, *.CPA, *.LIB)                                            |
| CircuitMaker 2000 Schematics and Libraries Files | CircuitMaker Schematics (*.CKT), CircuitMaker User Libraries (*.LIB), CircuitN |
| DxDesigner Designs and Libraries Files           | DxDesigner Designs, DxDesigner Libraries                                       |
| EAGLE Projects and Designs                       | EAGLE Files (*.SCH, *.BRD, *.LBR)                                              |
| Mentor Expedition Designs and Libraries          | Mentor Expedition Files (*.PCB, *.LIB)                                         |
| Orcad Designs and Libraries Files                | Orcad Designs (*.DSN), Orcad PCB (*.MAX), Orcad Design Libraries (*.OLB),      |
| Orcad CIS Configuration Files and Libraries      | Orcad CIS Config File (*.DBC), Orcad Library Files (*.OLB, *.LLB)              |
| PADS ASCII Design And Library Files              | PADS ASCII PCB (*.ASC), PADS ASCII PCB Library (*.D), PADS ASCII Logic (*.     |
| Orcad and PADS Designs and Libraries Files       | Orcad Designs (*.DSN), Orcad Design Libraries (*.OLB), PADS ASCII PCB (*.A     |
| P-CAD Designs and Libraries Files                | P-CAD Schematics (*.SCH), P-CAD PCB (*.PCB), P-CAD Libraries (*.LIA, *.LIB     |
|                                                  |                                                                                |
|                                                  |                                                                                |
|                                                  |                                                                                |
|                                                  |                                                                                |
|                                                  |                                                                                |
|                                                  |                                                                                |
|                                                  |                                                                                |
|                                                  |                                                                                |

더 많은 가져오기 얻기... 취소 (<u>C</u>) 이전 (<u>B</u>)

전 (<u>B</u>) 다음 (<u>N</u>) >

#### OrCAD 설계 가져오기

가져올 OrCAD 설계를 선택.



처리할 OrCAD 설계를 아래의 목록에 추가하세요. OrCAD PCB 및 회로도 파일은 Altium Designer PCB 및 회로도 문서로 가져와 Altium Designer PCB 프로젝트로 묶입니다.

| PrCAD 설계 파일 |  |
|-------------|--|
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |
|             |  |

추가 (<u>A</u>)

제거 (R)



#### **Importing Orcad Designs**

Choose the Orcad design files to import.



처리할 OrCAD 설계를 아래의 목록에 추가하세요. OrCAD PCB 및 회로도 파일은 Altium Designer PCB 및 회로도 문서로 가져와 Altium Designer PCB 프로젝트로 묶입니다.

OrCAD 설계 파일 C:₩orcad\_study₩MULTI\_VIBRATOR.DSN

추가 (<u>A</u>)

제거 (<u>R</u>)

취소 (<u>C</u>)

이전 (<u>F</u>

다음 (<u>N</u>) >

발료 (E)



#### **Importing Orcad Libraries**

Choose the Orcad library files to import.



처리를 위해 OrCAD OLB 라이브러리를 아래의 목록에 추가하세요. 파일은 Altium Designer 라이브러리로 가져옵니다.

#### OrCAD 라이브러리 파일 MCadence SPB\_16.6 tools capture library capsym.olb capture library capsym.olb capture library capsym.olb capture library capture capture

추가 (<u>A</u>) 제거 (<u>R</u>)

# **Analyzing Files**



C:\Cadence\SPB\_16.6\tools\capture\library\DRAM.OLB 분석 파일:

> Parsing Orcad Design File : C:₩Cadence₩SPB\_16.6₩tools₩capture₩library₩DRAM.OLB **Building Objects**

#### **Reporting Options**

Use the following options to control the reports manager.



일반 설정

✓ 모든 오류 기록 (E)

✓ 모든 주의 기록 (W)

☐ 모든 사건 기록 (<u>V</u>)

#### **Schematics General Options**

Use the following options to control how Orcad component rectangles are imported.



옵션

✓ OrCAD 부품 직사각형을 Altium Designer 직사각형으로 변환

#### **Schematics Sheet Options**

Use the following options to control how Orcad pages are imported.



| . 제목 블럭                                                                                                                                                                     |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 시속 들떡<br>OrCAD 제목 블럭은 회로도 부품으로 가져옵니다. Altium Designer는 제목 블럭은 "표준" 및 "ANSI"의 2가지 형식으로 제한되며 이 블럭은 편집되지 않습니다. 다른<br>형태를 원하는 경우 Altium Designer에서 제공된 서식을 사용하여 도면을 변경할 수 있습니다. |
| OrCAD 제목 블럭 제거                                                                                                                                                              |
| AdvSCH 제목 블럭 사용 Standard ✓                                                                                                                                                  |
| 핀간 거리                                                                                                                                                                       |
| OrCAD 핀간 거리 기능은 현재 AdvSCH에서 사용할 수 없습니다. 원하는 핀간 거리 비율을 입력하세요. 사용자는 또한 이 간격을 바탕으로 도면 크기를 재 설정할 수 있습니다.                                                                        |
| 핀간 거리 : 100mil                                                                                                                                                              |
| ☑ 회로도 크기 재 설정                                                                                                                                                               |

취소 (<u>C</u>)

이전 (<u>B</u>)

다음 (<u>N</u>) >

#### X

#### **Schematics Parameter and Net Connecitivity Options**

Use the following options to control how Orcad properties and junctions are imported.



| 속성                                                                                                                                                                                                                 |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 일반적으로 OrCAD 속성은 글자로 가져오는 배선 속성을 제외하고 회로도 매개 변수로 가져옵니다. 회로도 매개 변수는 자동 위치로 사용될 수 있습니다 (즉 회전 또)<br>이동 후에 분리된 속성을 자동으로 배치합니다). 기본으로 수동 위치된 매개 변수는 파란색의 점으로 표시됩니다. 이것은 AdvSCH 환경 설정에서 다음을 체크합니다.<br>사용안함 "수동 매개 변수 표식". |  |
| ☑ 매개 변수 자동 위치                                                                                                                                                                                                      |  |
| 사용안함 "수동 매개 변수 표식"                                                                                                                                                                                                 |  |

연결점

Altium Designer의 접속점은 수동 접속점 및 자동 접속점의 2가지 형식이 있습니다. 자동 접속점은 설계에 따라서 자동으로 생성되고 사용자에 의해서 수동으로 놓거 나 제거될 수 없습니다. 반대로 수동 접속점은 사용자가 놓거나 제거하는 것이 가능하며 설계가 변화해도 시스템은 자동으로 제거하지 않습니다.

OrCAD 연결점 가져오기:

Only Cross Junctions

취소 (C)

이전 (B)

다음 (N) >

#### **Output Library Options**

Set the options to control how imported libraries are grouped.



라이브러리 가져오기 옵션

Altium Designer는 PCB와 회로도 라이브러리를 취급하는 두가지 방법을 지원합니다. 아래의 목록에서 하나를 선택하세요.

● PCB 프로젝트로 라이브러리 출력

Choose this option to minimize the integration between PCB and schematic libraries. The imported libraries will only be grouped as a PCB project. They can be added to the list of libraries in the library panel later. This setup is most advantageous for those who wish to operate in the same environment as they did in OrCAD.

라이브러러리 패키지로 라이브러리 출력.

─ 통합 라이브러리로 컴파일

Choose this option to group the libraries into library packages, which can then be optionally compiled into integrated libraries. Integrated libraries combines both PCB, schematic and any PSpice libraries, enabling better interactions. They are also more secure as they cannot be edited. Errors in the compilation are shown in the messages panel.

#### X

#### **Output PCB Projects**

Review the output project structure and specify the output directory to import the files.



가져온 구조는 아래에 표시됩니다. 각 PCB 프로젝트는 지정된 출력 경로의 서브 경로에 저장됩니다. 또한 각 노드에서 마우스 오른쪽 버튼을 클릭하여 잡아 끌기를 이용하여 변경이 가능합니다. 각 프로젝트는 오직 하나의 OrCAD DSN파일만 포함되는 것을 주의하세요.

프로젝트 출력 위치 :

C:₩altium\_pcb



#### PCB 프로젝트

□ ■ MULTI\_VIBRATOR.PrjPcb

⊟ ∰C:₩orcad\_study₩MULTI\_VIBRATOR.DSN

MULTI\_VIBRATOR\_Library.SchLib

PAGE1.SchDoc

質 메뉴...

# **Output Libraries**

Specify the output directory to import the libraries.



가져온 구조는 아래에 표시됩니다.

:₩Cadence₩SPB 16.6₩tools₩capture₩library₩ 라이브러리 출력 위치 :





이전 (B)



OrCAD 가져오기 마법사



# OrCAD 가져오기 마법사가 완료되었습니다

You have completed the wizard. Warnings were generated.

Click Finish to close it and review the log file(s).

취소 (C)

이전 (B)

다음 (N) >

완료 (<u>F</u>)



Altium 은 어떤 회로 툴과도 100% 완벽한 호환을 수행한다고 알려져 있다.

