



|      | 山公          | 课程        |              |              |           |              |  |
|------|-------------|-----------|--------------|--------------|-----------|--------------|--|
| 章号   | 内容          | 1         | 2            | 3            | 4         | 5            |  |
| 1    | 计算机系统概述     | V         | V            | V            | V         | V            |  |
| 2    | 数据的机器级表示与处理 | V         |              | $\sqrt{}$    | $\sqrt{}$ | $\checkmark$ |  |
| 3    | 程序的转换及机器级表示 | $\sqrt{}$ |              | $\checkmark$ |           | $\checkmark$ |  |
| 4    | 程序的链接       | V         |              |              |           | $\sqrt{}$    |  |
| 5    | 程序的执行       | $\sqrt{}$ |              | $\checkmark$ | $\sqrt{}$ |              |  |
| 6    | 层次结构存储系统    |           | $\sqrt{}$    | $\sqrt{}$    | $\sqrt{}$ |              |  |
| 7    | 异常控制流       | $\sqrt{}$ | $\checkmark$ |              |           |              |  |
| 8    | L/O 操作的实现   | V         | $\sqrt{}$    |              |           |              |  |
| 附录 A | 数字逻辑电路基础    | V         | V            | $\sqrt{}$    |           | $\sqrt{}$    |  |

120学时

80学时

60-80学时



# Jili Jili | 搜索

crash course

Q搜索

综合

视频 99+

番剧 0

影视 0

直播 0

专栏 80

话题 0

用户 2

综合排序

最多点击

最新发布

最多弹幕

最多收藏

全部时长

10分钟以下

10-30分钟

30-60分钟

60分钟以上

全部分区

番剧

国创

音乐

舞蹈

游戏

知识

科技

运动 汽车

生活

动物圈

鬼畜

时尚

资讯

娱乐 影视

收起へ

纪录片 电视剧

动画

CRASH COURSE 07:52:01 【计算机科学速成课】[40 集全/精校] - Crash Course ▶ 189.4万 ● 2018-03-29 ■ CrashCourse字幕组



【英语口语听力】Crash Course·文学 (全四季)

□ 7.2万

2020-02-20

■ YouTube□语精选



Crash Course 10分钟速成经 济学

▶ 15.5万 ● 2018-07-30

□ 每日学习视频搬运工



[合集]10分钟速成课: 社会 学[Crash Course

▶ 21.4万 ● 2017-03-04

ZireHao



#十分钟速成课 - 合集 - 文学 (1-4季全) #Crash

▶ 11.6万 ● 2019-10-30

□ ji 0v0

# CPU小结10′





# 抽象:

隐藏底层的细节和复杂性,为另一个层面提供新的能力

#### 回顾要点

#### 理解计算机

- 1. 个人计算机的硬件组成
- 2. 存储程序 原理
- 3. 可编程
- 4. 冯•诺依曼体系结构
- 5. 总线
- 6. 0-1 序列 指挥电路动作
- 7. 高级语言、汇编语言、机器码
- 8. 计算机发展阶段、特点以及应用
- 9. 总线概述、总线分类、系统总线分类、总线仲裁
- 10. 位、字节、地址、存储单元、地址总线位数与寻址范围

#### 理解运算

- 1. 电路怎样实现运算,与或非逻辑运算
- 2. 传统逻辑、布尔代数、香农开关
- 3. CPU的演化
- 4. 与主存一起完成自动加法计算

#### 深入 CPU 和 主存

- 1. 一条指令的执行过程
- 2. 程序,多条指令的连续执行
- 3. 冯•诺依曼机的基本工作原理
- 4. 指令和机器码(指令的分类、格式)
- 5. 模型机
- 6. 指令周期(Instruction Cycle)、机器周期 (CPU/Machine Cycle)、时钟周期(Clock Cycle)
- 7. 微操作
- 8. 抽象

# 超星练习





#### 本节课主要内容

- 01. 回顾要点
- 02. 指令集、指令集体系结构
- 03. 计算机系统的抽象层次
- 04. 软件分类





# 指令集(指令系统)



指令集:CPU所能识别的全部指令的集合,包括指令格式、寻址方式和数据形式

每一种新型的CPU在设计时就规定了一系列与其硬件电路相配合的指令系统

常见的指令集有: Intel的x86, EM64T, MMX, SSE, SSE2, SSE3, SSSE3 (Super SSE3), SSE4A, SSE4.1, SSE4.2, AVX, AVX2, AVX-512, VMX等指令集; AMD的x86, x86-64, 3D-Now指令集



# 指令集(指令系统)



Intel官方给出的指令个数及相关专利的发展趋势,从中可以看出,在40年的发展历史中,由不足200条指令到今天的超过1600条指令。

# 指令分类



- ① 算术类指令
- ② 数据传输类指令
- ③ 逻辑类指令
- ④ 条件分支类指令
- ⑤ 无条件跳转指令

Top 20 instructions of x86 architecture





# 回顾一下关于指令的脉络



#### 每一个微操作命令都对应一个硬件逻辑电路 (组合逻辑型控制单元)



| 主存地址 | 指令符号表示               |
|------|----------------------|
| 0000 | 指令 I1: LOAD R0, [6]  |
| 0001 | 指令 I2: MOV R1, R0    |
| 0010 | 指令 I3: LOAD R0, [5]  |
| 0011 | 指令 I4: ADD R0, R1    |
| 0100 | 指令 I5: STORE [7], R0 |
| 0101 | 2                    |
| 0110 | 3                    |
| 0111 |                      |
| 1000 |                      |

| 机器码表示     |
|-----------|
| 1110 0110 |
| 0000 0100 |
| 1110 0101 |
| 0001 0001 |
|           |
| 1111 0111 |
|           |
|           |
|           |
|           |
|           |

格式 4位

立 2位 2位

功能说明

R型 M型 

 op
 rt
 rs
 R[rt] ← R[rt] op R[rs] 或 R[rt] ← R[rs]

 op
 addr
 R[0] ← M[addr] 或 M[addr] ← R[0]



指令的格式?

书P5 图1.2 定长指令格式

# 每一个微操作命令都对应一个硬件逻辑电路 (组合逻辑型控制单元)



#### STA M:

[1] AD(IR) --> MAR: 控制信号C5有效,IR指令中的地址码字段送给MAR。

[2] 1 -- >W: 使能存存器被写状态。

[3] ACC -- >MDR: 控制信号C12有效,将要写入存储器中M地址的数据写入MDR。

[4] MDR -- > MM(MAR): C<sub>1</sub>,C<sub>2</sub>控制信号有效, MDR中的数据写往存存器M的M地址之上。

#### ADD M:

[1] AD(IR) --> MAR: 控制信号C5有效, IR指令中的地址码字段送给MAR。

[2] 1 -- >R: 使能存存器被读状态。

[3] MM(MAR) --> MDR: C1,C2控制信号有效,存储器之上的MAR地址的内容通过数据总线传输到MDR中。

[4] (ACC) + (MDR) -- > ACC: 控制信号 $C_7$ ,  $C_6$ 有效,将读到的数据与ACC中的内容送到ALC相加, $C_8$ 控制信号有效,将ALU相加的结果送入ACC中。

表 10.1 操作时间表

|        |                |      | AC 10.      | 1 3×1 | F #3 1-0 | ~   | •   |     |      |         |                   |         |         |
|--------|----------------|------|-------------|-------|----------|-----|-----|-----|------|---------|-------------------|---------|---------|
| 工作周期标记 | 节拍             | 状态条件 | 微操作命令信号     | CLA   | сом      | SHR | CSL | STP | ADD  | STA     | LDA               | JMP     | BAN     |
|        | _              |      | PC→MAR      | 1     | 1        | 1   | 1   | - 1 | 1    | 1       | 1                 | 1       | 1       |
|        | T <sub>0</sub> | 1 [  | 1→R         | 1     | 1        | 1   | 1   | 1   | 1    | 1       | 1                 | 1       | 1 .     |
|        |                |      | M(MAR)→MDR  | 1     | 1        | 1   | 1   | 1   | 1    | 1       | 1                 | 1       | 1       |
| FE     | T,             |      | (PC) +1→PC  | 1     | 1        | 1   | 1   | 1   | 1    | 1       | 1                 | 1       | 1       |
| (取指)   |                |      | MDR→IR      | 1     | 1        | 1   | 1   | 1   | 1    | 1       | 1                 | 1       | 1       |
|        |                | ,    | OP(IR)→ID   | 1     | 1        | 1   | 1   | 1   | 1    | 1       | 1                 | 1       | 1       |
|        | T <sub>2</sub> | I    | I→IND '     |       |          |     |     |     | 1    | 1       | 1                 | 1       | 1       |
|        |                | ī    | I→EX        | 1     | 1        | 1   | 1   | 1   | 1    | 1       | 1                 | 1       | 1       |
|        |                |      | Ad(IR)→MAR  |       |          |     |     |     | 1    | 1       | 1                 | 1       | 1       |
| IND    | T <sub>0</sub> | 1. 1 | I→R         |       |          |     |     |     | 1    | 1       | 1                 | 1       | 1       |
| (间接    | T,             |      | M(MAR)→MDR  |       |          |     |     | .   | 1    | 1       | 1                 | 1       | 1       |
| 寻址)    |                |      | MDR→Ad(IR)  |       |          |     |     |     | 1    | 1       | 1                 | 1       | · 1     |
|        | T <sub>2</sub> | IND  | l→EX        |       |          |     |     |     | 1    | 1       | 1                 | 1       | 1       |
|        | 1.             |      | Ad(IR)→MAR  |       | T        |     |     |     | 1    | 1       | 1                 |         |         |
|        | To             |      | 1→R ·       |       |          |     |     | 1.  | 1    |         | 1                 |         |         |
|        |                |      | 1→W         |       |          |     |     |     |      | 1       |                   |         |         |
|        |                | ,    | M(MAR) -MDR |       |          |     |     |     | hitp | s//blog | j.esd <b>n</b> .r | ne /qq_ | 4170879 |



# 指令集和指令集体系结构 (ISA)

## 指令格式——规定了 指令 在硬件上对应的二进制比特流

格式 4位 2位

2 位

功能说明

R 型

M 型

| op | rt | rs            | $R[rt] \leftarrow R[rt] \text{ op } R[rs]$ 或 $R[rt] \leftarrow R[rs]$ |
|----|----|---------------|-----------------------------------------------------------------------|
| op | ad | $d\mathbf{r}$ | $R[0] \leftarrow M[addr] 或 M[addr] \leftarrow R[0]$                   |

| 主存地址 | 指令符号表示               | 机器码表示            |
|------|----------------------|------------------|
| 0000 | 指令 I1:LOAD R0, [6]   | <b>1110</b> 0110 |
| 0001 | 指令 I2: MOV R1, R0    | 0000 0100        |
| 0010 | 指令 I3: LOAD R0, [5]  | <b>1110</b> 0101 |
| 0011 | 指令 I4: ADD R0, R1    | 0001 0001        |
| 0100 | 指令 I5: STORE [7], R0 | 1111 0111        |
| 0101 | 2                    |                  |
| 0110 | 3                    |                  |
| 0111 |                      |                  |
| 1000 |                      |                  |

# MIPS指令集



32位指令

| 指令类型 | 6位     | 5位                  | 5位 | 5位                       | 5位           | 6位           | 解释                  |
|------|--------|---------------------|----|--------------------------|--------------|--------------|---------------------|
| R    | opcode | rs                  | rt | rd                       | shamt<br>位移量 | funct<br>功能码 | 算术操作、逻辑操作           |
| I    | opcode | rs                  | rt | address/immediate 地址/立即数 |              |              | 数据传输、条件分支、<br>立即数操作 |
| J    | opcode | target address 目标地址 |    |                          |              |              | 无条件跳转               |

#### MIPS的指令种类有:

- 1、算术运算。
- 2、逻辑运算。
- 3、数据传送。
- 4、条件转移。
- 5、无条件跳转。
- 6、特殊指令。
- 7、例外指令。
- 8、协处理器指令。
- 9、系统控制协处理器指令。

MIPS指令集,精简指令集RISC,所有指令都是32位,指令格式简单,X86指令长度不是固定的



# 指令集和指令集体系结构 (ISA)

【P13 下半面】 【P89 3.1.2 第一段】

ISA指 Instruction Set Architecture,即指令集体系结构,有时简称为指令系统,是一种规约 (Specification),规定了如何使用硬件,内容包括:

- ① 可执行的指令的集合,包括**指令格式、操作种类**以及每种操作对应的操作数的相应规定;
- ② 指令可以接受的操作数的类型;
- ③ 操作数或其地址所能存放的寄存器组的结构,包括每个寄存器的名称、编号、 长度和用途;
- ④ 操作数所能存放的**存储空间的大小和编址方式**;
- ⑤ 操作数在存储空间存放时按照大端还是小端方式存放;
- ⑥ 指令获取操作数的方式,即**寻址方式**;
- ⑦ 指令执行过程的控制方式,包括**程序计数器 (PC) 、条件码定义**等







- ① 字长: 8位
- ② 4个通用寄存器: r0 r3, 编号为 0 3
- ③ 有16个存储单元,编号为0-15
- ④ 每个主存单元和CPU中的ALU、通用寄存器组、IR、MDR的宽度都是 8 位, PC 和 MAR 4 位
- ⑤ 连接CPU和主存的总线中, 地址线 4 位, 数据线 8 位, 若干位控制线 (包括读写命令线)
- ⑥ 该模型机采用 8 位定长指令,即每条指令长度为 8 bit



程序,指令组合,软件



# 指令集和指令集体系结构 (ISA)

### hardware

#### software



#### 指令集架构

#### 复杂指令集架构 CISC

Complex Instruction Set Computers

INTEL的 IA-32 AMD AMD64



#### 精简指令集架构 RISC

Reduced Instruction Set Computers

ARM MIPS

## 【P94-95 3. 2 第一段】

- x86是Intel开发的一类处理器体系结构的泛称
  - 包括 Intel 8086、80286、i386和i486等,因此其架构被称为 "x86"
  - 由于数字并不能作为注册商标,因此,后来使用了可注册的名称,如Pentium、PentiumPro、 Core 2、Core i7等
  - ・ 现在Intel把32位x86架构的名称x86-32改称为IA-32
- ・由AMD首先提出了一个兼容IA-32指令集的64位版本
  - 扩充了指令及寄存器长度和个数等, 更新了参数传送方式
  - AMD称其为AMD64, Intel称其为Intl64 (不同于IA-64。Intl64,64位超长指令字,不兼容IA-32)
  - 命名为 "x86-64" , 有时也简称为x64 (兼容IA-32)



第三章主要介绍IA-32

复杂指令集架构 CISC

## IA-32 模型机



# IA-32支持的数据类型及格式 [P95-97]

#### ISA-32从ISA-16发展而来, 16位——字

| C 语言声明                   | Intel 操作数类型 | 汇编指令长度后缀 | 存储长度(位) |
|--------------------------|-------------|----------|---------|
| (unsigned) char          | 整数 / 字节     | Ъ        | 8       |
| (unsigned) short         | 整数 / 字      | W        | 16      |
| (unsigned) int           | 整数 / 双字     | 1        | 32      |
| (unsigned) long int      | 整数 / 双字     | 1        | 32      |
| (unsigned) long long int | -           | -        | 2×32    |
| char *                   | 整数 / 双字     | 1        | 32      |
| float                    | 单精度浮点数      | S        | 32      |
| double                   | 双精度浮点数      | 1        | 64      |
| long double              | 扩展精度浮点数     | t        | 80 / 96 |

long double 实际长度为80 位,分配了12B

# IA-32的定点整数寄存器的组织【P95-97】

8个8位寄存器支持char型



具体到每一种型号的芯片,核心的构建可能不同

第三章主要介绍IA-32, 非大纲内容, 详见袁老师慕课



# 指令集体系结构 ISA

计算机硬件之上的抽象层,对使用硬件的软件屏蔽了底层的实现细节,将物理上的计算机硬件抽象成

为一个逻辑上的虚拟计算机, 称为**机器语言级虚拟机 【P89 3.1.2 第一段】** 



系统程序员所看到的机器,是配置了指令系统的机器——**机器语言、机器、虚拟机** 【P18 1.3末尾】



#### 系统程序员





物理构成角度

微电子学





应用程序

指令集 体系结构

计算机硬件







#### 本节课主要内容

- 01. 回顾要点
- 02. 指令集、指令集体系结构
- 03. 计算机系统的抽象层次
- 04. 软件分类





# 计算机系统的抽象层次结构





# 计算机系统的抽象层次结构

#### 隐藏系统当中不重要的细节









隐藏系统当中不重要的细节

从物理构成角度



# 软件系统

| 代码    | 计算机软件类别 | 说明               | 代码    | 计算机软件类别   |
|-------|---------|------------------|-------|-----------|
| 10000 | 系统软件    |                  | 60000 | 应用软件      |
| 11000 | 操作系统    | 包括实时、分时、颁布       | 61000 | 科学和工程计算软件 |
|       |         | 式、智能等操作系统        | 61500 | 文字处理软件    |
| 12000 | 系统实用程序  |                  | 62000 | 数据处理软件    |
| 13000 | 系统扩充程序  | 包括操作系统的扩充、<br>汉化 | 62500 | 图形软件      |
| 14000 | 网络系统软件  |                  | 63000 | 图象处理软件    |
| 19900 | 其它系统软件  |                  | 64000 | 应用数据库软件   |
| 30000 | 支持软件    |                  | 65000 | 事务管理软件    |
| 31000 | 软件开发工具  |                  | 65500 | 辅助类软件     |
| 32000 | 软件评测工具  |                  | 66000 | 控制类软件     |
| 33000 | 界面工具    |                  | 66500 | 智能软件      |
| 34000 | 转换工具    |                  | 67000 | 仿真软件      |
| 35000 | 软件管理工具  |                  | 67500 | 网络应用软件    |
| 36000 | 语言处理程序  |                  | 68000 | 安全与保密软件   |
| 37000 | 数据库管理系统 |                  | 68500 | 社会公益服务软件  |
| 38000 | 网络支持软件  |                  | 69000 | 游戏软件      |
| 39900 | 其它支持软件  |                  | 69900 | 其它应用软件    |

• 系统软件 (管理整个计算机系统)

操作系统、网络系统、编译系统等

· 支持软件 (服务性的系统软件)

开发工具、界面工具、语言处理程序、数据库 管理系统、网络支持软件等

• 应用软件(按任务需要编制的各类程序)

文字处理软件、图像处理软件、辅助设计软件、游戏软件等

# 系统软件 – 操作系统







说一類物質验了UP主M的一类宝石



# 计算机名: DESKTOP-TE5NOA6 计算机全名: DESKTOP-TE5NOA6 计算机描述: 工作组: WORKGROUP Windows 激活

计算机名、域和工作组设置

# 系统软件 - 编译



# 可执行文件的启动和执行



所有过程在CPU执行指令所产生的控制信号的作用下进行 所有的数据流动都通过总线、I/O桥接器进行,传输之前缓存在存储部件中 指令、数据 内存分区域存放

| 主存地址 | 指令符号表示               | 机器码表示            |
|------|----------------------|------------------|
| 0000 | 指令 I1:LOAD R0, [6]   | 1110 0110        |
| 0001 | 指令 12: MOV R1, R0    | 0000 0100        |
| 0010 | 指令 I3:LOAD R0, [5]   | <b>1110</b> 0101 |
| 0011 | 指令 14: ADD R0, R1    | 0001 0001        |
| 0100 | 指令 I5: STORE [7], R0 | 1111 0111        |
| 0101 | 2                    |                  |
| 0110 | 3                    |                  |
| 0111 |                      |                  |
| 1000 |                      |                  |

11 22 33 44 尾端 44 高尾端 (大端) 低地址 ----->高地址 低尾端 (小端) 低地址 ----->高地址



# 利用union特性测试大端、小端

• union的存放顺序是所有成员从低地址开始,利用该特性可测试CPU的大端、小端方式

```
int main()
    union NUM
        int a;
        char b;
    } num;
    num. a = 0x12345678;
    if (num. b == 0x78)
        printf("小端\n");
    else
        printf("大端\n");
     printf("num. b = 0x \%X \ n", num. b);
    return 0;
```

