

## University of Guilan Computer Engineering Department

Computer-Aided Design Homework #2 Fall 2019

## نکات مهم:

- 1) تمرین های زیر را با نوشتن کد VHDL و Testbench مربوط به آن پیادهسازی و تست نمایید (با استفاده از ActiveHDL).
  - 2) یک فایل گزارش ایجاد نموده و خروجی های شبیهسازی و توضیحات مورد نیاز را در آن قرار دهید.
- کل پوشههای مربوط به پیادهسازی و گزارش را در یک فایل zip شده قرار دهید، نام آن را به نام " $CAD\_HW02\_Name$ " تغییر دهید.
  - 4) فقط یک فایل zip شده به اَدرس https://www.dropbox.com/request/3knDRN3iOOxdTWABo7Nh ارسال کنید.
- 1- در مورد دستورات inertial و transport و reject تحقیق کنید. در نهایت کدی بنویسید که دستورات زیر را انجام دهد. نتایج شبیه سازی را در گزارش نشان دهید و شکل موج هر یک از خروجی ها (۲۱ تا ۲۶) را تحلیل کنید.

 $Y1 \ll qin;$ 

Y2 <= qin after 1ns;

Y3 <= inertial qin after 1ns;

Y4 <= transport qin after 1ns;

Y5 <= reject 500ps inertial qin after 1ns;

در testbench، ورودی خود را به شکل زیر در نظر بگیرید.

qin <= '0', '1' after 10 ns,'0' after 13 ns,'1' after 15 ns,'0' after 15.8 ns,'1' after 17 ns,'0' after 17.4 ns, '1' after 21 ns,'0' after 23 ns, '1' after 23.6ns;

- **در گزارشتان**، نتایج را تحلیل کنید و رفتار خروجیها را توضیح دهید.
- 2- یک شمارنده باینری 16 بیتی طراحی کنید که اولا هر زمان ورودی CountEn یک باشد شمارنده بشمارد (درصورت صفر شدن CountEn شمارش متوقف شود و روی همان عدد بایستد)، ثانیا حداکثر تا 1200 بشمارد و به صفر بازگردد.
- 5- یک شیفت-رجیستر 8 بیتی طراحی کنید که دارای ورودیهای ShL ،ShR ،Load ،Reset ،Clk و انزده بیتی طراحی کنید که دارای ورودیهای ShL ،ShR ،Load ،Reset ورودی را در رجیستر ذخیره کند باشد. ورودی Reset بصورت آسنکرون رجیستر را صفر کند. سپس هرگاه Load یک شد داده ورودی را در رجیستر ذخیره کند (در لبه کلاک). اگر ورودی ShL یک شد، دادههای داخل رجیستر را یک بیت به سمت راست شیفت دهد، و اگر ShR هـر دو یـک بودنـد، کـل ShR یـت به سمت راست شیفت دهد، و اگر ShL و ShL هـر دو یـک بودنـد، کـل بیتهای رجیستر را یک کند.
- 4- مدار زیر پیاده کنید. ورودی مدار فقط Clk و Reset است. خروجی مدار، خروجی همه فلیپفلاپها با همدیگر است. در گزارشتان، رفتار این مدار را براساس نتایج شبیه سازی تحلیل کنید.



## University of Guilan Computer Engineering Department



## مهلت تحويل: دوشنبه 20 آبان1398، تا ساعت 23:55

موفق باشید آریان زودی، اسما ناصریراد مهدی امینیان