# PROJET VHDL



#### I. Introduction:

VHDL est un langage de description de matériel destiné à représenter le comportement ainsi que l'architecture d'un système électronique numérique. Son nom complet est VHSIC (Hardware Description Language).

L'intérêt d'une telle description réside dans son caractère exécutable : une spécification décrite en VHDL peut être vérifiée par simulation, avant que la conception détaillée ne soit terminée. En outre, les outils de conception assistée par ordinateur permettant de passer directement d'une description fonctionnelle en VHDL à un schéma en porte logique ont révolutionné les méthodes de conception des circuits numériques, <u>ASIC</u> ou <u>FPGA</u>.

# II. Vue d'ensemble du projet :

Notre projet se concentre sur le chiffrement et le déchiffrement par décalage de César, une technique classique de cryptographie symétrique. En utilisant VHDL, nous développons des circuits électroniques capables de mettre en œuvre ces opérations de manière efficace et sécurisée. L'approche modulaire du VHDL nous permet d'implémenter les étapes spécifiques de l'algorithme, offrant ainsi une solution adaptable et optimisée pour le traitement des messages texte.

### Description du Principe de l'Algorithme de César :

L'algorithme de chiffrement de César, également connu sous le nom de chiffrement par décalage, est l'une des méthodes de cryptographie les plus anciennes et les plus simples. Il repose sur le décalage des lettres de l'alphabet d'un nombre fixe de positions. Pour chiffrer un texte, chaque lettre du texte clair est remplacée par la lettre située un certain nombre de positions plus loin dans l'alphabet. Le même décalage est utilisé pour toutes les lettres du message.

## Étapes de l'Algorithme :

<u>Initialisation</u>: Définir la clé de chiffrement, qui est le nombre de positions de décalage. Par exemple, une clé de 3 signifie que chaque lettre sera remplacée par la lettre située trois positions plus loin dans l'alphabet.

<u>Chiffrement</u>: Pour chaque caractère du texte clair : Convertir le caractère en sa valeur ASCII. Appliquer le décalage en ajoutant la clé à la valeur ASCII. Si le résultat dépasse la valeur ASCII de 'Z' (pour les majuscules) ou 'z' (pour les minuscules), revenir au début de l'alphabet en utilisant l'arithmétique modulaire. Convertir la nouvelle valeur ASCII en caractère.

<u>Déchiffrement</u>: Pour chaque caractère du texte chiffré : Convertir le caractère en sa valeur ASCII. Appliquer le décalage inverse en soustrayant la clé de la valeur ASCII. Si le résultat

est inférieur à la valeur ASCII de 'A' (pour les majuscules) ou 'a' (pour les minuscules), revenir à la fin de l'alphabet en utilisant l'arithmétique modulaire. Convertir la nouvelle valeur ASCII en caractère.

<u>Gestion des Limites</u>: Utiliser l'arithmétique modulaire pour s'assurer que les opérations de décalage restent dans les limites des caractères valides (de 'A' à 'Z' et de 'a' à 'z').

# III. Algorithme:



## IV. Stimulation:

## **Encryption mode**



#### **Decryption mode**



#### V. Conclusion:

En conclusion, notre projet de conception de circuits pour le chiffrement et le déchiffrement par décalage, réalisé en utilisant le langage VHDL, démontre l'efficacité et la flexibilité de cette approche dans le domaine de la cryptographie. En combinant des concepts de cryptographie classique avec des techniques de conception matérielles modernes, nous avons pu créer des circuits électroniques capables de garantir la confidentialité des données de manière rapide et sécurisée. Cette expérience illustre le potentiel du VHDL dans la création de systèmes électroniques sophistiqués répondant aux exigences croissantes en matière de sécurité informatique.