#### Лабораторийн ажил №5

# Тоолуур

**Зорилго:** Тоон системд өргөн хэрэглэгддэг төрөл бүрийн тоолуурын дизайныг хэрхэн VHDL код дээр хийж гүйцэтгэхийг судална.

## Асинхрон тоолуур

Оролтын импульсээр урьдчилан тодорхойлсон төлвүүдийн дарааллыг цувуулан гаргадаг регистрийг тоолуур гэдэг. Оролтын импульс нь клок импульс эсвэл өөр зарим үүсвэр байж



Зураг 1.

болох ба тэдгээр нь хугацааны тогтмол интервалд эсвэл санамсаргүй интервалд ирдэг байж болно. Төлвүүд нь хоёртын тоон дарааллаар гардаг тоолуурыг хоёртын (binary) тоолуур гэдэг. n-бит хоёртын тоолуур нь n —бит флип-флопоос тогтох бөгөөд 0-ээс  $2^n$ -1 хүртэл тоолно.

Тоолуурыг асинхрон (зарим тохиолдолд *ripple* ч гэдэг) ба синхрон гэж 2 янзаар ангилдаг. Асинхрон тоолуурт флип-флопын гаралтын шилжилт бусад флип-флопуудыг триггер хийх үүсвэр болдог. Өөрөөр хэлбэл бүх флип-флопууд ерөнхий клок импульсээр триггер хийгддэггүй харин бусад флип-флопуудын гаралтаар хийгддэг. 4 бит хоёртын асинхрон тоолуурыг зураг 1-д үзүүлэв. Бүх флип-флопын J ба K оролтууд нь байнгын логик 1— д холбогдсоноор тэдгээр нь toggle горим ажиллах буюу C оролтонд ирэх "буурах" фронтоор флип-флоп нь өөрийн утгаа инверслэнэ гэсэн үг. Флип-флоп бүрийн гаралт дараагийн флипфлопийн C оролтонд холбогдох байдлаар дараалжээ.

Асинхрон тоолуурын сайн тал нь түүний хялбар техникт байна. Гэвч асинхрон хэлхээ бөгөөд логик схем нэмсэн тохиолдолд тогтвортой биш, мөн хоцролтын хамааралтай байдаг. Мөн дамжиж хийгдэхэд шаардагдах хугацааны уртаас болж том хэмжээний асинхрон (ripple) тоолуур нь удаан хэлхээ болдог. Иймээс синхрон тоолуурыг өргөн хэрэглэдэг.

Xүснэгт 1.

|                | Present state  |    |    | Next<br>state |                |    |                |                 | Flip-flop inputs |                 |                 |     |     |                 |     |  |
|----------------|----------------|----|----|---------------|----------------|----|----------------|-----------------|------------------|-----------------|-----------------|-----|-----|-----------------|-----|--|
| Q <sub>3</sub> | Q <sub>2</sub> | Q, | Qo | $Q_3$         | Q <sub>2</sub> | Qi | Q <sub>0</sub> | J <sub>Q3</sub> | K <sub>Q3</sub>  | J <sub>Q2</sub> | K <sub>Q2</sub> | Jai | Kon | J <sub>00</sub> | Kço |  |
| 0              | 0              | 0  | 0  | 0             | 0              | 0  | 1              | 0               | ×                | 0               | ×               | 0   | ×   | 1               | x   |  |
| 0              | 0              | 0  | 1  | 0             | 0              | 1  | 0              | 0               | ×                | 0               | ×               | 1   | ×   | ×               | 1   |  |
| 0              | 0              | 1  | 0  | 0             | O              | 1  | 1              | O               | ×                | 0               | ×               | ×   | 0   | 1               | ×   |  |
| 0              | 0              | 1  | 1  | 0             | 1              | 0  | 0              | 0               | ×                | 1               | ×               | ×   | 1   | ×               | 1   |  |
| 0              | 1              | 0  | 0  | 0             | 1              | 0  | 1              | 0               | ×                | ×               | 0               | 0   | ×   | 1               | ×   |  |
| 0              | 1              | 0  | 1  | 0             | 1              | 1  | 0              | 0               | ×                | ×               | 0               | 1   | ×   | ×               | 1   |  |
| 0              | 1              | 1  | 0  | 0             | 1              | 1  | 1              | 0               | ×                | ×               | 0               | ×   | 0   | 1               | ×   |  |
| 0              | 1              | 1  | 1  | 1             | 0              | 0  | 0              | 1               | $\times$         | ×               | 1               | ×   | 1   | ×               | 1   |  |
| 1              | 0              | 0  | 0  | 1             | 0              | 0  | 1              | ×               | 0                | 0               | ×               | 0   | ×   | 1               | ×   |  |
| 1              | 0              | 0  | 1  | 1             | 0              | 1  | 0              | ×               | 0                | 0               | ×               | 1   | ×   | ×               | 1   |  |
| 1              | 0              | 1  | 0  | 1             | 0              | 1  | 1              | ×               | 0                | 0               | ×               | ×   | 0   | 1               | ×   |  |
| 1              | 0              | 1  | 1  | 1             | 1              | 0  | 0              | ×               | 0                | 1               | ×               | ×   | 1   | ×               | 1   |  |
| 1              | 1              | 0  | 0  | 1             | 1              | 0  | 1              | ×               | 0                | ×               | 0               | 0   | ×   | 1               | X   |  |
| 1              | 1              | 0  | 1  | 1             | 1              | 1  | 0              | ×               | 0                | ×               | 0               | 1   | ×   | ×               | 1   |  |
| 1              | 1              | 1  | 0  | 1             | 1              | 1  | 1              | ×               | 0                | ×               | 0               | ×   | 0   | 1               | X   |  |
| 1              | 1              | 1  | 1  | 0             | 0              | 0  | 0              | ×               | 1                | ×               | 1               | ×   | 1   | ×               | 1   |  |

### Синхрон тоолуур

Синхрон тоолуур нь асинхрон буюу ripple тоолуураас ялгаатай ба бүх флип-флопуудад нь клок импульс өгөгдсөн байдаг. Ингэснээр ерөнхий клок импульс бүх флип-флопуудыг нэгэн зэрэг триггер хийнэ. Синхрон тоолуурын дизайн процедур нь бусад синхрон цуваа схемийнхтэй адил байна. Тоолуур нь клок импульсээс өөр гадны оролтгүйгээр ажиллах боломжтой. Тоолуурын гаралт нь флип-флопуудын гаралт байх болно. Хоёртын тоолуурын төлвийн хүснэгт нь (Xуснэгт I) одоогийн болон дараагийн төлвийг харуулсан баганануудаас тогтоно. Мөн ямар флип-флопоор хийхээс хамаарч харгалзах флип-флопуудын оролтын багана байна. Манай жишээ хүснэгтэнд JК флип-флоп сонгогдсон нь харагдаж байна. J ба K оролтуудын утгыг "excitation table" —ээс олж тавьдагийг бид урьдах хичээлүүдээс мэдэх



Зураг 2.

билээ. Дараа нь оролтын хялбарчлагдсан тэгшитгэлийг зураг 2-д үзүүлсэн байдлаар Карно карт хэрэглэн олно. Зурагт хамгийн бага битийн флип-флопийн 2 хүснэгтийг зураагүй байна. Эдгээр нь зөвхөн "1" болон "don't care" нөхцөлүүдээс тогтох тул  $J_{Q\theta}$  ба  $K_{Q\theta}$  нь хоёулаа "1"-тэй тэнцүү байна.

Ихэнх хэрэглээнд тоолуурын ажиллагааг удирдах үүднээс тоололтыг зөвшөөрөх (enable) оролт хэрэгтэй байдаг. Үүнийг EN гэж Тэгвэл манай тэмдэглэе. хоёртын тоолуурын флип-флопын оролтын тэгшитгэлүүд дараахь байдлаар илэрхийлэгдэх болно.

$$J_{Q0} = K_{Q0} = EN$$
  
 $J_{Q1} = K_{Q1} = Q_0 \cdot EN$   
 $J_{Q2} = K_{Q2} = Q_0 \cdot Q_1 \cdot EN$   
 $J_{Q3} = K_{Q3} = Q_0 \cdot Q_1 \cdot Q_3 \cdot EN$ 

EN=0 үед бүх J болон K оролтууд 0 болох ба клок импульсууд ирж байсан ч бүх флип-флопууд төлвөө хадгалж үлдэнэ. EN=I үед эхний

оролтын тэгшитгэл  $J_{Q\theta}=K_{Q\theta}=I$  болох ба бусад оролтын тэгшитгэлүүд

Зураг 2-т бичигдсэн хэлбэртэй болно. Ингэснээр хоёртын синхрон тоолуурын хамгийн бага битийн флип-флоп нь клок импульсын шилжилт бүрд инверслэгдэнэ. Бусад флип-флопууд урьдах бүх бага битүүд нь1-тэй тэнцүү бол клок импульсийн шилжилт бүрд инверслэгдэнэ. Синхрон тоолуурын схемийг зураг 3-д үзүүлэв.

Бид түрүүчийн лабораторийн ажлаар хийж байсан JK флип-флопын кодоо ашиглан дээр өгүүлсэн асинхрон болон синхрон тоолуурын VHDL кодыг бичиж болно. JK флип-флопын кодыг дараахь байдлаар харуулав.

МУИС, МТС Тоон Системийн Дизайн

```
architecture RTL of JKFF is
  signal FF :std logic:='0';
begin
  process (clk, RST n)
    variable JK : std logic vector(1 downto 0);
    if (RST n = '0') then
      FF <= '0';
    elsif (clk'event and clk='1') then
      JK := J \& K;
      case JK is
        when "01" => FF <='0';
        when "10" => FF <= '1';
        when "11" \Rightarrow FF \iff not FF;
        when others => FF <= FF;
      end case;
    end if;
  end process;
  Q <= FF after 1 ns;
  Qn <= not FF after 1 ns;
end RTL;
```



Дээрх кодыг ашиглан зураг 1-д үзүүлсэн асинхрон тоолууртай төстэй тоолуурыг *structural* хэлбэрээр бичвэл:

Зураг 3.

```
library IEEE;
use IEEE.std logic 1164.all;
entity AS CNT is
port(RST n, a clock : in std logic;
                   : out std logic vector(3 downto 0));
end AS CNT;
architecture RTL of AS CNT is
  component JKFF
  port( clk, RST_n, J, K : in std_logic;
                          : out std logic);
        Q, Qn
  signal FFQ : std logic vector(4 downto 0):="00000";
  signal FFQn : std logic vector(4 downto 0):="11111";
  signal VDD : std_logic:='1';
begin
  VDD <= '1'; FFQn(0) <= a clock;</pre>
   jk0: for j in 1 to 4 generate
     uu0: JKFF port map (clk => FFQn(j-1), RST n=>RST n,
                J \Rightarrow VDD, K \Rightarrow VDD, Q \Rightarrow FFQ(j), Qn \Rightarrow FFQn(j);
   end generate;
   CNTR <= FFQ(4 downto 1);
end RTL;
```

болно. Энэхүү кодын ажиллагааг *ModelSim* симулятор дээр шалгаж үзээд асинхрон тоолуурын онцлогийг тэмдэглэн ав. Ямар тоонууд дээр түрүүчийн утгаас дараачийн жинхэнэ утгаа авах хүртэл хамгийн их хугацаа (*delay*) шаардагдаж байгааг анзаарна уу. Клокийн шилжилт хийгдсэнээс хойш жинхэнэ утгаа авах хүртэлх хугацаанд завсрын өөр утгууд гарч ирж байгаа учрыг тайлбарла.

Одоо behavioral хэлбэрээр бичигдсэн 8 бит синхрон тоолуурын кодыг авч үзье. Энд стандарт логик вектор ( $std\_logic\_vector$ ) дээр арифметик үйлдэл хийгдэх тохиолдолд  $std\_logic\_arith$  ба  $std\_logic\_unsigned$  гэсэн хоёр шинэ санг (library) кодын эхэнд багтаах ёстой. Unsigned library-г хэрэглэсэн тул стандарт логик ба integer төрлүүдийн хооронд жиших үйлдэл зөвшөөрөгдөнө. FF <= FF+1 гэсэн томъёололд incrementer буюу нэгээр нэмэгдүүлэгч үйлдэл орсон байна. Incrementer-ийн хэлхээг синтезлэхэд нэмэгчийнхээс (нэгийг нэмдэг adder) бага төхөөрөмж шаардагддаг. VHDL нь "out" сигналыг уншихыг зөвшөөрөхгүй тул CNTR гаралттай үргэлж адил байх дотоод сигнал FF—ийг хэрэглэсэн байна.

```
library IEEE;
use IEEE.std logic 1164.all;
use IEEE.std logic unsigned.all;
entity S CNT is
 port (clk, RST n, EN : std logic;
     CNTR : out std logic vector(7 downto 0));
end S CNT;
architecture RTL of S CNT is
  signal FF: std logic vector(7 downto 0):="00000000";
  process (clk, RST n)
  begin
    if (RST n='0') then
      FF <= (FF'range => '0');
    elsif (clk'event and clk = '1') then
      if (EN = '1') then
        FF <= FF+1;
      end if;
    end if;
  end process;
  CNTR <= FF;
end RTL;
```

Энэ кодоос харахад EN оролтын сигнал '1' үед л клок сигналын фронтоор тоолуур утгаа нэгээр нэмэгдүүлэхээр байна.

# Даалгавар

- 1. Дээрх хоёр жишээ кодыг *ModelSim* симулятор дээр шалгах *testbench* кодыг бичиж үр дүнг тэмдэглэж ав. Гаргаж авсан үр дүнгээсээ асинхрон болон синхрон тоолууруудын ажиллагааны ялгааг олж дүгнэлт хий.
- 2. Зураг 3-д үзүүлсэн *JK* флип-флоп дээр хийгдсэн тоолуурын *VHDL* кодыг *structural* хэлбэрээр бичиж өмнөх тоолууруудтай харьцуулж үз.
- 3. Дээшээ болон доошоо (*up-down*) тоолдог 8 бит *BCD* тоолуурын кодыг бичиж шалган үр дүнг харуул. Энд тоолуурт анхны утгыг өгөх параллель 8 бит оролт (*D0-D7*), түүнийг тоолуурт бичих *load*, мөн буурах эсвэл өгсөх дарааллыг сонгох *direction* гэсэн нэмэлт оролтууд байх болно.
- 4. 8 бит Жонсоны тоолуурын кодыг бичиж шалган үр дүнг харуул.