#### Лабораторийн ажил №6

### Төлвийн машин

**Зорилго:** Цуваа тоон хэлхээний дизайнд хэрэглэгддэг төлвийн диаграм дээр үндэслэн төлвийн машин бүхий VHDL кодыг хэрхэн хийж гүйцэтгэхийг судална.

## Оршил

Цуваа (sequential) хэлхээний дизайн нь бодлогоо тодорхойлохоос эхлэх ба дараа нь Булийн функцүүдийн жагсаалт эсвэл логик диаграм хийж логик схемээ гаргаж авдаг. Комбинаци хэлхээнд үнэний хүснэгтээр бүгд бүрэн тодорхойлогддог бол цуваа хэлхээнд төлвийн хүснэгт шаардагддаг. Иймд цуваа схемийн дизайнд эхний шат нь төлвийн хүснэгт буюу эсвэл түүнтэй эквивалент төлвийн диаграм гаргаж авах юм.

Цуваа хэлхээний дизайн хийх процедур нь дараахь дарааллаар хийгдэнэ.

- 1. Бодлогын тодорхойлолтоос төлвийн диаграм эсвэл төлвийн хүснэгтийг гаргаж авна.
- 2. Төлвийн диаграм гаргаж авсан бол түүнээсээ төлвийн хүснэгтийг гаргаж авна.
- 3. Төлвүүддээ хоёртын код тодорхойлж өгнө.
- 4. Кодлогдсон төлвийн хүснэгт дэх дараагийн төлвийн оруулгаас флип-флопийн оролтын тэгшитгэлийг гаргаж авна.
- 5. Төлвийн хүснэгт дэх гаралтын оруулгаас гаралтын тэгшитгэлийг гаргаж авна.
- 6. Флип-флопийн оролтын тэгшитгэлүүд болон гаралтын тэгшитгэлүүдийг хялбарчилна.
- 7. Флип-флопийн оролтын тэгшитгэлүүд болон гаралтын тэгшитгэлүүдэд тодорхойлсоноор флип-флоп ба комбинаци гэйтүүдтэй логик диаграмыг зурна.

Хэлхээний тодорхойлолт нь голдуу хэлхээний ажиллагааг үгээр дүрсэлсэн хэлбэртэй байдаг. Дизайн процедурын эхний шатаар бол төлвийн диаграм эсвэл төлвийн хүснэгтийг олохын тулд энэхүү дүрслэлийг хөрвүүлэх хэрэгтэй. Хэлхээний төлвийн диаграм хэрхэн байгуулахыг дараахь жишээгээр үзье.

Тодорхой битийн цуваа гарч ирэхийг таньдаг хэлхээ байна гэж үзье. Жишээлбэл 1101 гэсэн битийн цувааг таних хэрэгтэй байсан гэе. Энэхүү цуваа-танигч нь X гэсэн нэг оролттой, Z гэсэн нэг гаралттай байна. Мөн энэ нь хэлхээний төлвийг бүгд тэг байх анхны байдал оруулах флип-флопийн шууд reset-тэй байна. Хэлхээний оролтонд ирсэн урьдах 3 бит нь 110 ба одоогийн оролт нь 1 байвал Z-ийг 1 болгох замаар X оролтонд 1101 гэсэн битийн цуваа ирсэнийг таних хэлхээ байна. Бусад тохиолдолд Z нь 0 байна.

Төлвийн диаграм гаргаж авах гол түлхүүр нь өнгөрсөн оролтуудын түүхийг санахад хэрэглэгдэх төлвүүдийг таних явдал юм.. Жишэээ нь: 1101 цувааны хувьд, цувааны сүүлийн



Зураг 1.

1-тэй хамт гарах гаралтын утга 1-ийг гаргахын тулд хэлхээ оролтын урдахь утгууд 110 байсныг санаж байгаа төлөвт байх ёстой. Энэ зарчмыг санаж, танигдах цувааны эхний хэсэг нь гарч ирээгүй байх төлөвийг А гэж тодорхойлон төлвийн диаграмаа томьёолохоос эхэлнэ. Хэрэв оролтонд 1 ирвэл, манай цувааны эхний бит 1 байх ёстой тул энэ үйл явдал хадгалагдах ёстой ба клок импульсийн дараа хэлхээний төлөв А байж таарахгүй. Иймээс хоёр дахь төлөв В нь цувааны эхний бит ирсэнийг харуулахаар байна. 1101 цувааны сүүлчийн 1 нь биш тул гаралт нь 0 байна. В төлөвт байж байхад нь оролтонд 1 ирсэн бол оролтын мөрийн хоёр ширхэг 1 ирсэнийг

төлөөлөх өөр нэг төлөв хэрэгтэй. Тиймээс C төлөв ба түүнтэй холбоотой шилжилт нэмэгдэнэ. Цувааны дараагийн бит нь 0. Тэгвэл C төлөвт байхад энэ 0 ирвэл хоёр 1, түүний араас нэг 0 ирсэнийг төлөөлөх төлөв хэрэгтэй бөгөөд энэ үед гаралт нь 0 байх нэмэлт төлөв D —г нэмж өгнө. D төлөвт байхад оролтонд 1 ирсэнээр таних ёстой цуваа маань дуусах ба D төлвөөс оролтын утга 1-ын шилжилт нь гаралтын утга 1-тэй байна. Энэ бүхнийг төлвийн диаграмаар хэсэгчилсэн байдлаар болон бүрнээр нь төлөөлүүлэн харуулсаныг  $ypac\ l$ -ээс үзэж болно. Энэхүү төлвийн диаграм нь  $ypac\ l$ - машины хэлбэрээр хийгдсэн байгаа нь харагдаж байна.

Төлвийн диаграм-д харгалзах төлвийн хүснэгтийг дараахь байдлаар хийвэл:

| Одоогийн<br>төлөв | Дараагийн<br>төлөв |     | Гаралт, Z |     |
|-------------------|--------------------|-----|-----------|-----|
|                   | X=0                | X=1 | X=0       | X=1 |
| A                 | A                  | В   | 0         | 0   |
| В                 | A                  | C   | 0         | 0   |
| С                 | D                  | C   | 0         | 0   |
| D                 | A                  | В   | 0         | 1   |

Нэгэнт төлвийн диаграмаа гаргаж авсанаас хойш дараагийн процедур бол сонгож авсан флип-флопын оролтуудад зориулсан баганыг хүснэгтэнд нэмж, тэндээсээ флип-флопын "excitation" хүснэгтийг ашиглан флип-флопын оролтын логик схемийг гаргаж авдаг. Үүнийг бид урьд үзсэн "тоон систем" курс хичээлээр сайн мэдэх билээ. Энэхүү лабораторийн хичээлээр бид төлвийн диаграмаа ашиглан хэрхэн

түүний VHDL кодыг бичихийг үзнэ.

# Төлвийн даграммыг VHDL код руу хөрвүүлэх нь

Дээр өгүүлсэн цуваа танигчид зориулсан *VHDL* кодыг хэрхэн бичиж болохыг авч үзье. Архитектурыг нь нэгэн зэрэг гүйцэтгэгдэх, хамтран эзэмшиж буй сигналын утгуудаар хоорондоо харилцах 3 ялгаатай процессоос тогтсон байхаар хийе. Энд шинэ төрөл *(type)* тодорхойлсон төрлийн зарлалтыг оруулж өгнө. Төрөл зарлах нь *std\_logic* зэрэг хэрэглэгдэж буй төрлүүдтэй адилаар шинэ төрлийг тодорхойлохыг зөвшөөрч байна гэсэн үг. Төрөл зарлахдаа *type* гэсэн үгээр эхлэх ба дараа нь шинэ төрлийнхөө нэр, тэгээд *is* гэж бичээд хаалтанд дотор шинэ төрлийн сигналын утгуудын жагсаалтыг бичиж өгнө. Манай тохиолдолд жишээ нь:

type state type is (A, B, C, D);

Шинэ төрлийн нэр нь *state\_type* ба энэ тохиолдолд утгууд нь *зураг 1* дэх төлвийн нэрүүд байна. Нэгэнт *type* гэж зарлагдсан бол энэ нь *signal* ба *variable* –уудыг зарлахад хэрэглэгдэж болно. Доор үзүүлэх жишээ кодон дахь

signal state, next state: state type;

гэсэн мөрөнд state ба next\_state нь state\_type төрлийн сигнал гэдгийг зааж өгч байна. Иймд state ба next\_state –ууд нь **A,B,C, D** гэсэн утгууд авч болох нь. Гурван процесс бүр нь тусдаа функц гүйцэтгэх боловч нийлээд цуваа танигчийг үүрэг гүйцэтгэхээр ажиллах болно. Процесс 1 нь төлөвийн хадгалах хэсгийг дүрсэлж байгаа ба өсөх фронтоор триггер хийгдэх флипфлопийн дүрслэл байна. Сигналиуд нь state\_type төрлийн, мөн RESET —ээр хийгдэх төлөв нь **0** —ээс өөр **A** төлөв байгааг анзаарна уу. Процесс 2 нь дараагийн төлвийн функцийг харуулж байна. Ерөнхийдөө комбинацийн логикийг дүрслэхийн тулд оролтын өөрчлөлт бүрд процесс гүйцэтгэгдэж байна гэдгээс бүх оролтууд sensitivity list —д байх ёстой. Процесс 3 нь гаралтын функцийг дүрсэлсэн байна. Процесс 2 дахь төлвийн илэрхийлэлтэй адилаар case тодорхойлогч хэрэглэсэн байна. Дараагийн төлөвт төлвийн нэрийг өгөхийн оронд **Z** —д **0** эсвэл **1** утгыг өгсөн байна. Энэ жишээ нь гаралт нь хэлхээний оролтын функц байдаг Mealy —н төлвийн машин байна. Хэрэв гаралт нь зөвхөн төлвөөсөө хамааралтай Moore —н төлвийн машин байсан бол **X** оролт sensitivity list —д байхгүй, мөн case statement дотор if-then-else бүтэц байхгүй байх байсан.

```
library ieee;
use ieee.std_logic_1164.all;
entity seq_rec is
   port(clk, reset, X: in std_logic;
      Z : out std_logic);
end seq rec;
```

МУИС, МТС Тоон Системийн Дизайн

```
architecture process 3 of seq rec is
   type state type is (A,B,C,\overline{D});
   signal state, next state : state type;
-- Процесс 1. асинхрон reset-тэй, өсөх фронтоор триггер хийгдэх төлөв хадгалах хэсэг
state register: process (clk, reset)
 begin
      if (reset='1') then
        state <= A;
      elsif (clk'event and clk = '1') then
        state <= next state;</pre>
      end if;
  end process;
-- Процесс 2. next state -ийг X оролт ба state -ийн функц байхаар гүйцэтгэнэ.
 next state func: process (X, state)
  begin
    case state is
      when A =>
        if X='1' then next_state <= B;</pre>
         else next state <= A;
        end if;
      when B \Rightarrow
        if X='1' then next state <= C;
         else next state <= A;
        end if;
      when C =>
        if X='1' then next state <= C;
          else next state <= D;
        end if;
      when D =>
        if X='1' then next state <= B;
         else next state <= A;
        end if;
     end case;
  end process;
-- Процесс 3. Гаралтыг X оролт ба state -ийн функц байхаар гүйцэтгэнэ.
output func: process (X, state)
  Begin
    case state is
      when A \Rightarrow Z<='0';
      when B \Rightarrow Z<='0';
      when C \Rightarrow Z <= '0';
      when D =>
        if X='1' then Z<='1';
        else Z<='0';
        end if;
    end case;
  end process;
end;
```

## Даалгавар

- 1. Дээрх битийн цуваа танигчийн кодыг *ModelSim* симулятор програм дээр туршиж, үр дүнг тайланд хавсарга.
- 2. Дараахь зурагт санах ойн удирдлагын ерөнхий схем болон түүний төлвийн диаграмыг үзүүлсэн болно. Энэ нь төлвийн машины зарчим дээр ажиллах санах ойн удирдах хэсэг (контроллер) –ийг харуулсан байна. Төлвийн машин нь reset, clk, ready, read\_write, burst гэсэн удирдлагын оролтуудаас гадна BUS\_ID гэсэн өгөгдлийн оролттой байна. Энэ өгөгдлийн оролтын тодорхой утгаас (тухайлбал 11110011) хамаарч төлвийн машин маань идэвхжихээр байна. Мөн OE ба WE гаралтууд нь санах ойгоос өгөгдөл унших, түүн рүү бичихэд зориулагдсан удирдлагын гаралтууд бөгөөд дээр нь 2 бит ADDR гаралт нь санах ойн аль нэг банкийг сонгоход хэрэглэгдэхээр байна. Төлвийн

МУИС, МТС Тоон Системийн Дизайн

машины диаграммыг ашиглан түүний VHDL кодыг зохион, шалгаж үр дүнг харуул. Төлвийн машины маань код нь case-when бүтцээр хялбар хийгдэж болох ба загвар болгон кодын зарим хэсгийг бичиж үзүүлэв.

