# Arquitectura de Computadores

Santiago Ramirez Arenas Docente: José Alfredo Jaramillo Villegas Universidad Tecnológica de Pereira

29 de octubre de 2021

# Dispositivos de Lógica Secuencial

# Objetivo

En este laboratorio se estudiarán los dispositivos de lógica secuencial de escala media de integración (MSI por sus siglas en inglés). Estos dispositivos incluyen flipflops, registros, registros de corrimiento y contadores. Se diseñarán estos dispositivos usando diferentes enfoques haciendo un uso efectivo de las opciones sintácticas que ofrece el lenguaje de descripción de hardware SystemVerilog. Dispositivos de Lógica Secuencial.

En este laboratorio se deberá diseñar y verificar los siguientes dispositivos de lógica secuencial de escala media de integración usando el lenguaje de descripción de hardware SystemVerilog:

Flipflop Tipo D sensible al flanco de bajada de reloj usando una descripción comportamental.



Diseño Flipflop Tipo D sensible al flanco de bajada

```
timescale 1ns / 10 ps
module flipflop_D(
input D,
output reg Q,
output nQ,
input CLK);

assign nQ = ~Q;

always @(negedge CLK)
```

```
Q = D;
endmodule
```

Testbench Flipflop Tipo D sensible al flanco de bajada

```
'timescale 1ns / 10 ps
3 module test_flipflop_D();
    reg D, CLK;
5
    wire Q, nQ;
6
    flipflop_D circuito (D, Q,nQ, CLK);
    initial CLK = 1'b1;
9
    always #5 CLK = ~CLK;
10
11
    initial
12
      begin
         $dumpfile ("out.vcd");
14
         $dumpvars (1,test_flipflop_D);
15
              D = 1, b0;
17
          #14 D = 1'b1;
18
          #14 D = 1'b0;
19
          #14 D = 1'b1;
20
          #40
21
         $finish;
22
       end
23
  endmodule
24
25
26
```

Simulación Flipflop Tipo D sensible al flanco de bajada



Flip-flop Tipo D sensible al flanco de subida de reloj con preset y clear activos en bajo usando una descripción comportamental



Diseño Flip-flop Tipo D sensible al flanco de subida de reloj con preset y clear activos en bajousando una descripción comportamenta

```
1 'timescale 1ns / 10 ps
3 module flipflop_D_Preset_Clear(
    input D,
    output reg Q,
5
    output nQ,
    input CLK, Preset, Clear);
    assign nQ = ~ Q;
9
10
    always @(Preset,Clear)
      if (Preset == 0)
12
        Q = 1'b1;
    else if(Clear == 0)
14
      Q = 1, b0;
15
16
    always @(posedge CLK)
17
      if (Preset == 1 && Clear == 1)
18
        Q = D;
19
20 endmodule
```

Testbench Flip-flop Tipo D sensible al flanco de subida de reloj con preset y clear activos en bajousando una descripción comportamental

```
1 'timescale 1ns / 10 ps
3 module test_flipflop_D_Preset_Clear();
    reg D, CLK, Preset, Clear;
    wire Q, nQ;
5
    flipflop_D_Preset_Clear circuito (D,Q,nQ,CLK,Preset,Clear);
7
     initial CLK = 1'b0;
9
     always #5 CLK = ~CLK;
10
    initial
12
      begin
        $dumpfile ("out.vcd");
14
        $dumpvars (1,test_flipflop_D_Preset_Clear);
15
16
        D = 1'b0; Preset = 1'b0; Clear = 1'b1;
17
18
        #38 Preset = 1'b1; Clear = 1'b1;
19
        #25 D = 1'b1;
20
        #25 D = 1'b0;
        #25 D = 1'b1;
22
        #25 D = 1'b0;
        #25 D = 1'b1;
24
        #15 Clear = 1'b0;
        #10 D = 1'b0;
        #25 D= 1'b1;
27
        #25
```

```
29    $finish;
30    end
31 endmodule
```

Simulación Flip-flop Tipo D sensible al flanco de subida de reloj con preset y clear activos en bajousando una descripción comportamental



# Registro de 4 bits

- o Usando una descripción estructural instanciando flip-flops tipo D.
- o Usando una descripción comportamental.

Diseño Usando una descripción estructural instanciando flip-flops tipo D

```
'timescale 1ns / 10 ps

module registro_4bits(
   input CLK,
   output [3:0]Q,
   input In);

flipflop_D ff0 (In,Q[3],CLK);
   flipflop_D ff1 (Q[3],Q[2],CLK);
   flipflop_D ff2 (Q[2],Q[1],CLK);
   flipflop_D ff3 (Q[1],Q[0],CLK);
endmodule

endmodule
```

### Diseño flip-flop tipo D

```
timescale 1ns / 10 ps

module flipflop_D(
input D,
output reg Q,
input CLK);

always @(posedge CLK)
Q = D;
endmodule
```

Testbench Usando una descripción estructural instanciando flip-flops tipo D

```
'timescale 1ns / 10 ps
2
3 module test_registro_4bits ();
    reg CLK, In;
4
    wire [3:0] Q;
6
    registro_4bits circuito (CLK,Q,In);
    initial CLK = 1'b0;
9
    always #5 CLK = ~CLK;
10
11
    initial
13
      begin
         $dumpfile ("out.vcd");
14
         $dumpvars (1,test_registro_4bits);
15
16
        In =1'b1;
17
        #16 In= 1'b0;
        #10 In= 1'b1;
19
        #10 In= 1'b0;
20
        #10 In= 1'b1;
21
22
        #60
23
         $finish;
25
      end
27 endmodule
```

Simulación usando una descripción estructural instanciando flip-flops tipo D



Diseño usando una descripción comportamental.

```
i 'timescale 1ns / 10 ps
module registro_4bits(
input CLK,
output reg [3:0] Q,
input In);

always @(posedge CLK)
Q = {In,Q[3:1]};
endmodule
```

Testbench usando una descripción comportamental.

```
'timescale 1ns / 10 ps

module test_registro_4bits ();
reg CLK,In;
```

```
wire [3:0] Q;
6
    registro_4bits circuito (CLK,Q,In);
7
8
    initial CLK = 1'b0;
9
    always #5 CLK = ~CLK;
10
    initial
12
      begin
13
         $dumpfile ("out.vcd");
14
         $dumpvars (1,test_registro_4bits);
16
         In =1'b1;
17
         #16 In= 1'b0;
         #10 In= 1'b1;
19
         #10 In= 1'b0;
         #10 In= 1'b1;
21
         #60
         $finish;
23
      end
25 endmodule
```

Simulación usando una descripción comportamental.



Registro de corrimiento simple de entrada serial y salida serial (SISO).

- o Usando una descripción estructural instanciando flip-flops tipo D.
- o Usando una descripción comportamental



Diseño Registro de corrimiento simple de entrada serial y salida serial (SISO). Usando una descripción estructural instanciando flip-flops tipo D

```
timescale 1ns / 10 ps
module registro_siso(
input CLK,
output Out,
input In);

wire [3:0]Q;
```

```
flipflop_D ff0 (In,Q[3],CLK);
flipflop_D ff1 (Q[3],Q[2],CLK);
flipflop_D ff2 (Q[2],Q[1],CLK);
flipflop_D ff3 (Q[1],Q[0],CLK);

assign Out= Q[0];
endmodule
```

# FlipFlop tipo D

```
timescale 1ns / 10 ps
module flipflop_D(
input D,
output reg Q,
input CLK);

always @(posedge CLK)
Q = D;
endmodule
```

Testbench Registro de corrimiento simple de entrada serial y salida serial (SISO).Usando una descripción estructural instanciando flip-flops tipo D

```
'timescale 1ns / 10 ps
4 module test_registro_siso ();
    reg CLK, In;
    wire Out;
6
7
    registro_siso circuito (CLK,Out,In);
8
9
    initial CLK = 1'b0;
10
    always #5 CLK = ~CLK;
11
12
13
    initial
     begin
14
        $dumpfile ("out.vcd");
15
        $dumpvars (1,test_registro_siso);
17
        In =1'b1;
        #16 In= 1'b0;
19
        #10 In= 1'b1;
        #10 In= 1'b0;
21
        #10 In= 1'b1;
        #60
23
        $finish;
24
      end
26 endmodule
```

Simulación Registro de corrimiento simple de entrada serial y salida serial (SISO). Usando una descripción estructural instanciando flip-flops tipo D



Diseño Registro de corrimiento simple de entrada serial y salida serial (SISO). Usando una descripción comportamental.

```
timescale 1ns / 10 ps

module registro_siso(
input CLK,
output Out,
input In);

reg [3:0]Q;

always @(posedge CLK)
Q = {In,Q[3:1]};

assign Out = Q[0];
endmodule
```

Testbench Registro de corrimiento simple de entrada serial y salida serial (SISO). Usando una descripción comportamental.

```
'timescale 1ns / 10 ps
2
3 module test_registro_siso ();
    reg CLK,In;
    wire Out;
    registro_siso circuito (CLK,Out,In);
6
    initial CLK = 1'b0;
8
    always #5 CLK = ~CLK;
9
    initial
11
      begin
        $dumpfile ("out.vcd");
        $dumpvars (1,test_registro_siso);
14
        In =1'b1;
16
        #16 In= 1'b0;
17
        #10 In= 1'b1;
        #10 In= 1'b0;
19
        #10 In= 1'b1;
        #60
21
         $finish;
      end
23
24 endmodule
```

Simulación Registro de corrimiento simple de entrada serial y salida serial (SISO). Usando una descripción comportamental



# Modulo RX protocolo RS232 (BAUD de 9600)

o Usando una descripción comportamental con las operaciones aritméticas y registros de SystemVerilog



Diseño Modulo RX protocolo RS232 (BAUD de 9600)

```
'timescale 1ns / 10 ps
2
3 module RS232(
    input logic Rx,
4
    input logic CLK,
    output logic [7:0]B = 0);
6
    logic [15:0] Cont = 0;
9
    logic E = 1;
10
    logic R = 0;
11
12
    parameter ppb = 100;
13
14
    always @(negedge CLK)begin
15
      if(Rx == 0 \&\& R == 0)begin
16
        E = 0;
17
        R = 1;
18
       end
19
20
      if (E == 0) begin
21
         Cont = Cont + 1;
```

```
case (Cont)
24
           (ppb*1 + (ppb/2)): B[0] = Rx;
25
           (ppb*2 + (ppb/2)): B[1] = Rx;
26
           (ppb*3 + (ppb/2)): B[2] = Rx;
27
           (ppb*4 + (ppb/2)): B[3] = Rx;
28
           (ppb*5 + (ppb/2)): B[4] = Rx;
29
           (ppb*6 + (ppb/2)): B[5] = Rx;
30
           (ppb*7 + (ppb/2)): B[6] = Rx;
31
           (ppb*8 + (ppb/2)): begin
             B[7] = Rx;
33
             E = 1;
35
             R = 0;
             Cont = 0;
37
           end
         endcase
39
      end
    end
42 endmodule
```

Testbench Modulo RX protocolo RS232 (BAUD de 9600)

```
module test;
    logic CLK = 0;
    logic Rx = 1;
3
    logic [7:0] Out;
    RS232 rs232 (Rx,CLK,Out);
6
    parameter PERIODO = 20;
8
    parameter ppb = 100;
9
    always begin
      #(PERIODO/2) CLK = ~CLK;
12
13
    end
14
15
    initial begin
         $dumpfile ("out.vcd");
16
         $dumpvars (2);
17
      Rx = 1'b1;
18
      \#(PERIODO*ppb) Rx = 1'b0;
19
      \#(PERIODO*ppb) Rx = 1'b1;
20
      \#(PERIODO*ppb) Rx = 1'b1;
21
      \#(PERIODO*ppb) Rx = 1'b1;
22
      \#(PERIODO*ppb) Rx = 1'b1;
23
      \#(PERIODO*ppb) Rx = 1'b1;
24
      \#(PERIODO*ppb) Rx = 1'b1;
25
      \#(PERIODO*ppb) Rx = 1'b1;
26
      \#(PERIODO*ppb) Rx = 1'b1;
27
      \#(PERIODO*ppb) Rx = 1'b1;
28
    end
29
    initial
      #(PERIODO *ppb*25) $finish;
32 endmodule
```

# Simulación Modulo RX protocolo RS232 (BAUD de 9600)



Ejercicio Creación del módulo Unidad de Registros. El cual cuenta con los siguientes registros (cada uno con su respectivo número de bits): el ingreso de la dirección de dos registros (rs1, rs2), dos salidas con la información que fue solicitada (RF[rs1], RF[rs2]), activador de lectura (rd), activador de escritura (RFWr) e información de registro para ingresar (DataWrz).



# Diseño Unidad de Registros

```
1 // Code your design here
2 module registerfile(
       input logic [4:0]rs1,
       input logic [4:0]rs2,
       input logic [4:0]rd,
       input logic [31:0] DataWr,
       input logic RFWr,
       input logic CLK,
       output logic [31:0] Data1,
9
       output logic [31:0]Data2 );
10
    logic [31:0] RF [31:0];
13
          initial
14
                 begin
15
                   $readmemh ("registros.txt",RF);
16
17
    assign Data1 = RF [rs1];
18
    assign Data2 = RF [rs2];
19
20
    always @(posedge CLK)
21
            begin
22
              if(RFWr == 1)
```

```
RF [rd] = DataWr;
end
endmodule
```

# Testbench Unidad de Registros

```
module Testebench;
    logic [4:0] rs1 = 0;
    logic [4:0] rs2 = 0;
    logic [4:0]rd = 0;
    logic [31:0] DataWr = 0;
    logic RFWr= 0;
6
    logic CLK;
    logic [31:0] Data1;
8
    logic [31:0] Data2;
9
10
          registerfile regfile (rs1,rs2,rd,DataWr,RFWr,CLK,Data1,Data2);
11
         parameter Period = 20;
13
               always
14
                     begin
                             CLK = 1, b0;
16
                       #(Period/2);
17
                             CLK = 1'b1;
18
19
                       #(Period/2);
                     end
20
21
          initial
22
                  begin
23
                    $dumpfile ("dump.vcd");
24
                    $dumpvars (1);
25
26
                         RFWr = 1; rd = 1; DataWr = 4;
27
                         #20 RFWr = 1; rd = 2; DataWr = 6;
28
                         #20 RFWr = 1; rd = 3; DataWr = 8;
29
                         #20 RFWr = 0; rs1 = 1;
                         #20 RFWr = 0; rs1 = 2;
31
                         #20
32
                    $finish();
33
                  end
            endmodule
35
```

#### Simulación Unidad de Registros



#### Procedimiento

Ejercicio 1: Flipflop Tipo D sensible al flanco de bajada de reloj usando una descripción comportamental

Se asignan tanto entradas como salidas(Incluyendo la entrada del reloj CLK). Se le asigna a la salida nQ la salida negada de Q y utlizando un proceso always, cuando el reloj se encuentra en un flanco de bajada (en negedge) se le asigna a la salida Q la entrada D. Se observa que por cada flanco de bajada, el valor correspondiente a la entrada D se pasa a la salida Q.

Ejercicio 2 :Flip-flop Tipo D sensible al flanco de subida de reloj con preset y clear activos en bajo usando una descripción comportamental.

A diferencia del anterior ejercicio, en este diseño se cuenta con un proceso always sensible a Preset y Clear, los cuales están activos en bajo cuando Preset se pone en O la salida Q toma el valor de 1, de lo contrario si Clear se pone en 0, la salida Q toma el valor de 0.

Ejercicio 3 :Registro de 4 bits Usando una descripción estructural instanciando flip-flops tipo D

Contamos con una entrada al reloj CLK, entrada de datos In y una slaida de 4 bits Q, se implementa un Flip Flop tipo de y se realiza la distanciación de 4 Flips Flops donde la salida de uno es la entrada de otro. Cada vez que hay un flanco de subida del reloj ingresa el valor de la entrada In a la salida de 4 bits

Ejercicio 4: Registro de 4 bits Usando una descripción comportamental.

En este caso se utiliza un proceso always a la salida Q se le concatena el bit que se encuentra en la entrada, con los tres bits más significativos en la entrada Q.

Ejercicio 5: Registro de corrimiento simple de entrada serial y salida serial (SISO). Usando una descripción estructural instanciando flip-flops tipo D

Se utiliza una entrada In y una salida serial Out, una entrada al reloj CLK, para esto utilizamos la implmentación de 4 Flip Flops realizados anteriormente, teniendo la salida Out el valor del último Flip Flop.

Ejercicio 6: Registro de corrimiento simple de entrada serial y salida serial (SISO) Usando una descripción comportamental.

#### Ejercicio 7: Módulo RX

Teniendo en cuenta que se necesitan 5208 ciclor del reloj por cada bit Entrada al reloj CLK, entarda serial de datos y como salida un registro de 8 bist, un contador de 4 bits para contar los bits de la palabra y una salida para el bit de parada y una salida para un codificador de contador. Instanciamos tres contadores y un registro sipo de 8 bits El módulo del contador tiene un registro muy parecido al de N bits.

Después de instanciar los contadores y asignar algunas pautas con el proceso always para que finalicen ciertos procesos, se inicia con el módulo de prueba .

# Ejercicio 8: Unidad de registros

Se declara el módulo con los variables rs1 y rs2 de 5 bits, dos salidas Data1 y Data2 de 32 bits, un activador de lectura rd de 5 bits activador de escritura, una señal de reloj CLK y una variable para ingresar DAtaWrz de 32 bits.

De esta simulación se puede interpretar que es correcta ya que cuando hay un flanco de subida y el activador de escritura está en 1 se realiza el proceso de escritura. De forma asíncrona y el activador de lectura está en 0 se realiza el proceso de lectura

Problemas encontrados:

Realmente el tema tiene un nivel de complejidad mucho mayor en comparación con los anteiores laboratorios, para la relaización de los mismos fue indispensable la ayuda del monitor y la documentación de:

http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/flipflop.html

# Conclusiones:

Hasta ahora, los circuitos lógicos que se han considerado han sido combinatorios. En estos las salidas en cualquier punto del tiempo dependen completamente de las entradas que se presenten en ese momento. Aunque los circuitos combinatorios son la base para un gran número de aplicaciones, en la práctica la mayoría de los sistemas también incluyen elementos de almacenamiento, por lo que su análisis y diseño se debe realizar en términos de circuitos secuenciales.