

اولين دستور معادل addi R1, 3 دومين دستور معادل addi R2, 7 و سومين دستور معادل j 0 مي باشد.

واضح است در اولین دستور حاصل ALU\_res پس از ۳ کلاک برابر با ۳ شده لذا در همان کلاک write\_data نیز ۳ می شود مقدار ewrite\_register نیز از همان ابتدای ورودی دستور برابر ۲۰۰۱، یعنی ۱ قرار گرفته لذا در یک کلاک بعد ازاماده شدن حاصل ALU مقدار ۳ بر روی رجیستر ۱ نوشته می شود.

دومین دستور (addi R2, 7) نیز به همین ترتیب اجرا می شود با این تفاوت که حاصل ALU مقدار ۲ شده و write\_register نیز مقدار ۲۰۰۱۰ یعنی ۲ را اتخاذ می کند لذا بعد از ۴ کلاک مقدار ۲ بر روی رجیستر ۲ نوشته می شود.

سومین دستور (j 0) است که موجب ورودی مقدار به pc\_in خواهد شد لذا در کلاک بعدی رجیستر pc مقدار وارد آن شده و مجددا دستور اول اجرا می گردد و همین روال تا بی نهایت تکرار خواهد شد.(به این منظور یک مالتی پلکسر بر سر راه pc\_in قرار می دهیم که از میان حاصل مالتی پلکسر مقابل ماژول و همین روال تا بی نهایت تکرار خواهد شد.(به این منظور یک مالتی پلکسر در این مرحله کنترل jump خواهد بود و هر زمان دستور از نوع select این مارش به و منوان ورودی بعدی را انتخاب کند select این مالتی پلکسر در این مرحله کنترل jump خواهد بود و هر زمان دستور از نوع pc + 1 است. نکته عنوان ورودی بعدی رجیستر pc اتخاذ می شود. و آدرس پرش حاصل کانکت شده ۲۶ بیت آدرس پرش موجود در دستور با ۶ بیت پر ارزش pc + 1 است. نکته حائز اهمیت این است که در مرحله های بعد تغییراتی در این mux صورت می گیرد و select آن select این است که در مرحله های بعد تغییراتی در این mux صورت می گیرد و mux آدر سور mux نیز داریم)

لذا دستورات نوع Ltype, jump به درستی عمل می کنند.

assign memory[0] = 32'b001000\_00000\_00001\_00000000000011 // R1 <- 3
assign memory[1] = 32'b001000\_00000\_00010\_00000000000111 // R2 <- 7
assign memory[2] = 32'b000000\_00001\_00010\_00011\_00000\_011000 // R3 <- R1+ R2



دستور ۱و ۲ همان دستورات ۱و۲ مثال فوق هستند اما دستور ۳ معادل R3, R2, R1 می باشد لذا ضمن رسیدن خط اجرای برنامه به دستور سوم مقدار رجیستر های ۱و ۲ از بانک رجیستر خوانده شده و و روی read\_data1, read\_data2 قرار می گیرند در کلاک بعدی حاصل ALU\_res مقدار R1 + R2 یعنی عدد ۱۰ را تولید می کند و در همان کلاک این مقدار بر روی write\_data قرار گرفته و با توجه به اینکه از همان ابتدای ورود به دستور سوم write\_register مقدار ۲۰۰۱ معادل ۳ را اتخاذ کرده بود ضمن کلاک بعدی مقدار ۱۰ بر روی رجیستر ۳ قرار می گیرد.

لذا دستورات نوع R-type ما نيز به درستي عمل مي كند.

assign memory[0] = 32'b001000\_00000\_00010\_00000000000111; //R2 <- 7
assign memory[1] = 32'b001000\_00000\_10001\_0000000000000000; //R17 <- 4
assign memory[2] = 32'b101011\_10001\_00010\_0000000000000; //7-> mem[4]
assign memory[3] = 32'b100011\_10001\_00001\_-00000000000000; //R1 <- mem[4]
assign memory[4] = 32'b000000\_00001\_00010\_00011\_00000\_011000; //R3 <- R1 + R2



دو دستور اول دستورات معادل R2, 7, addi R17, 4 می باشند که در مثال های قبل گام های اجرا این دستورات بررسی شد دستور سوم معادل SR2, O(R17) می باشد این دستور موظف است محتویات رجیستر ۲ را در خانه شماره ۴ حافظه ذخیره کند. در کلاک سوم این دستور حاصل ALU محاسبه می شود که درحقیقت همان offset + R17 یعنی ۴ است و این ادرس خانه ای از حافظه است که مقدار رجیستر ۲ باید در آن ذخیره شود به علاوه همانطور که در سخت افزار مشخص است داده ای که باید در حافظه نوشته شود در خروجی read\_data2 از بانک رجیستر ظاهر شده و کنترل MemWrite نیز فعال می شود. به این ترتیب دستور save word اجرا می گردد.

در دستور چهارم قصد بررسی یک دستور load word به شکل (R1, 0(R17) اداریم در این دستور نیز ALU ادرس خانه ای از حافظه که داده باید از آن استور چهارم قصد بررسی یک دستور محتوای آدرس را خوانده و مقدار آن را برروی خروجی read\_data قرار می دهد و کنترل write\_data خوانده شود را محاسبه می کند و سپس دیتا مموری محتوای آدرس را خوانده و مقدار آن را برروی خروجی باین مقدار بر روی رجیستری که آدرس آن نیز فعال می گردد این مقدار بر روی رجیستری که آدرس آن در معال می شود. (البته در قسمت های بعد سخت افزار برای پیاده سازی بخش های اضافی اطلاح شده و سبت های دیگری نیز در این میان قرار می گیرند.)

دستور پنجم نیز همان Add R3, R1, R2 است که مقادیر رجیستر های R1, R2 یعنی ۷و ۷ را جمع زده در حاصل ALU به همان شکلی که قبلا اشاره شد در داخل رجیستر ۳ ذخیره می شود.

لذا دستورات SW و lw نيز به درستي عمل مي كنند.(واحد كنترل به بررسي دستور SW نپرداخته بود من اين دستور را به واحد كنترل اضافه كرده ام.)

```
assign memory[0] = 32'b001000_00000_00010_00000000000111; //R2 <- 7 assign memory[1] = 32'b001000_00000_10001_0000000000000000; //R17 <- 4 assign memory[2] = 32'b101011_10001_00010_000000000000; //7-> mem[4] assign memory[3] = 32'b100011_10001_00001_000000000000; //R1 <- mem[4] assign memory[4] = 32'b000100_00001_00010_11111111111111100; // if R1 = R2 \rightarrow jump to ins[1]
```



دستورات اول تا چهارم کاملا مشابه سوال قبل هستند اما دستور پنجم دستور 4- beq R1, R2, -4 می باشد که این دستور مقادیر رجیستر های ۱ و ۲ را خوانده و opcode در read\_data1, read\_data2 که خروجی های بانک رجیستر هستند قرار می دهد و سپس در صورتی که خروجی R1, R2, برابر ۱ شد و read\_data1, read\_data2 که خروجی های بانک رجیستر هستند قرار می دهد و سپس در صورتی که خروجی sign extend شده آدرس انشعاب دستور جاری مربوط به انشعاب باشد یعنی کنترل branch فعال باشد آن گاه آدرس pc+1 جاری یعنی 5 با حاصل pc-1 تولید می شود که در گام بعدی این آدرس در pc-1 قرار می گیرد و منجر به بازگشت به دستور ۱ می گردد. و این روال تا ابد تکرار می شود.

لذا دستور branch نيز به درستي عمل مي كند.

assign memory[0] = 32'b001000\_00000\_00010\_000000000000111; //R2 <- 7
assign memory[1] = 32'b000011\_00000000000000000000011; //jal 3
assign memory[2] = 32'b000000\_10001\_00010\_00011\_00000\_011000; //R3 <- R17 + R2
assign memory[3] = 32'b001000\_00000\_10001\_000000000000000000; //R17 <- 4
assign memory[4] = 32'b000000\_11111\_00000\_00000\_00000\_001000; //jr \$ra



دستور اول مشابه دستورات مثال های قبل است اما دستور دوم دستور 3 اقم می باشد که این دستور موجب فعال شدن کنترل اقم می شود و مالتی پلکسر قرار گرفته شده بر سر rin که از میان آدرس پرش و pc + 1 یکی را به عنوان ورودی pc انتخاب می کند اینبار آدرس پرش را برمی گزیند زیرا pc این مالتی پلسکر Jal | Jump که از میان آدرس پرش و pc + 1 جاری کانکت شده و به این مالتی پلسکر Jal | Jump می باشد و چنانچه دستور از این دو نوع باشد ۲۶ بیت آدرس پرش دستور ، با 6 بیت پرارزش ، pc + 1 جاری کانکت شده و به عنوان ورودی pc در کلاک بعدی قرار می گیرد تا به دستور مورد نظر پرش کنیم البته نکته مهم این است که ضمن اجرای این دستور لازم است آدرس بازگشت یعنی pc + 1 یا همان inc\_out در رجیستر با شماره ۳۱ است ذخیره شود به این منظور یک مالتی پلکسر بر سر راه write\_register موجود در رجیستر بانک قرار می گیرد که select هر دو کنترل اوز می باشد و اولی از میان در رجیستر بانک و یک مالتی پلکسر بر سر راه write\_data موجود در رجیستر بانک تا بنابر نوع دستور یکی را برمیگزید) یکی را بر میگزیند و دومی از میان inc\_out و حاصل مالتی پلکسر موجود در خروجی data\_memory یکی را بر می گزیند.

پس از اجرای 3 اقال دستور سوم (دستور شماره ۲) دیگر اجرا نمی شود و مستقیما به دستور چهارم (دستور شماره ۳) پرش می کنیم این دستور مقدار ۴ را در جیستر ۱۷ قرار می دهد و مراحل آن قبلا بازگو شده پس به آن نمیپردازیم در کلاک بعدی به دستور شماره ۴ می رویم این دستور تمدار بازگشت قرار می دهیم. بازگشتی که موقع jal در رجیستر شماره ۳۱ قرار داده شده بود را از آن میخوانیم و ورودی pc را برای کلاک بعدی مساوی این مقدار بازگشت قرار می دهیم. ضمن فراخوانی 3 jal مقدار out تور در تم بود در تم نوشته شده بود اینبار مقدار ۲ از ra خوانده شده و در ور می گیرد لذا در کلاک بعدی به دستور شماره ۲ پرش می کنیم که این دستور مقادیر رجیستر های ۲ و ۱۷ را جمع کرده و در رجیستر شماره ۳ قرار می دهد. سپس مجددا به خط برنامه بعدی می آید و زمانی که دوباره به fr عمی رسد مجددا به دستور شماره ۲ پرش می کند و این روال تکرار دستورات شماره ۲ تا شماره ۴ دائما تکرار می شود زیرا آدرس موجود در ra تغییری نکرده است. پس دستورات jal, jr نیز به درستی عمل می کنند.

نکات انتهایی : در این پروژه دستورات Sw, j, jal, jr نیز افزوده شده و متناسب با آن ها بخش هایی در واحد control نیز تغییر یافته است. سخت افزار نهایی پیاده سازی شده مطابق زیر می باشد:



assign memory[0] =  $32'b001000\_00000\_00001\_00000000000011$  // addi R1, R0, 3 assign memory[1] =  $32'b001000\_00000\_00010\_000000000000011$  // addi R2, R0, 3 assign memory[2] =  $32'b000000\_00001\_00010\_00011\_00000\_011000$  // add R3, R1, R2 assign memory[3] =  $32'b101011\_00001\_00010\_000000000001010$  // sw R2, 10(R1) assign memory[4] =  $32'b100011\_00010\_00001\_000000000001010$  // lw R1, 10(R2) assign memory[5] =  $32'b000100\_00001\_00010\_00000000001010$  // beq R1, R2, 20



ابتدا دستور شماره 0 وارد شده این دستور از نوع i-type است که قصد دارد مقدار ۳ را بر روی رجیستر شماره ۱ بریزد. محاسبات لازم توسط ALU در ۳۵ کلاک بعد از ورود instruction نهایی می شود و write\_data مقدار داده ای که قرار است بر روی write\_register یفیی شود ر بعنی همان رجیستر ۱ ریخته و در یک کلاک بعد از قرار گیری داده در write\_data این مقدار بر روی رجیستری که آدرس آن در write\_register قرار دارد یعنی همان رجیستر ۱ ریخته می شود. به علاوه در این دستور کنترل RegWrite این فعال می شود زیرا قصد دارید داده ای را در یک رجیستر بنویسیم. دستور شماره ۱ نیز به طور مشابه مقدار ۳ را بر روی رجیستر شماره ۲ قرار می دهد. دستتور شماره ۲ قصد دارد مقدار رجیستر های ۱ و ۲ را جمع زده و حاصل را در رجیستر ۳ ذخیره کند به این منظور بلافاصله پس از instruction آدرس ۱ و ۲ در ALU -res تواد در کلاک بالا رونده بعدی در خروجی ALU-res قرار می دهد. این مقادیر وارد ALU شده و در کلاک بالا رونده بعدی در خروجی ALU-res قرار می شود زیرا مقادیر ۲ ورودی باهم برابر است. بلافاصله پس از آماده شدن ALU-res قرار می گیرد و مقدار ۲ سالت عنی انتظار داریم در کلاک بعدی مقدار ۶ بر روی رجیستر شماره ۳ نوشته شود.

دستور شماره ۳ دستور SW است که این مورد جداگانه به سخت افزار اضافه شده این دستور قصد دارد محتوای رجیستر 2 را در خانه شماره ۱۳ حافظه قرار دهد به عبارتی دستور بدین شکل است (R1 (R1) SW R2, 10(R1) به عبارتی دستور بدین شکل است (SW R2, 10(R1) که خانه حافظه همان الله + 10 یعنی ۱۳ است این آدرس توسط ALU محاسبه شده و در write-data دیتامموری قرار می گیرد و سپس وارد address دیتا مموری می شود به علاوه read-data2 که محتویات رجیستر شماره ۱۳ حافظه نوشته می شود. دستور شماره ۴ قصد قرار می گیرد و کنترل MemWrite نیز فعال می شود به این ترتیب در کلاک بعد مقدار ۳ در خانه شماره ۱۳ حافظه نوشته می شود. دستور شماره ۴ قصد دارد مقدار خانه شماره ۱۳ را از حافظه بخواند و آن را در رجیستر شماره ۱ قرار دهد به عبارتی دستور بدین شکل است (R1, 10(R2) مشابه بالا آدرس حافظه توسط ALU محاسبه شده و سپس در address قرار می گیرد و داده مربوطه از حافظه خوانده شده و از آن جایی که کنترل MemToReg فعال است

مالتی پلکسر آن را به ورودی write-data بانک رجیستر انتخاب می کند و در write-register نیز ادرس رجیستر مقصد یعنی R1 قرار گرفته به این ترتیب ضمن رسیدن کلاک بعدی مقدار ۳ از حافظه در داخل رجیستر شماره۱ قرار میگیرد.

دستور شماره ۵ مقادیر دو رجیستر R1, R2 را از بانک رجیستر خوانده وارد ALU کرده و مقایسه می کند و در صورت برابری کنترل R1, R2 را به عنوان ورودی شده و از انجایی که دستور beq است کنترل branch فعال می شود پس مالتی پلکسر حاصل sign extend شده آدرس پرش + 1 + PC را به عنوان ورودی بعدی pc گزینش می کند آدرس پرش دستور 7 و مقدار 1 + PC همان ۶ است پس انتظار می رود در کلاک بعدی pc به خانه شماره 7 پرش کنیم. (دستور شماره 7 در فاز دوم نبوده و خودم آن را برای ذخیره داده در مموری به جایی دستی ذخیره کردن اضافه کرده ام به همین سبب تعداد دستورات یکی بیشتر شده و 7 مرحله آخر 7 می شود اگر این دستور نبود 7 در مرحله اخر مقدار 7 را اتخاذ می کرد)