

## РАДИОЛЮБИТЕЛЮ О МИКРОПРОЦЕССОРАХ И МИКРО-ЗВМ

## МОДУЛЬ ДИНАМИЧЕСКОГО ОЗУ

Описываемый модуль динамического ОЗУ, с которым Вы познакомитесь в этой статье, предназначен для микро-ЭВМ с объемом памяти от 16 до 64 Кбайт. В модуле использована БИС динамического ОЗУ К565РУЗА. Эти микросхемы выполнены по п-МОІТ технологии и имеют информационную емкость 16384 бит с организацией 16384 × 1 разряд. Входные и выходные сигналы микросхемы совместимы по уровням напряжения с ТТЛ-микросхемами. Структурная схема БИС К565РУЗА показана на рис. 1.

Основой микросхемы является матрица запоминающих элементов, способных хранить информацию в виде заряда. Для доступа к какому-либо запоминающему элементу матрицы необходимо выбрать соответствующую строку и столбец. Выбор происходит по сигналам дешифраторов строк и столбщов, которые подключены к семи младшим и семи старшим разридам адресного регистра микросхемы.

Микросхема К565РУЗА имеет всего 16 выводов — один вывод общий, три вывода — для подключения питающих напряжений, два информационных: DI и DO — для ввода и вывода бита данных, и вывод WE — для управляющего сигнала записи бита данных в ячейку памяти. Оставшихся выводов не хватает для передачи на адресный регистр 14-разрядного кода адреса для выбора ячейки памяти (именно  $2^{14}$  = = 16384 бит). Поэтому код адреса заносится в адресный регистр последовательно - сначала через адресные входы А0-А6 микросхемы поступают коды семи младших, а затем --- семи старших разрядов адреса, сопровождаемые сигналами RAS (сигнал выборки строки) и САЅ (сигнал выборки столбцов) соответственно.

Такой режим передачи кода называется мультиплексированным по времени. Мультиплексирование по времени часто применяют в БИС из-за

«несоответствия» количества выводов у корпусов БИС и количества сигналов, которые необходимо обработать. Вспомните, что, например, шина данных в микропроцессоре также используется в мультиплексном режиме. Кроме того, сейчас уже имеются БИС ОЗУ с информационной емкостью 64 кбит и более, в которых также используется

нли единичного уровня, в зависимости от значения хранимого бита в ячейке, адресуемой содержимым адресного регистра.

Если одновременно с сигналом САS при предварительно установленном сигнале RAS действует сигнал WE, то бит данных с входа DI будет записан в ячейку памяти. При этом выход



Рис. 1

мультиплексирование.

Считывание бита из ячейки БИС ОЗУ происходит в момент действия сигнала САS, если предварительно уже был установлен сигнал САS информационный выход DO микросхемы переходит из высокоимпедансного состояния в режим выдачи сигнала нулевого

DO микросхемы остается в высоконмпедансном состояний в течение всего цикла записи.

Обращение к матрице запоминающих элементов для записи или чтения бита данных вызывает подключение к усплителям считывания одной строки матрицы запоминающих элементов, содержащей 128 ячеек памяти. При этом ав-



Рис. 2

томатически происходит подзаряд запоминающих конденсаторов всех ячеек памяти выбранной строки до исходного уровня. Этот процесс называется процессом регенерации памяти.

Для предотвращения разряда запоминающих конденсаторов ячеек памяти необходимо обращаться к каждой строке матрицы запоминающих элементов не реже чем через 2 мс. При выполнении микропроцессором реальной программы это условие не соблюдается, так как обращение к одним ячейкам происходит часто, а к другим очень редко. Поэтому необходим специальный

когда в соответствии с временной днаграммой работы микропроцессора гарантировано отсутствие обращений к памяти. Такое решение позволяет избежать простоев микропроцессора, что особенно важно в микропроцессорных устройствах, управляющих какими-либо быстрыми процессами (т. е. работающих в реальном масштабе времени). Однако из-за жесткой привязки к временной диаграмме рассматриваемый модуль не универсален — он может работать только с набором сигналов процессорного модуля, описанного ранее.

Для хранения 8-разрядных данных



В начале каждого машинного цикла микропроцессора, связанного с обращением к модулю динамического ОЗУ для записи или чтения информации, на его входы ЗВ, ВЫВ, ЧТП поступают сигналы, формируемые процессорным модулем. Обращение к модулю динамического ОЗУ подтверждается 1 на входе БЛКВХ модуля. При этом на выходе элемента D.1.3 появляется 1, поступающая на первый стробирующий вход VI дешифратора D4. Этот же сигнал деблокирует по входу сброса R триггер D6.1 и поступает также на один из входов элемента D3.1. Последнее делает возможным установку по входу S триггера D6.1 при совпадении сигналов СИН и Ф1, поступающих на два других входа элемента D3.1. Поступление на вход С триггера D6.1 сигнала Ф2 не изменяет его состояния, так как на информационном входе D в это время присутствует сигнал СИН.

Установка триггера D6.1 вызывает появление 1 на управляющих входах А мультиплексоров D12—D15, разрешая прохождение адресных сигналов **ША[0]**—**ША[6]** с шины адресов микро-ЭВМ на соответствующие входы микросхем памяти. Одновременно с этим 1 с выхода триггера D6.1 поступает на первый вход элемента D5.1, а 0 с его инверсного выхода через элемент D5.2 поступает на вход последовательного занесения D0 сдвигового регистра D7, управляемого по счетным входам С1 и С2 тактовыми импульсами ТИ1. Вследствие этого по спаду очередного тактового импульса ТИ1 появляется 1 на первом выходе сдвигового регистра D7, которая через элемент D2.4 поступает на управляющие входы RAS, обеспечивая тем самым запись адреса строки выбираемой ячейки памяти с выходов мультиплексоров D12-D15 в адресные регистры микросхем памяти.

Спад следующего тактового импульса ТИ1 вызывает появление 1 на втором выходе сдвигового регистра D7, связанного с управляющими входами В мультиплексоров D12—D15. Это обеспечивает прохождение сигналов ША[7]—ША[15] с шины адресов микро-ЭВМ на адресные входы микросхем памяти.



Рис. 3

блок, ответственный за регенерацию памяти. Этот блок должен (естественно только в те моменты времени, когда к БИС ОЗУ нет обращений со стороны микропроцессора) циклически формировать на входах АО— Аб значения всех адресов от 00Н до 7FH, сопровождая каждое из них одним управляющим сигналом RAS (т. е. формировать адреса строк матрицы запоминающих элементов) с периодом не более 2 мс.

Момент регенерации можно выбрать двумя путями. Во-первых, можно до начала регенерации приостановить работу микропроцессора, воздействуя на его вход ГТ. Получив ответный сигнал ОЖ, можно провести цикл регенерации. В нашем модуле динамического ОЗУ использован другой путь: регенерация происходит не в моменты останова микропроцессора, а в те моменты времени,

БИС ОЗУ объединяются в блоки по 8 микросхем, каждый из которых обеспечивает хранение 16 кбайт информации. При этом соответственно объединяются и одноименные входы АО—А6, RAS и WE всех микросхем модуля. Информационные входы DI и выходы БИС ОЗУ во всех блоках модуля объединены поразрядно и подключены к разрядным линиям шины данных микропроцессора. Выбор блоков для записи или чтения данных происходит по сигналам CAS, поступающим на одноименные входы микросхем, объединенных в блоки.

Принципиальная схема модуля динамического ОЗУ приведена на рис. 2. Модуль содержит микросхемы памяти D16—D47 и блок управления. Последний включает узел формирования запросов обращения к памяти (элементы D1.1—D1.3, D2.1—D2.3, D3.1 и



Одновременно сигнал со второго выхода сдвигового регистра D7 поступает на третий вход элемента D3.2 для формирования на его выходе управляющего сигнала WE для записи информации в микросхемы памяти.

Спад третьего тактового импульса ТИ1 вызывает появление 1 на третьем выходе сдвигового регистра D7. Этот сигнал поступает на второй вход элемента D5.1 и далее на стробирующий вход V2 дешифратора D4 для формирования управляющих сигналов CAS для одного из блоков микросхем памяти в зависимости от комбинации адресных сигналов ША[14] и ША[15] на его входах D1 и D2. Поступление управляющих сигналов CAS на входы на входы \* микросхем памяти соответствующих ! блоков вызывает запись или считывание информации с шины данных микро-ЭВМ в зависимости от состояния сигнала на входах WE. Прохождение данных от микросхем памяти к шине данных микро-ЭВМ или в обратном направлении определяется управляющими сигналами, поступающими на входы ВШ и ВМ шинных формирователей D8 и D9.

Спад четвертого тактового импульса ТИ1 вызывает появление 1 на четвертом выходе сдвигового регистра D7, связанном с его управляющим входом V. Вследствие этого сдвиговый регистр D7 переходит из режима сдвига информации в режим параллельного занесения информации. Таким образом, по спаду следующего тактового импульса ТИ1 информация заносится по входам D1--D4 в сдвиговый регистр D7. При этом на его выходах будет присутствовать низкий уровень, что прекращает действие управляющих сигналов RAS, WE и CAS. Одновременно с этим поступление очередного импульса Ф2 переключает триггер D6.1 в 0, снимая запрос на обращение к модулю динамического ОЗУ. Сброс триггера D6.1 и появление сигналов 0 на управляющих входах В мультиплексоров D12—D15 вызывает прохождение на их соответствующие выходы адреса очередной регенерируемой строки с выходов двоичных счетчиков D10 и D11.

При отсутствии обращений микропроцессора к памяти формируются управляющие сигналы регенерации. В зависимости от длительности текущего машинного цикла до очередного обращения микропроцессора к памяти может быть выполнен один или несколько циклов регенерации.

Отсутствие сигнала на входе СИН модуля динамического ОЗУ и сброс триггера D6.1 вызывают появление нулевого уровня на выходе элемента D5.3, который поступает на информационный вход D триггера D6.2. Совпадение сигналов ТИ 2 и Ф2 вызывает

установку по входу С в 0 триггера D6.2. Сигнал низкого уровня с выхода триггера через элемент D5.2 поступает на вход последовательного занесения D0 сдвигового регистра D7, цикл работы которого аналогичен циклу в режиме обращения к памяти для записи или чтения данных. При этом 0 на выходе триггера D6.1 запрещает формирование управляющих сигналов WE и CAS

При завершении цикла регенерации уровень 1 с четвертого выхода сдвигового регистра D7 через элемент

керамические конденсаторы с низкой индуктивностью и небольшими габаритами. В цепях +12 В и —5 В следует устанавливать соответственно конденсаторы 0,33 и 0,1 мкФ (по одному на каждые две микросхемы памяти). В цепи питания +5 В рекомендуется устанавливать конденсаторы емкостью 0,1 мкФ на каждые восемь микросхем памяти. Дополнительно на плате целесообразно установить электролитические конденсаторы емкостью 4,7 мкФ в цепи питания +12 В. Особо следует обратить внимание на то, что при выполнении монтажа (в том числе и пе-

| K | ***  | ***      | ****** | *****   | *****   | *  | ******  | **  | ************                | €₩₩              |
|---|------|----------|--------|---------|---------|----|---------|-----|-----------------------------|------------------|
| ľ | AAF  | • !      |        | ! METKA | ! MHEM. | !  | ONEPAHA | !   | КОММЕНТАРИЙ                 | !                |
| 1 | 1    | ! .      | 2 !    |         | ! 4     | !  |         | . ! | 6                           | !                |
| , | ***  | ***      | *****  | ****    | *****   | ** | *****   | **  | ********                    | 4 <del>*</del> * |
|   | F000 | )        | 210000 |         | LXI     |    | H,ADR   | ;   | ЗАААТЬ ААРЕС ЯЧЕИКИ ПАМЯТИ  |                  |
|   | F003 | 3        | 3E55   |         | MVI     |    | A,55H   | ;   | ЗАААТЬ КОНСТАНТУ АЛЯ ЗАПИСИ | 4                |
|   |      |          |        |         |         |    |         | ;   | в память                    |                  |
|   | F005 | <b>.</b> | 77     | чикл:   | MOÝ     |    | M,A     | ;   | ЗАПИСАТЬ КОНСТАНТУ В ПАМЯТЬ | ١                |
|   | F006 | 1        | 46     |         | MOV     |    | В,М     | ;   | ЧИТАТЬ ИЗ ЯЧЕЙКИ ПАМЯТИ     |                  |
|   | F007 | •        | 2F     |         | CMA     |    |         | ;   | ИЗМЕНИТЬ КОНСТАНТЫ          |                  |
|   | FOOE | }        | C305F0 |         | JMP     |    | чикл    | ;   | NOBTOPUTS 3ANUCS-4TEHNE     |                  |
|   | 0000 | )        |        | ADR     | EQU     |    | 0000Н   | ;   | ОПРЕДЕЛЕНИЕ АДРЕСА ЯЧЕИКИ   |                  |
|   |      |          |        |         |         |    |         | ;   | АИНАМИЧЕСКОЙ ПАМЯТИ         |                  |
|   |      |          |        |         |         |    |         |     |                             |                  |

Рис. 4

D2.6 переводит триггер D6.2 в другое устойчивое состояние, что вызывает переключение по счетному входу C1 двоичного счетчика D10 и изменение адреса регенерируемой строки.

Для совместного использования в микро-ЭВМ модуля динамического ОЗУ комбинированного модуля ОЗУ-ПЗУ, часть адресов которых совпадают, в описываемом модуле предусмотрена возможность блокировки запроса обращения к памяти. Для этого на вход БЛКВХ модуля динамического ОЗУ должен быть подан сигнал низкого уровня с выхода БЛКВЫХ комбинированного модуля ОЗУ — ПЗУ. При этом запрос обращения к памяти для записи или чтения данных не формируется и модуль продолжает работать в режиме формирования управляющих сигналов регенерации.

Питание модуль динамического ОЗУ получает от трех источников питания: +5 B, +12 B и —5 B, потребляемые токи не превышают соответственно 1 A, 150 мА и 0,1 мА. Порядок включения и выключения питающих напряжений соответствует использованному в процессорном модуле. Ни в коем случае нельзя допустить отсутствие одного из питающих напряжений. В связи с особенностями работы динамических БИС ОЗУ, вызывающих значительные импульсные помехи в цепях питания, в конструкции модуля должны быть предусмотрены развязывающие

чатного) проводники, связывающие одноименные выводы микросхем памяти, должны иметь минимальную длину.

Отладку модуля динамического ОЗУ целесообразно выполнять на уже действующей микро-ЭВМ. При этом микропроцессор должен выполнять программу поочередной записи и считывания произвольного байта данных в одну из ячеек динамического ОЗУ (рис. 4). Для контроля работоспособности модуля динамического ОЗУ используется осциллограф, синхронизируемый сигналом «Синхро», выведенным на панель технического пульта. При этом на его тумблерном регистре АО-А15 должен быть установлен адрес ячейки памяти динамического ОЗУ, к которой происходит обращение. Анализ состояния сигналов в характерных точках динамического ОЗУ и сравнение с временной диаграммой, представленной на рис. 3, позволит выявить неисправности и устранить их.

Убедившись в правильной записи и считывании информации в одну из ячеек динамической памяти, следует проверить работу всего модуля динамического ОЗУ с помощью теста, содержащегося в программе «монитор», с которой мы познакомим Вас в следующей статье.

Г. ЗЕЛЕНКО, В. ПАНОВ, С. ПОПОВ