# Computer Organization Lab4

0816146 韋詠祥

### Architecture diagrams

以 Lab 3 的程式碼為基礎,移除 j/jal/jr 等指令的支援後,切分為不同的處理階段,並在各階段中間加入暫存器,從 IF、ID、EX、MEM、WB 分別編號為 s1 到 s5



Fig 1. 架構圖,修改自第四章講義

圖 1 中藍色字為模組名稱、綠色小字為 Pipe\_CPU 主模組中各條連接線的名稱,模組輸出不加後綴,經過暫存器後加上後綴如 IM\_out\_s2

# Hardware Module Analysis

這次的 Pipe\_CPU 本體從上次的 160 行增加到 230 行,少了幾個跟條件分支相關的多工器,新加入的 Pipe\_Reg 多了 80 行

唯一與作業規格附圖不同的是 Mux\_MemToReg 模組兩個輸入的順序,這 邊將兩個輸入來源交換,以符合上次 Lab 3 使用的順序

#### Problems You Met and Solutions

在處理測資 1 時,原本的設計會讓第 4 個指令碼 sw r1, 4(r0) 吃不到第 1 個指令碼 addi r1, r0, 3 所儲存的 r1 值,經過分析後發現是Reg\_File 模組當時設計有問題,如果透過 RDaddr/RDdata 儲存資料,要在下一個時脈才能從 RS/RT 正常讀取,後來加上判斷 RSaddr/RTaddr 是否與RDaddr 相同就解決了

處理測資 2 時,如同作業規格所述會遇到 data hazard,嘗試重新排序成 圖 2 所示順序後,成功讓每個值寫入暫存器、從暫存器讀取中間都隔至少 2 個 指令碼,因此不需要插入空指令就能成功運作,得到正確的輸出成果

```
1 00: addi r1, r0, 16
                         \# r1 = 16
  _04: addi r3, r0, 8
2
             r9, r0, 100
3 08: addi
                         \# r9 = 100
  OC: SW
             r1.4(r0)
                         \# A[1] = r1 = 16
 10: addi
                         # r2 = r1 + 4 = 20
5
             r2, r1, 4
6 14: lw
                         # r4 = A[1] = 16
             r4, 4(r0)
7
             r7, r1, 10
                         # r7 = r1 + 10 = 26
  18: addi
             r6, r3, r1
  1C: add
                         # r6 = r3 - r1 = -8
9
  20: sub
             r5, r4, r3
                         # r5 = r4 - r3 = 8
             r8, r7, r3 # r8 = r7 & r3 = 8
       and
```

Fig 2. 測資 2 修改結果

這次作業規格說要支援 11 種指令碼,但 slti及 mult 不在這次提供的 測資中,我相信他是好的。

#### Result

實作完 Pipe\_CPU 並解決測資 2 的 data hazard 狀況後,成功讓兩筆測試 資料的輸出都與作業規格上的答案相符

Fig 3. 實驗結果

從波形圖來看,測資 1 及測資 2 各時刻的輸出值也與人工計算的結果相同



Fig 4. 測資 1 波形圖



Fig 5. 測資 2 波形圖

## Summary

這次雖然把 Pipe\_CPU 分成 5 個處理階段,但需要支援的指令比起上次 Lab 3 少了很多,因此 Decoder 出現 BranchType/Jump 兩個沒用到的控制 訊號,目前做法是 Decoder 照樣輸出,但傳到 Pipe\_CPU 的連接線後不再往 下傳遞,讓下次重新實作時不需要再次更動 Decoder 內的邏輯

實際開始寫這份作業以前,看到架構圖的中間 4 條 Pipe\_Reg 突然不知道該從何下手,參考範例程式碼後,認為連接線的命名規則很合理,有助於程式碼可讀性,因此仿照同一套規則,在架構圖上標註每一條連接線的變數名稱後,看著修改個模組的輸入輸出變數,實作完後覺得這次 Lab 4 Pipelined CPU 反而比上次 Lab 3 Signle Cycle CPU 簡單很多

#### Reference

MIPS Converter: https://www.eg.bucknell.edu/~csci320/mips\_web/

MIPS CPU implemented in Verilog: https://github.com/jmahler/mips-cpu/