

## آزمون میانترم درس طراحی کامپیوتری سیستم های دیجیتال

## طراحی پایپ لاین و مدار کنترل کننده ی محاسبهکننده سری مکلارن

سری مک لارن برای تقریب زدن (In(1+x) برای X های بین ۱- تا ۱ با فرمول زیر به دست می آید. هرچه تعداد بیشتری از جملات در سری مکلارن در محاسبه وارد شود، تقریب دقیقتری از مقدار In به دست خواهد آمد. در ادامهی این سوال، منظور از دقت تعداد جملات در نظر گرفته شده است (مثلا دقت ۴ یعنی فرمول تا جمله ۲4/4 محاسبه شود)

$$\ln(1+x) = x - \frac{x^2}{2} + \frac{x^3}{3} - \dots = \sum_{k=1}^{n} \frac{(-1)^{k+1} x^k}{k}$$

الف) برای محاسبه ی سری مکلارن یک مسیر داده (datapath) به صورت پایپلاین و یک کنترلکننده (control path) به شرح زیر طراحی و رسم کنید:

- مسیر داده باید به صورت پایپلاین ۴ مرحله ای باشد که بتواند تا دقت ۴ (جمله X<sup>4</sup>) را محاسبه نماید. در هر مرحله(stage)
  از پایپلاین فقط مجاز به استفاده از ضرب کننده و جمع کننده و در صورت نیاز مالتی پلاکسر و گیتهای پایه هستید. تمامی مرحلههای پایپلاین باید مشابه باشند (مجاز به طراحی متفاوت برای مرحله های متفاوت نیستید)
- کنترلکننده ای طراحی نمایید که بتواند از این مسیر داده استفاده کرده و فرمول مکلارن را برای هر دقت داده شده بین ۱ تا ۸ محاسبه نماید. قطعا برای دقت بالاتر از ۴ باید دوبار از مسیر داده استفاده شود. برای دقت کمتر از ۴ هم از فقط بخشی از مسیر داده استفاده میشود.
  - ورودی های این مدار عبارت است از:
  - o X (۸-بیتی) : داده ورودی
  - ٥ (٣-بيتى): دقت مورد نظر
  - o Reset: پاک کردن تمام رجیسترها و رفتن به حالت غیرفعال
    - Start : دستور آغاز عملیات
      - خروجی ها عبارتند از:
    - ۷ (۳۲-بیتی): مقدار خروجی فرمول
  - o الاعاد: یک بودن این سیگنال نشان دهنده معتبر بودن خروجی جاری است
    - o Ready: مدار آماده دریافت ورودی جدید X است
- ⊙ verflow: یک بودن این سیگنال نشان دهنده معتبر نبودن خروجی جاری به دلیل سرریز (overflow) است

سیستم با ریست به حالت غیر فعال می رود و در این حالت با رسیدن سیگناًل start وارد حالت عملیاتی می شود. در این حالت ابتدا ورودی N خوانده میشود (تا دقت تعیین شود). سپس به طور پیوسته ورودی X خوانده شده و محاسبه ها انجام میشود. در دقت های بیش از ۴ برخی از سیکل ها ورودی جدید خوانده نمی شود که این امر با صفر کردن سیگنال ready به اطلاع تولید کننده ورودی می رسد. در حالت غیرفعال و در مواقعی که مدار خروجی معتبری تولید نکرده است (مثلا وقتی که هنوز پایپلاین پر نشده است) سیگنال valid صفر است تا نبود خروجی معتبر جدید روی سیگنال Y به اطلاع مصرف کننده خروجی این مدار برسد.

- برای این محاسبات، ورودی X ۸-بیتی است و عملگرها و رجیسترهای مدار ۳۲-بیتی هستند. در صورتی که محاسبات مربوط به یک ورودی در هر مرحله از پایپلاین دچار سرریز شود، سیگنال overflow همراه با (و هنگام تولید) خروجی آن یک می شود تا عدم اعتبار خروجی اطلاع داده شود.

در صورتی که هر خطایی در روند اجرا رخ دهد (در صورت نیاز) سیستم به حالت خطا رفته و خروجی error یک میشود و تا ریست بعدی در این حالت باقی می ماند.

\*\* تمام موارد و مسایلی که در صورت سوال گفته نشده (مثلا نحوه خواندن ضرایب در مراحل پایپلاین، نحوه تشخیص سرریز، و ....) جز انتخاب های طراحی است و باید توسط شما تعیین شود.