# ATE LOGIKOAK 2

# Helburuak

- ✓ Aurreko unitatean, sistema bitarra eta kommutazio-aljebraren ezaugarriak azaldu ditugu. Gainera, funtzio logiko bat zer den zehaztu dugu, eta funtzio bat egia-taula baten bitartez adierazten ikasi dugu. Unitate didaktiko honetan, aljebra boolearraren gaian landutako jatorrizko funtzioak eta funtzio logikoan edo egia-taulan oinarrituta zirkuituak egiteko prozesua erlazionatuko ditugu. Horrez gain, ate logikoak dituen zirkuitu integratu erabilienak ere azalduko ditugu.
- ✓ Ate logikoak erabiliz funtzio logikoak nola aplikatzen diren aztertu ondoren, eskema elektroniko digitalak marrazten eta zirkuitu horiek baliabide informatikoen bidez simulatzen ikasiko dugu. Simulazioak egiteko Orcad izeneko programa informatikoa erabiltzen ikasiko dugu, zirkuitu elektroniko digitalak marraztu eta simulatzeko tresna edo aplikazio informatikoak baititu. Horrez gain, tutorialak erabiltzen ere ikasiko dugu: tutorialak fitxategi informatikoak dira, eta Orcad programako tresnak erabiltzeko prozesuak azaltzen dituzte.
- ✓ Funtzio logiko zehatz bat aplikatzeko beharrezkoak diren elementuak ahalik eta gehiena sinplifikatzeko metodo bat ere ikasiko dugu: funtzio logikoak sinplifikatzeko Karnaugh metodoa.

# 2.1 Elektronika digitalaren jatorrizko funtzioak

Atal honetan, ate logikoak dituzten zirkuitu bakunak diseinatzen ikasiko dugu. Zirkuitu horien bitartez, aurreko atalean aztertutako funtzioak gauzatuko ditugu.

Atal honetan, diseinuaren prozesuko pauso hauek azalduko ditugu:

- ✓ Funtzio logikoan oinarrituta, egia-taula osatzea.
- ✓ Egia-taularen bitartez, funtzio logikoa eskuratzea.
- ✓ Edozein ate logiko mota erabiliz, edo, bestela, ate logiko mota bat bakarrik erabiliz, funtzio logikoa aplikatzea.

Aurrerago ikusiko dugun bezala, nahi dugun emaitza eskuratzeko, beti ez dira pauso guztiak egin behar.

Diagrama honetan, ate logikoak dituzten zirkuituak eskuratzeko bideak ageri dira. Jarraian proposatutako lauki bakoitzak pauso bat islatzen du.



# Elektronika digitalaren jatorrizko funtzioak

Jarraian, ate logikoetan gauzatutako jatorrizko funtzio logikoak azalduko ditugu (AND, OR, NOT, NAND, NOR, XOR y XNOR): bakoitzaren izena, egia-taula, funtzio logikoa eta sinboloak zehaztuko ditugu. Sinboloei dagokienez, liburu honetako unitate didaktikoetan landuko ditugun bi sinbologia motak azalduko ditugu. ANSI/IEEE 91-1973 (amerikar sinbologia ere esaten zaio), eta ANSI/IEEE 91-1984 normalizatua (edo europar sinbologia). Duela gutxi arte, sinbologia arruntena amerikar sistema zen. Hala ere, gailu integratuak gero eta konplexuagoak zirenez, eta aplikazio informatikoek gero eta ezarpen gehiago jartzen zituztenez, araudi berri bat sortu zen. Araudi horren ezaugarri nagusia da, funtzioak adierazteko laukizuzenak erabiltzen direla. Jarraian, gailuaren funtzio eta eragiketa zehatzak modu grafikoan adierazteko, zeinuak gehitzen dira, eta horrenbestez, ez da beste azalpenik behar.

#### ▶ Eta funtzioa (AND). AND ate logikoa

Funtzio honen emaitza biderkadura logikoa da; hau da, sarrera guztiak 1ean badaude soilik eskuratzen da 1 irteeran.

| Sinboloa                                             | Egia-taula                                | Funtzioa  |
|------------------------------------------------------|-------------------------------------------|-----------|
| a & F a b F b Europar sinbologia Amerikar sinbologia | a b F<br>0 0 0<br>0 1 0<br>1 0 0<br>1 1 1 | F = a · b |

# ▶ ALA funtzioa (OR). OR ate logikoa

Funtzio honen emaitza batuketa logikoa da; hau da, sarrera batek edo gehiago 1 balio badu, irteerako emaitza 1 izango da.

| Sinboloa | Egia-taula                                  | Funtzioa  |
|----------|---------------------------------------------|-----------|
| a        | a b   F<br>0 0 0<br>0 1 1<br>1 0 1<br>1 1 1 | F = a + b |

# ▶ EZ alderantzizko funtzioa (NOT). NOT ate logikoa

Irteera sarreraren alderantzizkoa da. Kenketa logikoa edo osagarria da. Egile edo testuaren arabera, modu ezberdinetan adieraz daiteke F = a = a' = a'

| Sinboloa  | Egia-taula              | Funtzioa         |
|-----------|-------------------------|------------------|
| a 1 F a F | a   F<br>0   1<br>1   0 | F = a = a' = a * |

# ▶ EZ-ETA funtzioa (NAND). NAND ate logikoa

AND funtzioaren funtzio osagarria da; beraz, sarrerak 1 direnean soilik, irteera 0 da.

| Sinboloa  | Egia-taula                                | Funtzioa                                                 |
|-----------|-------------------------------------------|----------------------------------------------------------|
| a F a F b | a b F<br>0 0 1<br>0 1 1<br>1 0 1<br>1 1 0 | $F = \overline{a \cdot b} = \overline{a} + \overline{b}$ |

# ► EZ-ALA funtzioa (NOR). NOR ate logikoa

OR funtzioaren funtzio osagarria da, beraz, sarrera guztiek 0 balio dutenean soilik eskuratuko da 1 irteeran.

| Sinboloa                                              | Egia-taula                                | Funtzioa                                      |
|-------------------------------------------------------|-------------------------------------------|-----------------------------------------------|
| $ \begin{array}{cccccccccccccccccccccccccccccccccccc$ | a b F<br>0 0 1<br>0 1 0<br>1 0 0<br>1 1 0 | $F = \overline{a + b} = \overline{a \cdot b}$ |

#### ▶ ALA funtzio esklusiboa (exclusive-OR edo XOR). XOR ate logikoa

Sarrera bat 1 denean soilik, irteera 1 izango da. Orokorrean, sarreran 1 kopuru bakoitia badago, XOR funtzio bateko irteerak 1 balioa izango du. Bi sarrerako XOR ateak merkaturatzen dira soilik.

| Sinboloa     | Egia-taula                                  | Funtzioa                                                     |
|--------------|---------------------------------------------|--------------------------------------------------------------|
| a =1 F a b F | a b   F<br>0 0 0<br>0 1 1<br>1 0 1<br>1 1 0 | $F = a \oplus b = \frac{}{a \cdot b + a \cdot \overline{b}}$ |

# ▶ EZ-ALA esklusibo funtzioa (exclusive-NOR edo XNOR). XNOR ate logikoa

XOR atearen funtzio osagarria da. Beraz, sarrera bat 1 denean soilik, irteera 0 izango da. Orokorrean, sarreran 1 kopuru bikoitia badago, XNOR funtzio bateko irteerak 1 balioa izango du. Bi sarrerako XNOR ateak merkaturatzen dira soilik.

| Sinboloa     | Egia-taula                                | Funtzioa                                                          |
|--------------|-------------------------------------------|-------------------------------------------------------------------|
| a =1 F a b F | a b F<br>0 0 1<br>0 1 0<br>1 0 0<br>1 1 1 | $F = \overline{a \oplus b} = \\ \overline{a \cdot b} + a \cdot b$ |

# ▶ Hiru egoerako funtzioa. Hiru egoerako atea

Hiru egoerako ateetan, irteera 0 edo 1 egoeran egoteaz gain, hirugarren egoera batean ere egon daiteke, inpedantzia altua izenekoan (Z). Egoera horretan, zirkuitua etengailu ireki bat da, eta irudian ikusten den bezala, irteera eta sarrera deskonektatuta geratzen dira.



Hiru egoerako ateko eragiketak

*EN* sarrera, maila baxuan dagoenean (L), irteera hirugarren egoeran gertatzen da, irudian ikusten den bezala.

Hirugarren egoerako irteera liburu osoan zehar agertuko da, eta bere sinboloa triangelu bat izango da, erpina beherantz duena.

Mate logikoak erabiliz egindako oinarrizko aplikazioen adibide ebatziak

Aurreko funtzio batzuk orokortzea, sarrerako hiru aldagaietarako.

# 1. adibide ebatzia

#### Hiru sarrerako AND atea

#### Hiru sarrerako XOR atea



#### 3. adibide ebatzia

#### Hiru sarrerako NOR atea



Kasu honetan, De Morganen legea aplikatuz (1. unitate didaktikoan azaldutakoa)  $F = \overline{a+b+c} = \overline{a+b+c}$ , bi ateak baliokideak direla frogatzen da. NOR atea AND atearen baliokidea da, baina sarrerak ezeztatuak ditu.

# Ate logikoak dituen zirkuitu digitala inplementatzea

Funtzio bat aplikatzea esaten dugunean, funtzio horren ekuazioa betetzen duen ate logikoak dituen zirkuitu digitala egitea esan nahi dugu.

Funtzio logiko edo egia-taula batean oinarrituta, ikusi berri ditugun ate logikoak erabiliz, zirkuitu elektroniko bat osa daiteke.

Ate logikoekin eskema elektroniko bat egin, hori aztertu eta haren funtzio logikoa ere eskuratu daiteke.

#### Ate logikoak erabiliz egindako funtzio logikoen adibide ebatziak

Funtzio bati dagokion zirkuitu logikoa aplikatzeko, sarrerako aldagaiak zehaztu behar dira, baita horietatik zein ezeztatuta dauden ere. Adibide erraz bat:

Funtzio logiko hau betetzen duen zirkuitu ate logikoduna osatzea:  $f = a \cdot \overline{b} + c$ 

#### Ebazpena

Hiru aldagai daude, eta prozedura hau jarraitu behar da:

- ✓ NOT alderantzizko atearen bitartez, *b* aldagaia ezezten da.
- ✓ a aldagaiari AND bat eginez, biderkadura logikoa eskuratzen da.
- ✓ Emaitzari bi sarrerako OR funtzioa duen *c* aldagaia gehitzen zaio.
- ✓ Horrela, irteerako funtzioa osatzen da.



Interesgarria da, irudian ageri den bezala, irteeran zein funtzio eskuratu den idaztea ate bakoitzaren ondoan.

#### 2. adibide ebatzia

Ateekin funtzio logiko hau aplikatu:  $f = (a \cdot b + c \cdot d) \cdot c$ 

#### Ebazpena

Funtzioak lau aldagai ditu (a, b, c, d), eta prozedura hau jarraitu behar da:

- ✓ Lehenbizi, bi sarrerako bi AND ate erabiliz, a·b eta c·d biderkadurak egiten dira.
- ✓ Jarraian, irteera bakoitzari bi sarrerako OR ate bat aplikatzen zaio.
- ✓ Azkenik, OR atearen irteera bi sarrerako AND ateko sarrera batera lotzen da, eta beste sarrera c aldagai ezeztatuarekin lotzen da, NOT ate baten bitartez.



Ekuazio hau egiten duen konbinaziozko zirkuitu bat egin:  $g = (\overline{a \cdot b} + c \cdot d) \cdot (a \cdot b + c)$ 

#### Ebazpena



Azken adibide bat.

#### 4. adibide ebatzia

Irudiko zirkuitua aztertu, eta hark betetzen duen funtzio logikoa eskuratu.

Analisia sarrerako aldagaietatik egiten da, eta aurreko adibideetan bezala, ate bakoitzaren irteeran eskuratutako funtzioa idazten da.



#### Ebazpena

$$h = (a+b)\cdot(\overline{a}+\overline{b})\cdot(\overline{b+c})$$

# Ate osagarrien beharra

Funtzio bat modu praktikoan inplementatzeko, beharrezkoa izango litzateke biltegian era guztietako ateak eskuragarri egotea. Horrenbeste ate mota behar ez izateko, irteera osagarriak dituzten ateak erabiltzen dira. Ate horiei esker, ate mota bakar bat (NAND edo NOR) eta De Morganen legeak erabiliz, edozein funtzio logiko eskuratu daiteke (ikus 1. unitate didaktikoa).

Irteera osagarria duten NAND eta NOR ateak erabiltzea garrantzitsua da, batez ere ate horien fabrikazioprozesua dela-eta (osagai gutxiago behar dira, eta beraz, bakunagoak dira), eta unibertsalak direlako ere bai (NAND edo NOR ateak eta De Morgan legeak erabiliz, beste edozein ate logiko mota eskuratu daitezke).

#### Ate logikoak dituzten zirkuitu integratuak

Puntu honekin bukatzeko, fabrikatzaileen ezaugarri-orrietan oinarrituta, oinarrizko funtzio konbinazionalak egiten dituzten zirkuitu integratuen azalpen labur bat egingo dugu. Oro har, bloke edo zirkuitu integratu bat mota bereko hainbat atez osatuta dago. Zirkuitu bakoitzeko ate kopurua ate bakoitzeko sarrera kopuruaren araberakoa da: beraz, sarreren eta ateen arteko harremana alderantzizkoa da. Adibidez, 7400 eta 7410 zirkuitu integratuen kasuan hori gertatzen da. Bi zirkuituek terminal kopuru bera izan arren, 7400 zirkuituak bi sarrerako lau ate ditu; eta 7410 zirkuituak, berriz, hiru ate bakarrik, baina hiru sarrerakoak.

Irudi honetan, oinarrizko funtzio konbinazionalak egiten dituzten zirkuitu integratuak ageri dira.

Ate bakoitzak zenbaki batzuk ditu.



Jarraian ageri diren zirkuitu integratu motak, eskuinean, europar sinbologiarekin adierazita daude; eta ezkerrean, berriz, zirkuitu bakoitzaren terminalak daude adierazita.





















Ikusi berri ditugun zirkuitu bakoitzak 14 terminal ditu (pin edo orratz ere esaten zaie). Zirkuitu integratu horiek DIL (Dual In Line) izeneko enkapsulatua dute. Bi elikatze-terminalak zirkuitu bereko ate guztietarako balio dute. Zirkuitu horietan guztietan, 14 terminala (Vcc) elikatze-iturriko polo positibora konektatzen da, eta masa konektatzeko 7 GND (GrouND) terminala daukate.

Irteera osagarria duten ateak erabiliz aplikatutako funtzio logikoen adibide ebatziak

Adibide hauen bidez, irteera osagarriko ate logikoen erabilera justifikatuko dugu.

#### 1. adibide ebatzia

Irteera osagarriko ateekin NOT ate bat egitea.

#### Ebazpena

NOT atea NORekin: Bi sarrerak zirkuitulaburrean konektatuz, alderantzizko ate bat lortzen da, egiataulan bi konbinazio bakarrik geratzen baitira.



NOT atea NANDekin: Bi sarrerak konektatuz, alderantzizko ate bat lortzen da.



#### 2. adibide ebatzia

NAND ateekin soilik, funtzio logiko hau aplikatu:

$$f = a \cdot \overline{b} + c$$

- $\checkmark$   $f = a \cdot b + c$  funtzio osoa bi aldiz ezeztatzen da.
- $\checkmark$   $(\overline{x+y} = \overline{x\cdot y})$  De Morgan legea aplikatzen da, eta emaitza  $f = \overline{a\cdot b\cdot c}$  izango da.
- ✓ b eta c aldagaiak ezezteko, sarrerak zirkuitulaburrean dituzten bi NAND ate erabiltzen dira.

- Bi sarrerako NAND atearekin  $a \cdot \overline{b}$  eskuratzen da.
- Bi sarrerako beste NAND atearekin, termino horren biderkadura logikoa eta c eskuratzen dira.
- ✓ Beraz, f funtzio hau eskuratuko dugu.



NAND ateekin soilik, funtzio logiko hau aplikatu:

$$f = a \cdot \overline{b} \cdot \overline{d} + b \cdot c \cdot \overline{d} + a \cdot b \cdot c$$

- $f = a \cdot b \cdot d + b \cdot c \cdot d + a \cdot b \cdot c$  funtzioa bi aldiz ezezten da,  $(x + y = x \cdot y)$  De Morgan legea aplikatuz, emaitza  $f = a \cdot \overline{b} \cdot \overline{d} \cdot b \cdot c \cdot \overline{d} \cdot \overline{a \cdot b \cdot c}$  izango da.
- ✓ B eta d aldagaiak ezezteko, sarrerak zirkuitulaburrean dituzten bi NAND ate erabiltzen dira.
- $\checkmark$  Hiru sarrerako hiru NAND ate erabiltzen dira  $a \cdot \overline{b} \cdot \overline{d}$ ,  $b \cdot c \cdot \overline{d}$  eta  $\overline{a \cdot b \cdot c}$  eskuratzeko.
- ✓ Hiru termino horien biderkadura logikoa egiteko eta f funtzioa eskuratzeko, hiru sarrerako beste NAND ate bat erabiltzen da.
- ✓ Zirkuitu hau da emaitza:



<u>Bi sarrerako</u> NAND ateak erabiliz,  $f = a \cdot \overline{b} + b \cdot c + a \cdot c$  funtzioa aplikatu.

# Ebazpena

Lehen egin dugun bezala:

- $\checkmark$   $f = a \cdot \overline{b} + b \cdot c + a \cdot c$  bi aldiz ezeztatzen da.
- $\checkmark$   $f = (a \cdot \overline{b}) \cdot (\overline{b \cdot c}) \cdot (\overline{a \cdot c})$  De Morgan legea aplikatzen da.
- ✓ Ate bat *b* ezezteko erabiltzen da; hiru ate hiru terminoak egiteko, eta beste hiru ateak, berriz, ezeztutako hiru terminoen biderkadura egiteko.
- Lehenbizi NAND funtzioa bi sarreratan aplikatzen da;  $\overline{x \cdot y}$  dela jotzen da,  $\overline{x \cdot y} = x \cdot y$  ezeztatu egiten dira eta emaitza NAND ate batera lotzen da, azkenean, irudian ikusten den bezala,  $\overline{x \cdot y \cdot z}$  emaitza eskuratu arte.



# 5. adibide ebatzia

NOR ateak erabiliz  $f = (a + b + c) \cdot (\overline{b} + c) \cdot (\overline{a} + \overline{b})$  funtzioa egin.

# Ebazpena

Batuketen biderkadura gisa dauden funtzioak hobeto aplikatzen dira NOR ateekin:

- ✓  $f = \overline{(a+b+c)\cdot(\overline{b}+c)\cdot(\overline{a}+\overline{b})}$  funtzioa bi aldiz ezeztatzen da ( $\overline{X\cdot Y} = \overline{X} + \overline{Y}$ ) De Morgan legea erabiliz.
- ✓ Beraz,  $f = \overline{(a+b+c)} + \overline{(b+c)} + \overline{(a+b)}$ ,



# 2.2 Zirkuitu digitalak kapturatu eta simulatzeko OrCAD aplikazioa

CAD-CAE-CAM sistemak ordenagailu-tresna batzuk dira, produktuen diseinua, garapena eta fabrikazioa hobetzeko. Tresna horien bitartez, teknologia informatiko egokia aplikatuz gero, produktuak azkarrago, zehatzago eta merkeago fabrikatu daitezke.

Ordenagailuz lagundutako diseinurako sistemak (CAD, ingelesezko Computer Aided Design adierazpenaren akronimoa) produktu jakin baten ezaugarrien arabera ereduak sortzeko erabil daitezke. Dimentsiodatu horiek sistema informatikoan sartu eta gorde ondoren, diseinatzaileak diseinurako ideiak askoz ere
errazago erabili eta aldatu ditzake, era horretan produktuaren garapenean aurrera egiteko. Ordenagailuz
lagundutako ingeniaritza-sistemak, edo CAE sistemak (Computer Aided Engineering) CAD sistemen
osagarriak dira, eta produktu baten funtzionamendua simulatzeko balio baitute. Sistema horri esker,
proposatutako zirkuitu elektroniko batek aurreikusitako moduan funtzionatuko ote duen egiazta daiteke.

CAD/CAE sistemak ordenagailuz kontrolatutako fabrikazio-ekipoetara konektatzen direnean, CAD/CAE/CAM sistema sortzen duten (CAM, Computer Aided Manufacturing adierazpenaren akronimoa). Fabrikaziorako ohiko kontrol-ekipoen sistemekin konparatuta, ordenagailuz lagundutako fabrikazioak abantaila nabarmenak ditu. Orokorrean, CAM ekipoei esker, eragilearen akatsak desagerrarazten dira, eta lan-eskuaren kostuak ere gutxitu egiten dira.

Diseinatzaileek, teknikariek eta ingeniariek CAD/CAE sistemen ezaugarriak aprobetxatzen dituzte, eta beren beharretarako egokitzen dituzte. Diseinatzaile batek, sistema hori erabiliz, oso era azkarrean prototipo bat sor dezake, edo produktu baten bideragarritasuna azter dezake.

Atal honetan, CAD eta CAE programa elektronikoekin trebatuko gara, bereziki *OrCAD* izeneko programa batekin: *OrCAD* zirkuitu elektronikoetako eskemak osatu eta simulatzeko programa bat da, eta liburu honetan zehar, gai ezberdinetarako erabiliko dugu. *OrCAD* programa erabiliko dugu, eta liburuarekin batera aurkituko duzun CDan demo bertsioan aurki dezakezu. Horrez gain, tutorialak ere erabiliko ditugu programaren funtzionamendua ulertzeko.

*OrCAD* Demo pakete integratua Windows ingurunean lan egiteko aplikazio batzuek osatzen dute. Zirkuitu elektriko analogikoak, digitalak eta mistoak diseinatu eta simulatzeko balio du. Eta baita zirkuituplakak (PCB) diseinatu eta garatzeko ere.

Aplikazio horiekin, zirkuitu bakoitzarentzat analisi mota ezberdinak egin daitezke.

Inguru grafiko batean, leiho eta goitibeherako menuekin lan egiten da. Komandoak saguarekin edo teklatuarekin aktiba daitezke, eta erabiltzaileak kasu bakoitzerako modu eroso eta azkarrena aukeratu dezake.

Pakete integratu osoa instalatzean, *OrCAD Demo* osatzen duten aplikazioen programak instalatzen dira disko gogorrean, zirkuitu baten simulazio analogikoa eta digitala egin ahal izateko. Aplikazio nagusiak hauek dira:

- ✓ Capture CIS Demo: Zirkuitu-eskemak (zirkuituen marrazkiak) kapturatzeko tresna da. Bertan, diseinatu eta simulatu nahi den zirkuitua editatzen da, kasu bakoitzean nahi diren osagai, konexio eta balioekin. Horrez gain, zein analisi mota egin nahi den ere aukera daiteke. Programa horrekin, aplikaziotik atera gabe, zirkuituak simulatu eta bistaratzeko programa exekuta daiteke zuzenean (hurrengo bi programekin lan egiteko derrigorrezkoa da).
- ✓ Pspice A/D Demo: Zirkuitu analogikoak, digitalak eta mistoak simulatzeko tresna da. Algoritmo sorta baten bitartez, aukeratutako analisiari dagozkion kalkulu eta eragiketak egiten ditu. Aplikazio horrek simulazioaren emaitzak fitxategi batean gordetzen ditu. Simulaziorako kalkuluak amaitu ondoren, kalkulu horren emaitzak modu grafikoan bistaratu daitezke, zirkuituko hainbat puntutako tentsio-uhinak eta korronteak osatzeko.
- ✓ **Layout Plus**: Aplikazio honi esker, zirkuitu-eskemak kapturatzeko aplikazioarekin egindako eskeman oinarrituta, zirkuitu-plakak diseinatu eta optimiza daitezke. Aplikazio horren bitartez, zirkuitu-plakak automatikoki edo eskuz ere diseina daitezke.

#### OrCAD Capture Demorekin lan egiteko metodoa

OrCAD aplikazioarekin lan egiteko, lehenbizi Capture CIS Demo aplikazioa ireki behar da (zirkuitu-eskemak kapturatzeko aplikazioa). Aplikazio horretan zirkuitu berri bat edo aldez aurretik egindako zirkuitu bat irekitzen da, gero aztertzeko.

Zirkuitu berri bat bada, lehenbizi, lan-orrian beharrezko osagai guztiak ezartzen dira, eta bakoitzari izen eta balio bat ematen zaio. Jarraian, osagaien artean beharrezko konexio edo loturak egiten dira.

Jarraian, edozein zirkuitu simulatzeko erabiltzen diren oinarrizko bi aplikazioak nola erabili azalduko dugu. Aplikazio horiek *Capture CIS Demo* (zirkuituaren eskema egiteko) eta *PSpice A/D Demo* (simulazioa egiteko) dira.

Orcad programaren Capture aplikazioa, eskema digitalak egiteko

Lehenbizi, Orcad programaren Capture aplikazioa exekutatu behar da, eta laguntza CDan aurkitu daitekeen tutorialaren bidez, aplikazio horren hainbat funtzio ikusiko ditugu. Hasteko, NAND ate logiko bat duen eskema bat egingo dugu.

CDan aurkitu daiteken tutorialak OrCAD\_Capture izena du. .Pdf eta .ppt formatuan dago. Tutorialak bi sarrerako NAND ate logiko bat duen zirkuitu baten eskema egiteko eman behar diren pauso guztiak azaltzen ditu.

Lehen ariketa OrCAD Capture tutorialean ageri den eskema bera egitea da; hau da, bi sarrerako NAND ate bat. Emaitza tutorial horretako azken orrialdean ageri dena izango da.

Ariketa hori proba izeneko karpeta batean gordeko da, C unitateko digital karpetaren barne: ,(C:\digital\proba), tutorialean ageri den bezala.

#### 2. adibide ebatzia

 $f = a \cdot \overline{b} + c$  funtzioari dagokion zirkuitu digitala egitea, hain zuzen ere, egia-taula honi dagokiona.

| а                          | b                          | С                               | f                          |
|----------------------------|----------------------------|---------------------------------|----------------------------|
| 0<br>0<br>0<br>0<br>1<br>1 | 0<br>0<br>0<br>1<br>0<br>0 | 0<br>1<br>1<br>1<br>0<br>1<br>0 | 0<br>1<br>0<br>1<br>1<br>0 |
| 1                          | 1                          | 1                               | 1                          |

Edozein ate mota erabil daiteke.

# Ebazpena

Elementu hauek erabiliko dira: 7404 zirkuitu bat NOT ate gisa, 7408 zirkuitu bat AND ate gisa, eta 7432 zirkuitu bat OR ate gisa. Emaitza irudian ageri dena da. Hiru zirkuitu integratu beharko dira: 7404 (U1A), 7408 (U2A) eta 7432 (U3A). Irudian, zirkuitu integratu bakoitzeko terminalak ageri dira.



Zirkuitua gorde, aurrerago simulazioan erabili ahal izateko.

#### 3. adibide ebatzia

 $f = a \cdot \overline{b} + c$  funtzioa egitea, ahalik eta zirkuitu integratu kopuru txikiena erabiliz.

# Ebazpena

Irteera osagarriko ateak erabili behar dira (NOR edo NAND). Adibide honetan NAND ateak erabiliko dira, hain zuzen ere, 7400 zirkuitu integratukoak (adibide hau lehenago ebatzita dago). Emaitza  $f = a \cdot b \cdot c$ izango da, eta Capture aplikazioak zirkuitu hau egingo du:



Besterik agindu ezean, Capture aplikazioak, ate bat sortzen den bakoitzean, integratu berri bat erabiltzen du. Horregatik, adibide honetan 4 integratu ageri dira (U1Atik U4Ara). Terminalak zenbakitzeko orduan integratu bakar bat erabiltzeko, U2A markatu eta gainean bi aldiz klik eginez, hurrengo pantaila agertuko da, eta han, U2Aren ordez U1B jarriko da.



7400 zirkuitu integratuak A, B, C eta D ateak dituela kontuan hartuta, eragiketa bera egin U3A U1Crekin eta U4A U1Drekin ordezteko. Zirkuitu berria horrela geratuko da:



Kasu honetan, terminalak 7400 integratu bakar bat dagozkionak izango dira. Capture aplikazioan ez dira elikatze-terminalak ageri (zirkuitu integratu honetarako, 7 eta 14 terminalak, masa eta Vcc izango lirateke, hurrenez hurren).

Ate logikoak arrazionalizatzeko beste modu bat, zirkuitua marraztu ondoren, argibideak jarraituz, zirkuitua modu automatikoan egitea da:

- Ataza-barran Window izeneko leihoa ireki.
- Proiektuaren izena duen aukera hautatu.
- Jarraian ikusten den pantaila agertzen da.
- ✓ Direktorio-zuhaitzean, .dsn luzapena duen fitxategia markatu.
- ✓ Tools leihoa irekitzen da, eta haren barruan, Anotate izenekoa.
- ✓ Pantaila horretan, Action eremuan, Unconditional reference update aukera hautatu, eta Ok botoian klik egin.
- ✓ Azkenik, eskemara itzultzeko, Page 1 hautatu.



# OrCAD Simulate Demorekin lan egiteko metodoa

Orcad Simulate tresnari esker, PSpice aplikazioaren bitartez, Orcad Capture aplikazioarekin sortutako zirkuitu elektronikoak simula daitezke.

Zirkuitu baten simulazioa egiteak, sarrerako baldintza zehatz batzuetarako irteera-balioa eskuratzea esan nahi du. Beraz, Capturekin egindako zirkuitu baten simulazioa egiteko, sarreretan balio edo estimulu batzuk aplikatu behar dira. Tresna informatiko horren barne, sarreretan seinale zehatz batzuk aplikatzeko hainbat metodo daude.

Orcadek daukan aukera bat sarrerako estimulu horiek Digclock edo erloju digitala izeneko tresnarekin eskuratzea da. Digclock tresnak pultsu karratuak sortzen ditu periodikoki, eta parametro hauek erabiltzen ditu:

OFFTIME: Denbora adierazten du; periodo batean, seinalea maila baxuan dagoela esan nahi du. Bertan lehenetsitako balioa 0,5 ns da.

- ✓ ONTIME: Denbora adierazten du; periodo batean, seinalea maila altuan dagoela esan nahi du. Bertan, lehenetsitako balioa 0,5 ns da.
- ✓ DELAY: Atzerapena adierazten du; hau da, aurreko bi parametroekin zehaztutako seinale periodikoa igortzen hasteko zenbat denbora igarotzea nahi den. Bertan, lehenetsitako balioa zero da.
- ✓ STARTVAL eta OPPVAL: STARTVAL=0 eta OPPVAL=1 dira lehenetsitako balioak,
- ✓ Seinale periodikoa maila altuan hasten da. STARTVAL=1 eta OPPVAL=0 balioak esleituta, seinalea maila baxutik igortzen hasten da, irudian ageri den bezala.



#### DiD

Digclock pultsu karratuen sorgailua SOURCE (iturria) izeneko bibliotekan dago kokatuta, eta bertan, beste estimulu analogiko eta digitalak ere badaude.

OrCAD PSpice aplikazioaren bitartez simulazioak egiteko, erlojuak (DigClock) erabiltzen dira, erloju horiek sarreretako konbinazio bitarrak eskuratzeko behar diren estimulu guztiak baitituzte, egia-tauletan gertatzen den bezala.

Sarrerako aldagaiak bi badira: a (pisu gehienekoa) eta b (pisu gutxienekoa). B sarrerako sorgailua, lehenetsitako balioan uzten da; hau da, 0.5 ns (irudian useg) maila baxuan eta 0.5 ns maila altuan. A aldagaiari balio bikoitza ematen zaio; hau da, 1 ns maila baxuan eta 1 ns maila altuan. Era horretan, grafikoan ageri den bezala, egia-taulako konbinazio bitarren kronograma baliokideak eskuratzen dira. Maila baxuan seinaleak igortzen hasteko, STARTVAL balioa 1ean jartzen da, eta OPPVAL balioa, berriz 0an.



Sarrerako aldagai gehiago erabiltzen direnean, pisu gutxieneko aldagaitik hasita, erlojuko mailen balioak bikoiztu egiten dira. Adibidez: "c" 1ms maila altua eta 1ms maila baxua, "b" 2ms maila altua eta 2ms maila baxua eta "a" 4ms maila altua eta 4ms maila baxua. Baldin eta pisu handieneko edo esangura handieneko bita (MSB) "a" bada, eta esangura gutxienekoa (LSB) "c" bada.

Diseinuaren eraginez beharrezkoa ez bada, ez da komenigarria pultsuetan milisegundoak baino balio handiagoak erabiltzea. Denbora handitzen bada, programak egin beharreko kalkulu kopurua eta handitu egiten da; eta beraz, denbora gehiago behar du simulazioa egiteko.

Zirkuituaren simulazioa egiteko, Capture programatik bertatik PSpice A/D Demo aplikazioa irekitzen da, era horretan, seinaleen uhina bistaratzeko.

Orcad\_Pspice tutorialean, Orcad\_Capture tutorialean diseinatutako eskemaren simulazioa egiten da, eta Capture CIS aplikazioarekin egindako eskemak simulatzeko erabili behar diren pantailetatik ibilbide bat egiten da.

Zirkuitu digitalak simulatzeko Orcad programaren PSpice aplikazioaren bidez ebatzitako

# 1. adibide ebatzia

Tutorialeko adibidea simulatu, bertan zehazten diren pausoak jarraituz.

Aldez aurretik gordetako fitxategia erabili.

#### Ebazpena



Simulazioa ongi dagoela egiaztatu, kronogramak aurreikusitako egia-taula betetzen ote duen ikusi.

Simulazioa egitean, akats bat dagoela agertzen bada, zer akats den ikusteko, ataza-barrako Window aukera hautatu eta Session Log orria aukeratu.

Simulazioa ez bada aurreikusitakoa, arrazoi hauetako batengatik izan daiteke:

- ✓ Simulazioan, marra bat gorria bada, behar bezala zehaztuta ez dagoela esan nahi du. Puntu horretan, konexioak edo loturak ongi ote dauden egiaztatu behar da.
- ✓ Osagai baten terminalean laukitxo gris bat ageri bada, konexioa gaizki eginda dagoela esan nahi du. Osagai bat kableatzeko, sagua erabiliz, konexioa laukitxo grisera eraman behar da, biribil gorri bat agertu arte. Momentu horretan, sagua askatu.
- ✓ Bi kable gurutzatzean, loturan puntu bat agertzen denean, ongi konektatuta daudela esan nahi du. Lotura markatu nahi bada, *Place* menuko *Junction* aukera hautatu.



#### 2. adibide ebatzia

Aurreko ataleko 2. adibideko simulazioa egin.

#### Ebazpena

Lehen gordetako eskema hartzen da oinarritzat. Hiru aldagai erabili behar dira. Beraz, SOURCE bibliotekan hiru Digclock erabili behar dira.



Simulaziorako prestatutako zirkuitua, hiru erlojuzkoa, horrelakoa da:



Simulazioa horrelakoa izango da.



Kronograma egia-taularekin bat datorren egiaztatu.

# 2.3 Funtzio logikoak sinplifikatzeko Karnaugh metodoa

Jarraian, maila teorikoan (sinplifikazio-metodoak) eta maila praktikoan (ahalik eta zirkuitu integratu gutxien erabiltzea) ate logikoko zirkuitu digitalak minimizatzen ikasiko dugu.

# Karnaugh metodoa (prozedura)

Errealitatean, osagarri gutxiago erabili behar diren heinean, zirkuituaren diseinua hobeagoa izango da, arrazoia hauek direla eta:

- ✓ Osagarri gutxiago dituenez, energia gutxiago kontsumituko du.
- ✓ Ekipoetan aurreztean, kostua ere gutxitu egiten da.
- ✓ Egin beharreko zirkuitua fisikoki ere txikiagoa da.
- ✓ Konplexutasun gutxiago duenez, akats gutxiago izango ditu; eta beraz, fidagarriagoa izango da.

Beraz, emaitzako funtzioan edozein sinplifikazio egiten bada, diseinua optimizatuagoa izango da.

Funtzio bitarrak sinplifikatzeko hainbat metodo daude: alde batetik, taula bidezkoen artean *Karnaugh* eta *Veitch* metodoak dira aipagarriak; eta zenbaki bidezkoetan, *Quine-McCluskey* metodoa. Atal honetan *Karnaugh* metodoa aztertu eta ikasiko dugu.

Karnaugh sinplifikazio-metodoaren prozedura, *Karnaugh-en mapetan* oinarritutako metodo grafikoa bat da. taula bidezkoa.

Mapa horiek laukiz osatutako taulez osatuta daude. Lauki horietako bakoitzak termino kanoniko bat adierazten du. Taula horiek bi (a,b), hiru (a,b,c) eta lau (a,b,c,d) aldagaietarako bakarrik erabiliko dira, hau da, irudian ageri direnetarako soilik. Kasu guztietan, pisu handieneko aldagaia a izango da.

Irudian bi eta hiru aldagaiko mapak ageri dira: lehenengoak 4 gelaxka edo lauki ditu; eta bigarrenak, 8.



Hurrengo irudian, 4 aldagaitarako Karnaugh-en mapa (16 lauki), eta lau aldagaitarako egia-taula ageri dira (lauki edo gelaxka bakoitzean ageri den zenbakia bat dator egia-taulan posizio berean dagoen balio bitarrarekin, irudi honetan ikusten den bezala).

|        |    |    |    |    | Decimal  | ABCD               |
|--------|----|----|----|----|----------|--------------------|
|        |    |    |    |    | 0<br>1   | 0000               |
|        |    |    |    |    | 2        | 0010               |
|        |    |    |    |    | 3        | 0011               |
|        |    |    |    |    | 4        | 0100               |
|        |    |    |    |    | 5        | 0 1 0 1            |
| CD\ AE |    |    |    |    | 6        | 0110               |
|        | 00 | 01 | 11 | 10 | 7        | 0111               |
| 00     | 0  | 4  | 12 | 8  | 8        | 1000               |
|        |    |    |    |    | 9        | 1001               |
| 01     | 1  | 5  | 13 | 9  | 10<br>11 | 1010<br>1011       |
| 11     | 3  | 7  | 15 | 11 | 12<br>13 | 1 1 0 0<br>1 1 0 1 |
| 10     | 2  | 6  | 14 | 10 | 14<br>15 | 1110<br>1111       |
|        |    |    |    |    | '        |                    |

Ohartu zaitez mapetako sekuentzia ez datorrela bat zenbaketa bitarrarekin; horren ordez 00, 01, 11, 10 da. Horren arrazoi bakarra da aldagai baten balioa aldatu egiten dela gelaxka baten eta ondokoen artean. Beraz, aldameneko termino kanonikoak adierazten dituzte (bit bakar batean soilik dira ezberdinak), eta horregatik sinplifika daitezke.

#### 1eko taldeak sinplifikatzeko arauak

Taldeak 1ez soilik osatutakoak dira. Horrek esan nahi du talde horiek ezin dutela 0rik izan.



Taldeak horizontalean eta bertikalean soilik egin daitezke.



Talde horiek 2<sup>n</sup> elementu dituzte; hau da, talde bakoitzak 1, 2, 4, 8 bateko izango dituzte.



Adibidean ikusten den bezala, talde bakoitzak ahalik eta handiena izan behar du.



Ez da araurik hautsi, baina emaitza ez dago optimizatuta

1 guztiek gutxienez talde baten barne egon behar dute, nahiz eta talde baten baino gehiagoren barne egon daitezkeen.



Taldeak gainjarri egin daitezke.



Taldeak taulako ertzetako gelaxkekin ere osa daitezke, era horretan, hurrengo irudian ageri den bezala, beheko aldea goikoarekin lotzeko, eta ezkerrekoa eskuinekoarekin.



Ahalik eta talde kopuru txikiena eskuratu behar da, betiere aipatu berri ditugun arauak hausten ez badira. Hau da, talde kopuruak ahalik eta txikiena izan behar du.

#### Funtzioa eskuratzea (Metodoa)

Irudiko maparen kasuan, talde baten barne ez dauden 1ak sinplifikatu ezin direla kontuan hartuz, terminoak sinplifikatuta ateratzen direla ikusten da.

Talde bakoitzetik termino bat ateratzen da, eta beraz, talde bakoitzean balioa edukitzen jarraitzen duten aldagaiak hartuko dira soilik. Aldagaiak 1 balio badu, baieztatu egingo da; eta 0 balio badu, berriz, ezeztatu egingo da.



Funtzio sinplifikatua hau izango da:  $F = \overline{B} \cdot \overline{C} + \overline{A} \cdot \overline{C} \cdot \overline{D} + \overline{A} \cdot B \cdot C \cdot D$ 

Atal honetan 1eko taldeak sinplifikatzen ikasi dugu, eta sinplifikazio horien emaitza biderkaduren batuketa bat izango da. 0en taldeak sinplifikatzeko, antzeko prozedura bat erabiltzen da. Baina liburua laburregia da prozedura hori azaltzeko; beraz, ikus bibliografia.

Oharra: Liburu honekin batera daukazun CDan, Karnaugh Minimizer aplikazio informatiko bat dago, funtzio logikoak gehienez 4 bitera sinplifikatzeko.

# Funtzio logikoak sinplifikatzeko Karnaugh metodoaren adibide ebatziak

Metodo hau mintermekin bakarrik erabiliko da (biderkadura terminoak). Hau da, funtzio baten 1ak bakarrik erabiliz.

#### 1. adibide ebatzia

Funtzio hau Karnaugh-en mapa batean adierazi eta sinplifikatu:

$$f = \overline{a \cdot b} + \overline{a \cdot b} + \overline{a \cdot b}$$

#### Ebazpena

Egia-taula hau izango da:

| а | b | f |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

Mapak hiru gelaxka izango ditu, eta horrelakoa izango da:



- ✓ 1 taldea a'·b' eta a·b' terminoekin dator bat. Talde bakoitzean, errepikatzen ez diren aldagaiak ezabatu egingo dira. Kasu honetan, b' izango da terminoa.
- ✓ Arrazoi bera dela eta, 2 taldean a' izango da terminoa.
- $\checkmark$   $f = \overline{a \cdot b}$  De Morgan legea aplikatuz, funtzio sinplifikatua  $f = \overline{a} + \overline{b}$  izango da.

#### 2. adibide ebatzia

Funtzio hau Karnaugh-en mapa batean adierazi eta sinplifikatu:

$$f = a \cdot b \cdot c + a \cdot b \cdot c + a \cdot b \cdot c + a \cdot b \cdot c$$

#### Ebazpena

Egia-taula egin:

| а | b | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |

Zortzi gelaxkako mapa bat egin, eta bertan 1ak ezarri.



- ✓ 1 taldea a·b·c' eta a·b·c terminoekin dator bat. Errepikatzen diren aldagaiak a·b dira.
- ✓ 2 taldean, terminoak  $a \cdot b \cdot c$  eta  $a \cdot b' \cdot c$  dira. Errepikatzen diren aldagaiak  $a \cdot c$  dira.
- ✓ 3 taldea ezin da sinplifikatu, eta beraz, terminoa a'·b'·c' izango da.
- ✓ Funtzio sinplifikatua hau izango da:

$$f = a \cdot b + a \cdot c + \overline{a} \cdot \overline{b} \cdot \overline{c}$$

Funtzio hau Karnaugh-en mapa batean adierazi eta sinplifikatu:

$$f = \overrightarrow{a \cdot b \cdot c \cdot d} + \overrightarrow{a \cdot b \cdot c \cdot d} + \overrightarrow{a \cdot c \cdot d} + \overrightarrow{a \cdot c} + \overrightarrow{a \cdot b \cdot c \cdot d} + \overrightarrow{a \cdot b \cdot c \cdot d} + \overrightarrow{a \cdot b \cdot c \cdot d} + \overrightarrow{a \cdot b \cdot c \cdot d}$$

# Ebazpena

Lehenik eta behin,  $a \cdot c \cdot d = a \cdot b \cdot c \cdot d + a \cdot b \cdot c \cdot d$  ekuazioan sarrera-aldagai guztiak ez dituzten terminoak osatzen dira,  $a \cdot c = a \cdot b \cdot c \cdot d + a \cdot b \cdot c \cdot \overline{d} + a \cdot \overline{b} \cdot c \cdot d + a \cdot \overline{b} \cdot c \cdot \overline{d}$ 

Karnaugh-en mapak 16 gelaxka izango ditu, eta horrelakoa izango da:



- ✓ 1 taldeak a'b'c'd', a'bc'd', abc'd' eta ab'c'd' terminoak ditu barne. Errepikatzen diren bakarrak c'd' dira.
- ✓ 2 taldea (a'b'c'd', a'b'c'd, a'b'cd eta a'b'cd') a'b' bihurtuko da.
- ✓ 3 taldea (abcd, ab'cd, abcd' eta ab'cd') sinplifikatu ondoren, ac izango da emaitza.
- ✓ Emaitza funtzio hau izango da:

$$f = \overline{a \cdot b} + \overline{c \cdot d} + a \cdot c$$

# 4. adibide ebatzia

Egia-taulan oinarrituz, funtzio sinplifikatua eskuratu:

| Α                                                                  | В                                                                            | С                                                                                 | D                                                                       | F                                                                       |
|--------------------------------------------------------------------|------------------------------------------------------------------------------|-----------------------------------------------------------------------------------|-------------------------------------------------------------------------|-------------------------------------------------------------------------|
| 0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1<br>1 | 0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1 | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>1 | 0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0 | 1<br>0<br>1<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>0<br>1<br>0<br>1<br>0 |
|                                                                    |                                                                              |                                                                                   |                                                                         |                                                                         |

#### Ebazpena

Adibide honetan, lau 1eko bi talde hartzen dira. Talde bat lau ertzetako 1ek osatuko dute.



Funtzio sinplifikatua hau izango da:

$$F = a\overline{d} + \overline{b}\cdot\overline{d}$$

# Funtzio amaitu gabeak

Noizean behin, sarrerako aldagaien konbinazio bitar batzuetan, funtzio jakin batzuek 0 balioa edo 1 balioa har dezakete. Hori bi arrazoi direla-eta gerta daiteke:

- ✓ Konbinazio horiek eman ezin direlako.
- ✓ Aplikazioaren diseinurako ez duelako axola.

Funtzioaren egia-taulan, balio horiek (X), (\*), edo (?) sinboloarekin adierazten dira. Funtzioa sinplifikatzerako orduan, balio horiek komodinak izango dira: hau da, sinplifikaziorako komeni denaren arabera, balio hori 1 ala 0 izango da.

Funtzio bat zehaztugabetzat jotzen da, baldin eta sarrerako aldagaietako konbinazio jakin batzuetarako zehaztuta ez badago.

Adibidez: 31 eguneko hilabeteak zehaztu ahal izateko: 1 eta 12 arteko balio hamartarrei dagozkien irteerak bakarrik daude zehaztuta, irteeran 0 ala 1 balioa izango dute. Gainontzeko konbinazio bitarrek (0, 13, 14 eta 15) ez dute balio zehatzik. Egia-taulan, konbinazio horiek X batekin adieraziko dira.

Funtzio horiek sinplifikatzeko, Karnaugh-en mapan, balio horri dagokion gelaxkan "X" bat jartzen da, eta "X" horiekin taldeak sortuko dira, 1eko taldeak sortu behar badira soilik.

Funtzio amaitu gabeen adibide ebatziak

Egia-taulan oinarrituz, funtzio sinplifikatua eskuratu:

| а | b | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | X |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | X |

# Ebazpena

Zortzi gelaxkako mapa bat egin, eta bertan 1ak eta Xak ezarri.



X horietako bati 1 balioa eman, eta era horretan lau 1eko taldea sortu. Beste Xari 0 balioa ematen zaio. Funtzio sinplifikatua hau izango da:  $f = c + \overline{a \cdot b}$ 

- Zirkuitu integratuak dituzten funtzio logikoen adibide ebatziak
- 1. adibide ebatzia

Funtzio hau aplikatu eta azaldutako zirkuitu integratuekin egitea:

$$F = a \cdot b + a \cdot c + a \cdot b \cdot c + a \cdot b$$

# Ebazpena

Aplikatzeko:

- ✓ Sinplifikatu:  $F = a + \overline{b} \cdot c$
- $\checkmark$   $F = a + \overline{b} \cdot c = \overline{a} \cdot (\overline{b} \cdot c)$  De Morgan erabiliz
- ✓ 7400 zirkuitu integratu batean, lau ateak erabiliz, eskema hau geratuko litzateke:



√ 7 terminalean masa konektatu behar da, eta 14 terminalean 5 volteko tentsioa, zirkuitu integratua elikatzeko.

#### 2. adibide ebatzia

Ahalik eta zirkuitu integratu kopuru txikienarekin, motor baten kontrol-gailua diseinatu, *a, b* eta *c* pultsadoreak dituena. Gailu horrek baldintza hauek bete behar ditu:

- ✓ Hiru pultsadoreak sakatzean, motorra aktibatu egiten da.
- ✓ Edozein bi pultsadore sakatzean, motorra aktibatu eta arrisku-lanpara pizten da.
- ✓ Pultsadore bakar bat sakatzen bada, motorra ez da aktibatzen, baina arrisku-lanpara pizten da.
- ✓ Pultsadore bat ere sakatzen ez bada, motorra eta lanpara desaktibatuta daude.

#### Ebazpena

Bloke funtzionala marraztu. Esakunea ikusita, badakigu hiru sarrera (pultsadoreak) eta bi irteera (motorra eta argia) eduki behar dituela.



✓ Esakunea kontuan hartuta, aplikatu beharreko zirkuituaren egia-taula hau izango da:

| а                               | b                                    | С                               | M                               | L                               |
|---------------------------------|--------------------------------------|---------------------------------|---------------------------------|---------------------------------|
| 0<br>0<br>0<br>0<br>1<br>1<br>1 | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>1 | 0<br>1<br>0<br>1<br>0<br>1<br>0 | 0<br>0<br>0<br>1<br>0<br>1<br>1 | 0<br>1<br>1<br>1<br>1<br>1<br>0 |

Irteerako ekuazioak sinplifikatzeko, Karnaugh-en mapak aplikatu ondoren, mapa hauek eskuratzen dira:





Hortik:  $M = a \cdot b + b \cdot c + a \cdot c$  eta  $L(1) = \overline{a \cdot c} + \overline{b \cdot c} + \overline{a \cdot b}$  edo  $L(2) = \overline{a \cdot b} + \overline{a \cdot c} + \overline{b \cdot c}$ 

L aldagaiak bi emaitza ditu. Bat bakarrik erabiltzen da, esaterako L(1) funtzioa.

Zirkuitua ahalik eta integratu kopuru txikienarekin egiteko, pauso hauek eman behar dira:

- ✓ Bi ekuazioei De Morgan legea aplikatzen zaie, eta emaitza hau lortzen da:  $M = \overline{a \cdot b \cdot b \cdot c \cdot a \cdot c}$  eta  $L = \overline{a \cdot c \cdot b \cdot c \cdot a \cdot b}$ . Era horretan, NAND ateak bakarrik erabili behar dira.
- ✓ Sarrera gehien dituzten ateekin hasi behar da. Ekuazio bakoitzeko biderkadura ezeztatzeko, hiru sarrerako bi NAND ate behar dira. (CI) 7410 zirkuitu integratu bat behar da, eta ate bat sobran geratzen da.
- ✓ Termino bakoitzerako bi sarrerako 6 NAND ate behar dira. Bi CI 7400 erabili behar dira, eta bi ate sobran geratzen dira.
- ✓ Azkenik, sarrerako aldagaiak ezeztatu behar dira. Hiru NAND ate sobran geratzen direnez, sarreretan zirkuitulaburrak eginez, alderantzizko ateak eskuratzen dira.
- ✓ Azkenean, zirkuitu hau lortuko dugu:



Lau detektagailuko  $(a, b, c \ y \ d)$  alarma-sistema bat eraiki. Sistema horrek baldintza hauek bete beharko ditu:

- ✓ Hiru edo lau detektagailuak aktibatzean, sistema aktibatuko da.
- ✓ Bi detektagailu aktibatzen badira, sistema aktiba daiteke ala ez.
- ✓ Detektagailu bat edo bat ere ez aktibatzen bada, sistema ez da aktibatuko.
- ✓ Segurtasun-arrazoiak direla eta, sistema aktibatu egingo da a=0, b=0, c=0 eta d=1 direnean.

# Ebazpena

Bloke funtzionala marraztu:



# Egia-taula egin:

| а                                         | b           | С                     | d                                    | F                                                        |
|-------------------------------------------|-------------|-----------------------|--------------------------------------|----------------------------------------------------------|
| 0                                         | 0           | 0                     | 0                                    | 0                                                        |
| 0                                         |             | 0                     | 1                                    | 1                                                        |
| 0                                         | 0           | 0<br>1                | 0                                    | 0                                                        |
| 0                                         | 0<br>0<br>0 | 1                     | 1                                    | X                                                        |
| 0                                         | 1           | 0                     | 0                                    | 0                                                        |
| 0                                         | 1           | 0                     | 1                                    | X                                                        |
| 0                                         | 1           | 1                     | 0                                    | X                                                        |
| 0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1 | 1           | 1                     | 1<br>0<br>1<br>0<br>1<br>0<br>1<br>0 | 1                                                        |
| 1                                         | 1<br>0<br>0 | 1<br>0                | 0                                    | 0                                                        |
| 1                                         | 0           | 0                     | 1                                    | X                                                        |
| 1                                         | 0           | 1                     | 0                                    | X                                                        |
| 1                                         | 0           | 1                     | 1                                    | 1                                                        |
| 1                                         | 1           | 0                     | 0                                    | X                                                        |
| 1<br>1<br>1<br>1<br>1                     | 1<br>1<br>1 | 1<br>1<br>0<br>0<br>1 | 0<br>1<br>0<br>1<br>0                | 0<br>1<br>0<br>X<br>0<br>X<br>1<br>0<br>X<br>1<br>1<br>1 |
| 1                                         | 1           | 1                     | 0                                    | 1                                                        |
| 1                                         | 1           | 1                     | 1                                    | 1                                                        |

✓ Karnaugh Minimizer programa erabiliz, biderkadurak gehitu. Emaitza hau izango da:  $F = a \cdot b + d$ . De Morgan legea erabiliz:  $F = \overline{\overline{a \cdot b + d}} = \overline{(\overline{a \cdot b}) \cdot \overline{d}}$ . Zirkuitua horrela geratuko da:



- ✓ Irudian ikusten den bezala, kasu honetan, c detektagailua ez da beharrezkoa.
- ✓ 7400 txip bat erabiltzen da, eta bertan ate bat geratzen da soberan.
- Zirkuitu integratuari elikatze-iturria gehitu behar zaio.

# 2.4 Aplikazio praktikoa: OrCAD programarekin, ate logikoak dituen oinarrizko zirkuitu bat aztertu, kapturatu eta simulatzea

Lan horretan, bi atal bereizi daude:

- ✓ Aplikazioa paperean garatzea.
- ✓ Tresna informatikoen bitartez, eskema elektronikoa kapturatu eta simulatzea.

#### Aplikazioa paperean garatzea

Zirkuitu logiko atedun bat aplikatzea, ahalik eta integratu kopuru txikienarekin. Zirkuitu horrek esaldi honetan aipatzen dena islatu behar du:

"Hiru kidek osatutako epaimahai batek hautagai baten azterketa ebaluatu behar du. Hautagaiak azterketa gaindituko du, baldin eta epaimahaiak aldeko bi edo hiru boto ematen baditu soilik. Botoa emateko, epaimahaikide bakoitzak etengailu bat dauka (A, B, eta C). Etengailua sakatzen badute (etengailua=1), aldeko botoa ematen dute, eta sakatzen ez badute (etengailua=0), ezezko botoa ematen dute".

Aplikatu zirkuitu logiko bat, aipatutako funtzioa betetzen duena eta hautagaiak azterketa gainditu duen edo ez duen zehazten duena.

Epaimahaikideen hiru etengailuak (A, B eta C) sarreratzat joz, egin funtzioaren egia-taula, minimizatu eta aplikatu. Horretarako, erabili lehen aipatutako zirkuitu integratuak.

Esakunean oinarrituta, egia-taula egiten da. Karnaugh-en metodoa edo *Karnaugh Minimizer* aplikazio informatikoa erabiliz, funtzioa sinplifikatzen da. De Morgan teorema aplikatzen da, funtzio logikoa NAND ala NOR ate motak bakarrik erabiliz eskuratzeko. Azkenik, zirkuitua aplikatzen da, ahalik eta integratu kopuru txikiena erabiliz.

#### Ebazpena

 $F = \overline{A \cdot B} \cdot \overline{B \cdot C} \cdot \overline{A \cdot C}$ 

# Tresna informatikoen bitartez, eskema elektronikoa kapturatu eta simulatzea

Orcad programako Capture aplikazioaren bitartez, funtzioan oinarrituta eskuratutako zirkuitua marraztu. Jarraian, programa bereko PSpice aplikazioaren bitartez, zirkuitua simulatu.

Simulazioaren bidez, eragiketaren emaitzak zuzenak direla egiazta daiteke. Emaitza okerra bada, akatsak bilatu behar dira, nahi den irteera lortu arte.





a b c F

# 2.5 Autoebaluazioa

# 2.1 ariketa

Egin sarrerako hiru aldagaietako NAND, OR eta XNOR ateen egia-taulak.

 $F = \overline{a} \cdot b \cdot c$ 





# 2.2 ariketa

Bi sarrerako NAND ateetan oinarrituz, eskuratu edozein ate mota (NOT, AND, OR eta NOR). Erabili  $(\overline{a+b}=\overline{a}\cdot\overline{b})$  De Morgan legea.

# Ebazpena



# 2.3 ariketa

Eskuratu irudiko zirkuituari dagokion funtzio logikoa:



$$f_1 = (a \cdot b + c) \cdot (c + d)$$

# 2.4 ariketa

Aplikatu funtzio logiko hau ate logikoekin:

$$f_2 = b \left[ \overline{(a+c)} + d \right] + c \cdot d$$

# Ebazpena



# 2.5 ariketa

Aplikatu funtzio logiko hau ate logikoekin:

$$f_3 = a \cdot \overrightarrow{b} \cdot \overrightarrow{d} + b \cdot c \cdot \overrightarrow{d} + a \cdot b \cdot c + a \cdot c + \overrightarrow{a} \cdot c \cdot \overrightarrow{d} + \overrightarrow{a} \cdot \overrightarrow{b} \cdot \overrightarrow{d}$$



# 2.6 ariketa

Aplikatu  $f = a \cdot \overline{b} + c$  funtzio logikoa NAND ateekin.

# Ebazpena



# 2.7 ariketa

Egin  $f = a \cdot \overline{b} \cdot d + a \cdot b \cdot c + a \cdot \overline{c}$  funtzioa betetzen duen zirkuitua.

# Ebazpena



# 2.8 ariketa

Sinplifikatu ekuazio hau:

$$f = \overline{a \cdot b \cdot c} + \overline{a \cdot c \cdot d} + b \cdot d$$

# Ebazpena

$$f = a \cdot c + b \cdot d$$

# 2.9 ariketa

Sinplifikatu ekuazio hau:

$$f = \overline{c \cdot d} + \overline{a \cdot b \cdot c \cdot d} + \overline{a \cdot b \cdot c \cdot + a \cdot b \cdot c}$$

$$f = \overline{a} \cdot \overline{b} + \overline{a} \cdot c + \overline{c} \cdot \overline{d}$$

#### 2.10 ariketa

Egia-taulan oinarrituz, eskuratu funtzio sinplifikatua:

| а                                         | b | С                          | d                                                             | F                                    |
|-------------------------------------------|---|----------------------------|---------------------------------------------------------------|--------------------------------------|
| 0                                         | 0 | 0                          | 0                                                             | 0                                    |
| 0                                         |   | 0                          | 1                                                             | 0                                    |
| Õ                                         | 0 | 0<br>1                     | Ó                                                             | 1                                    |
| 0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1 | 0 | 1                          | 0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0 | 0<br>0<br>1<br>1                     |
| 0                                         | 1 | 0                          | 0                                                             | 1                                    |
| 0                                         | 1 | 0<br>0<br>1                | 1                                                             | 1<br>1                               |
| 0                                         | 1 | 1                          | 0                                                             | 1                                    |
| 0                                         | 1 | 1                          | 1                                                             | 1                                    |
| 1                                         | 1 | 0                          | 0                                                             | 0                                    |
| 1                                         | 0 | 1<br>0<br>0                | 1                                                             | 1<br>0<br>0<br>1<br>0<br>1<br>0<br>1 |
|                                           | 0 | 1                          | 0                                                             | 1                                    |
| 1                                         | 0 | 1                          | 1                                                             | 0                                    |
| 1<br>1<br>1<br>1<br>1                     | 1 | 1<br>1<br>0<br>0<br>1<br>1 | 0                                                             | 1                                    |
| 1                                         | 1 | 0                          | 1                                                             | 0                                    |
| 1                                         | 1 | 1                          | 0                                                             | 1                                    |
| 1                                         | 1 | 1                          | 1                                                             | 0                                    |

Ebazpena

$$F = \overline{a \cdot b} + \overline{a \cdot c} + c \cdot \overline{d} + b \cdot \overline{d}$$

# 2.11 ariketa

Jolas-makina batek, bolak igarotzen duen plataforman, a, b, c eta d argizko etengailuak ditu, bola jokoan dagoenean aktiba daitezkeenak.

Zirkuitu integratu komertzialak erabiliz, diseinatu zirkuitu bat. Zirkuitu horretan, 4, 5, 8, 9, 11, 13 edo 15 zenbaki hamartarren baliokide bitarren konbinazioen etengailuak sakatzean, jokalariari doako bola bat eman behar zaio. Bola beraren jokaldiak irauten duen bitartean etengailuak sakatuta geratzen direla jotzen da. Pisu gehieneko etengailua a etengailua da.

Ebazpena: NAND ateak erabiliz.

$$F = \overline{a \cdot d} \cdot \overline{a \cdot b \cdot c} \cdot \overline{a \cdot b \cdot c}$$

