## CMOS Inwerter - Kontynuacja

Student Seweryn Wasilewski

Nr Albumu 160128 PTCID 15

Kierunek Inforamtyka

Wydział Wydział Informatyki i Teleinforamtyki

Laboratoria 3

## Schematy Układów:



Rysunek 1: Inwerter zbudowany z tranzysotró N\_50n i P\_50n dla napięcia VDD = 1[v]



Rysunek 2: Inwerter zbudowany z tranzystorów  $N_1u$  i  $P_1u$  dla napiecia VDD = 5[v]

# Wyniki Symulacyjne:



Rysunek 3: Wynik sumluacyjny dla układu z rysunku 1



Rysunek 4: Wynik symulacyjny dla układu z rysunku 2

Wyjaśnij co oznaczają oznaczenia V<sub>IL</sub>, V<sub>IH</sub>, V<sub>IH</sub>, V<sub>OH</sub>.

• V<sub>IL</sub> (Input Low Voltage): Jest to maksymalne napięcie wejściowe, przy którym wyjście inwertera jest nadal interpretowane jako logiczne "1" (czyli w stanie wysokim, VOH). Innymi słowy, jest to punkt, przy którym tranzystor M2 (PMOS) zaczyna się przewodzić, a M1 (NMOS) jeszcze się nie włącza w pełni.

- *V*<sub>IH</sub> (Input High Voltage): Jest to minimalne napięcie wejściowe, przy którym wyjście inwertera przełącza się na stan niski (VOL, czyli logiczne "0"). Po przekroczeniu tego napięcia tranzystor M1 (NMOS) w pełni przewodzi, a M2 (PMOS) jest wyłączony.
- *V<sub>OL</sub>* (Output Low Voltage): Jest to napięcie wyjściowe, które inwerter generuje, gdy wejście jest w stanie logicznym wysokim (a tranzystor NMOS przewodzi).
- *V<sub>OH</sub>* (Output High Voltage): Jest to napięcie wyjściowe generowane przez inwerter, gdy wejście jest w stanie logicznym niskim (a tranzystor PMOS przewodzi).

#### Inverter Switching Point - napięcie VSP

$$\begin{aligned} V_{SP} &= \frac{\sqrt{\frac{\beta_n}{\beta_p}} \cdot V_{THN} + (VDD - V_{THP})}{1 + \sqrt{\frac{\beta_n}{\beta_p}}} \\ \beta_n &= k_n' \frac{W_n}{L_n} \\ \beta_p &= k_p' \frac{W_p}{L_p} \end{aligned}$$

gdzie  $k'_n$  i  $k'_p$  jest wyliczane ze wzoru:

$$k' = \mu \cdot C_{ox}$$

$$C_{ox} = \frac{\varepsilon_{ox}}{t_{ox}} = \frac{\varepsilon_0 \cdot \varepsilon_r}{t_{ox}}$$

**Inwerter - tranzystor N\_1u i P\_1u** : dla tego typu tranzystora  $\beta_n$ ,  $\beta_p$  będący parametrami transkonduktancji oraz  $V_{THP}$ ,  $V_{THN}$  będącymi napięciami progowymi tranzystorów można odczytać z pliku cmos.txt .

Po podstawieniu tych wartości do wzoru powyższego wzoru:

$$V_{SP} = 2,666729559[V]$$

### Inwerter - tranzystor N 50n i P 50n :

## dla N\_50n: vth0 = 0.22 - $V_{THN}$ = 0.22[V] toxe = 1.4e-009 - $t_{ox}$ = 0.0000000014[m] u0 = 0.032 - $\mu$ = 0.032[ $\frac{m^2}{V}$ ] VDD = 1[V] $W_n$ = 50[nm] $L_n$ = 500[nm] dla P\_50n: vth0 = -0.22 - $V_{THN}$ = -0.22[V] toxe = 1.4e-009 - $t_{ox}$ = 0.0000000014[m]

$$\varepsilon_0 = 8.854 \times 10^{-12} \, \text{F/m}$$
 
$$\varepsilon_r = 3.9$$
 
$$C_{ox} = \frac{8.854 \times 10^{-12} \times 3.9}{1.4 \times 10^{-9}} = 0.0247 \, \text{F/m}^2$$
 
$$\beta_n = 0,000079 \left[\frac{A}{V^2}\right]$$
 
$$\beta_p = 0,000023 \left[\frac{A}{V^2}\right]$$
 
$$V_{SP} = 0,572693146 [V]$$

## Wykorzystanie charakterystyki przejściowej inwertera:

- Analiza prędkości działania układu
- Dobór napięcia zasilania
- Ocena marginesów napięciowych
- Analiza odporności na zakłócenia
- Projektowanie układów o niskim poborze mocy
- Optymalizacja parametrów tranzystorów
- Analiza stabilności układu
- Symulacje w projektowaniu układów VLSI