درس مدار های واسط

مستند پروتكل QPSI

استاد فصحتي

سيد محمد پويان شمس الدين 401110812

## : Quad Serial Peripheral Interface پروتکل

این رابط یک نسخه بهبود یافته از رابط استاندارد (SPI (Serial Peripheral Interface) است و یک پروتکل پیشرفته ارتباط سریال است که به طور خاص برای ارتباط با حافظه های فلش طراحی شده است. و برای انتقال داده ها با سرعت بالا بهینه سازی شده است. به همین دلیل، QSPI در برنامه هایی که نیاز به دسترسی سریع به حجم زیادی از داده ها دارند، بسیار مفید است.

تفاوت اصلی در این است که SPI استاندارد تنها از یک خط داده برای انتقال استفاده می کند، در حالی که QSPI با بهره گیری از چهار خط داده) معمولاً با نامهای (IO I1 I2 I3) امکان انتقال چهار بیت در هر چرخه کلاک را فراهم می آورد. به این ترتیب، پهنای باند QSPI به طور قابل توجهی نسبت به SPI افزایش می یابد و با اضافه کردن حالتهای پیشرفته تر، امکان انتقال داده با سرعت بسیار بالاتر را فراهم کرده است.

همچنین این پروتکل برخلاف SPI از ویژگی XIP استفاده میکند.(execute in place) که این ویژگی ه پردازنده اجازه می دهد تا کد اجرایی را مستقیما از حافظه فلش بخواند و بدون نیاز به کپی کردن در حافظه اصلی اجرا کند. این باعث صرفه جویی در RAM و همچنین افزایش سرعت برنامه می شود.

تصویری از نحوه عملکرد XIP : (هنگام دسترسی به منطقه حافظه XIP، آدرس شروع این منطقه حافظه XIP به آدرس XIP فلاش خارجی نگاشت می شود.)



کاربرد های این پروتکل:

QSPI به دلیل سرعت بالا، مصرف انرژی پایین و قابلیت انتقال دادهها بدون نیاز به CPU، در کاربردهای متنوعی مانند سیستمهای توکار دستگاههای IoT، برنامههای چندرسانهای (دوربینها و پخش کنندههای ویدیویی)، سیستمهای خودرویی (مانند ناوبری و Infotainment)، مبدلهای آنالوگ به دیجیتال (ADC)، حافظههای خارجی (مانند NOR Flash)، سیستمهای صنعتی، دستگاههای ذخیرهسازی قابل حمل، سیستمهای ارتباطی و شبکهای، دستگاههای پزشکی، و سیستمهای امنیتی و پردازش تصویر استفاده میشود.

همچنین در سیستمهای ذخیرهسازی با کارایی بالا مانند کنترلکنندههای RAID و حافظههای بافر جهت انتقال سریع داده استفاده میشوند؛ بسیاری ازFPGA ها و سیستمهای SoC از کنترلرهای پیکربندیپذیر QSPI بهره میبرند و همچنین در سیستمهای صنعتی و خودروسازی از حافظههای QSPI بهره گرفته میشود.



پیکربندی و سیگنال های این پروتکل:

به طور کلی این پروتکل شامل سیگنال CLK (سیگنال ساعت همزمان با انتقال داده) ، سیگنال CS (برای فعالسازی دستگاه هدف) و سیگنال خطوط داده 10 تا 14 برای انتقال داده است.

این پروتکل همانطور که در عکس بالا مشاهده میشود از 4خط داده به نامهای 10,11,12,13 استفاده می کند. این رابط از یک Pointers بهره می برد که امکان انتقال داده ها را بدون نیاز به دخالت CPU فراهم می کند. علاوه بر این، QSPI دارای یک حالت Wrap-Around است که امکان انتقال پیوسته داده ها از صف را فراهم می کند.

چگونگی تبادل در این پروتکل: در مرحله اول کنترلر ابتدا دستور مورد نظر را از طریق خطوط I/O ارسال میکند. سپس آدرس حافظه و در صورت نیاز، فیلد Alt که به صورت اختیاری توسط حافظه فلش تعریف شده است نیز ارسال می شود و پس از ارسال دستور و آدرس، به مدت دو چرخه کلاک، انتقال داده به صورت موقتی متوقف می شود. (برای اینکه کنترلر جهت خطوط I/O را تغییر دهد)

در ادامه دادهها از حافظه فلش به سمت میکروکنترلر منتقل میشوند. با استفاده از چهار خط داده، در هر چرخه کلاک چهار بیت اطلاعات ارسال میشود. در تصویر زیر این مراحل توضیح داده شده نمایش داده شده است:



انواع حالت ها در این پروتکل:

پروتكلQSPI از چندين حالت مختلف براى انتقال دادهها استفاده ميكند

حالت استاندارد SPI: در این حالت، تنها از یک خط داده (MOSI) برای ارسال و یک خط داده (MISO) برای دریافت استفاده می شود. حالت Dual SPI در این حالت، از دو خط داده برای انتقال اطلاعات استفاده می شود که باعث افزایش سرعت انتقال داده نسبت به حالت استاندارد می شود. و حالت Quad SPI که در این حالت، از چهار خط داده برای انتقال داده ها استفاده می شود که امکان انتقال ۴ بیت داده در هر چرخه کلاک را فراهم می کند و در نتیجه سرعت انتقال داده به طور قابل توجهی افزایش می یابد.

در برخی کاربرد ها از 8 خط داده نیز استفاده میشود.

قابلیت تشخیص و تصحیح خطا:

این پروتکل به طور ذاتی قابلیت تصحیح خطا (ECC) یا تشخیص خطا (CRC) را ندارد، اما برخی از حافظههای فلش که از QSPI استفاده میکنند، دارای مکانیسمهای داخلی برای تشخیص و تصحیح خطا هستند. این ویژگیها معمولاً توسط خود تراشه حافظه مدیریت میشوند.

برخی از حافظههای QSPI از کد تصحیح خطا برای شناسایی و اصلاح خطاهای تکبیتی یا چندبیتی استفاده می کنند. همچنین، بررسی افزونگی چرخشی برای تأیید صحت دادههای انتقالیافته به کار میرود. در برخی موارد، بیت spare blocks برای تشخیص خطاهای یکبیتی استفاده می شود. علاوه بر این، برخی حافظه ها دارای ECC هستند که در صورت شناسایی بلاک معیوب، دادهها را به یک بلاک سالم منتقل می کنند. اگر حافظه ECC داخلی نداشته باشد، مى توان از الگوريتمهاى نرمافزارى مانند Reed-Solomon ،Hamming Code يا BCH براى تصحيح خطا استفاده كرد.

#### انواع بسته ها و یکت ها:

فرایند انتقال داده به چندین بخش تقسیم می شود که هر کدام نقش مشخصی دارند. به طور معمول، ابتدا سیگنال انتخاب تراشه (CS) فعال شده و سپس بسته دستوری (Command Packet) ارسال می شود؛ این بسته معمولاً انتخاب تراشه (CS) فعال شده و سپس بسته دستوری (Address Packet) ارسال می شود؛ این بسته آدرسی یک بایت است که عملیاتی مانند خواندن، نوشتن یا پاک کردن را مشخص می کند. بعد از آن، بسته آدرسی (Address Packet) فرستاده می شود که معمولا شامل ۳ یا ۴ بایت اطلاعات است و موقعیت دقیق داده در حافظه را تعیین می کند. در برخی از عملیات، بهویژه در خواندن داده، پس از آدرس گذاری چند چرخه و دوراهی یا "Dummy Cycles" کار گرفته می شود تا زمان لازم برای آماده سازی حافظه جهت انتقال داده فراهم گردد؛ این چرخههای خالی به انتقال سیگنال کمک می کنند بدون اینکه داده واقعی ارسال شود. سپس بسته داده اکور (Data چرخههای خالی به انتقال Quad) وانتقال می عملیات واقعی مورد نظر است، از طریق خطوط داده) معمولاً چهار خط در حالت (Quad) انتقال می یابد. در برخی از تراشههای حافظه، ممکن است پس از عملیات خواندن یا نوشتن، بسته معمولاً توسط رجیستر وضعیت حافظه تولید شده و نشان دهنده وضعیت انجام عملیات (مانند اتمام عملیات، وجود خطا یا وضعیت قفل/باز بودن حافظه) است. همچنین بستهها و فریمهای ارسالی در QSPI می توانند بسته به مد انتخابی تغییر کنند؛ مثلاً در حالت وضعیت ترتیب، هر بسته از یک توالی مشخص شامل دستور، آدرس، چرخههای خالی (در صورت نیاز)، داده و در نهایت وضعیت ترتیب، هر بسته از یک توالی مشخص شامل دستور، آدرس، چرخههای خالی (در صورت نیاز)، داده و در نهایت وضعیت ترتیب، هر بسته از یک توالی مشخص شامل دستور، آدرس، چرخههای خالی (در صورت نیاز)، داده و در نهایت وضعیت تشکیل می شود.

# : QSPI چالشهای

با وجود مزایای زیاد مثل سرعت بالا، کاهش بار پردازنده و پشتیبانی از XIP ، این پروتکل با چالشهایی دارد که در ادامه بررسی میکنیم:

پیچیدگی طراحی سختافزارکه در مقایسه با QSPIبه چهار خط داده (IO0 - IO3) نیاز دارد. این باعث می شود طراحی بردهای الکترونیکی کمی پیچیده تر شود، زیرا نیاز به اتصال دقیق و مدیریت چندین سیگنال داده وجود دارد. طراحی PCB باید نویزپذیری کمتر و خطوط داده با تأخیر کم داشته باشد تا از مشکلات همگامسازی داده ها جلوگیری شود همچنین همهی دستگاههایی که از SPIپشتیبانی می کنند، الزاما از QSPI پشتیبانی نمی کنند . این یعنی اگر بخواهیم یک دستگاه QSPIرا به سیستمی که فقط SPIرا را پشتیبانی می کند متصل کنید، ممکن است نیاز به تغییرات سختافزاری یا نرمافزاری داشته باشید

در حالت Quad Mode ، به دلیل استفاده از چهار خط داده به صورت همزمان، مصرف توان ممکن است بالاتر از SPI باشد.

اجرای مستقیم برنامه از حافظه فلش (XIP) باعث کاهش تأخیر در بارگذاری میشود، اما مدیریت آن بهینهسازی دقیقی نیاز دارد.

در سیستمهایی که XIP با QSPI استفاده می شود، اگر فلش مموری کند باشد یا خطوط داده دچار تأخیر شوند، ممکن است عملکرد کلی سیستم کاهش یابد.

به دلیل استفاده از چهار خط داده همزمان، QSPIنسبت به SPI معمولی حساس تر به نویز الکترومغناطیسی و تداخل سیگنالها است و نیاز به طراحی دقیق مسیرهای داده، استفاده از فیلترهای مناسب و شیلدینگ دارد .و همچنین همهی میکروکنترلرها و پردازندهها از QSPI به صورت پیش فرض پشتیبانی نمی کنند .برخی از آنها نیاز به کنترلرهای خارجی یا درایورهای خاص نرمافزاری دارند.

چون QSPIاز تعداد بیشتری خط داده، حافظههای خاص و کنترلرهای پیچیدهتر استفاده میکند، هزینهی پیادهسازی آن نسبت به SPI معمولی بالاتر است.

## مسیریابی و آدرس دهی:

برای آدرس دهی و انتقال داده ها از ساختاری ساده ولی انعطاف پذیر استفاده میکند. آدرس دهی در این پروتکل با ارسال یک دستور Command آغاز میشود که نوع عملیات (خواندن یا نوشتن) را مشخص میکند. پس از دستور، آدرس حافظه یا رجیستر هدف ارسال میگردد. طول آدرس معمولاً ۳ یا ۴ بایت است و بستگی به ظرفیت حافظه دارد: حافظه های کوچکتر (تا ۱۶ مگابایت) از آدرس ۳ بایتی و حافظه های بزرگتر (مثلاً ۴ گیگابایت) از آدرس ۴ بایتی استفاده میکنند. در برخی دستگاهها، قابلیتهایی مانند Bank Addressing یا آدرس دهی توسعه یافته برای دسترسی به فضای حافظه بزرگتر وجود دارد. پس از آدرس، داده های موردنظر (برای نوشتن) یا فضای خالی برای دریافت داده (در عملیات خواندن) انتقال مییابند.

در مورد مسیریابی به شکل سنتی از مسیریابی شبکه پشتیبانی نمیکند، زیرا برای ارتباط یک به یک بین یک کنترلر و یک دستگاه جانبی (مانند حافظه فلش) طراحی شده است. و در سیستمهایی که چندین دستگاه ایک کنترلر متصل هستند، از پایه های (Chip Select (CS برای انتخاب دستگاه هدف استفاده میشود. هر دستگاه یک پایه اکتصاصی دارد و کنترلر با فعال کردن این پایه، ارتباط با دستگاه موردنظر را آغاز میکند. در برخی پیکربندی های پیشرفته، دستگاهها بهصورت daisy chain به یک پایه CS متصل میشوند و داده ها به ترتیب از طریق آنها عبور میکنند. همچنین با توجه به ویژگی XIP، آدرس دهی و انتقال داده با سرعت بالاتری انجام میشود.

در اکثر تراکنشهای QSPI فرایند به چند فاز تقسیم میشود:

Instruction Phase: کنترلر یک (opcode)را ارسال می کند. این انتقال می تواند به صورت تک خطی یا چند خطی انجام شود.فاز آدرس یک آدرس چند بایتی به حافظه ارسال می شود. در حالتهای Dual یا Quad، حتی انتقال آدرس می تواند از چندین خط انجام شود که موجب کاهش تأخیر می گردد.

Dummy cycles :دورههای بدون داده جهت فراهم آوردن زمان لازم برای آمادهسازی داده از حافظه درج می شود. تعداد این دورهها بین کنترلر و دستگاه حافظه هماهنگ می شود.

Data phase :دادهها از طریق خطوط داده به صورت همزمان منتقل میشوند. در حالت ۴ ، Quad بیت داده در هر چرخه ساعت انتقال پیدا می کند .



مقایسه این پروتکل با سایر پروتکل ها:

| Protocol | Speed     | Pin Count | Use Case                    | Key Advantage                 |
|----------|-----------|-----------|-----------------------------|-------------------------------|
| SPI      | ~50 Mbps  | 4–6       | Sensors, EEPROMs            | Simple, widely supported      |
| QSPI     | ~400 Mbps | 6+        | Flash memory, XIP execution | High speed, flexible          |
| I2C      | ~3.4 Mbps | 2         | Low-speed peripherals       | Multi-device support          |
| UART     | ~3 Mbps   | 2         | Debugging, low-speed comms  | Simple, asynchronous          |
| SDIO     | ~200 Mbps | 4–8       | SD cards, Wi-Fi modules     | High throughput               |
| CAN      | ~1 Mbps   | 2         | Automotive, industrial      | Robust, multi-master          |
| Ethernet | ~1 Gbps   | 4+        | Networking                  | Very high speed,<br>networked |

QSPI با سرعتی حدود 400 مگابیت بر ثانیه عملکرد بهتری نسبت به SPI دارد و از حداقل 6 پایه برای انتقال سریعتر دادهها بهره میبرد. این پروتکل بهطور گسترده در حافظههای فلش و اجرای مستقیم کد (XIP) مورد استفاده

قرار می گیرد و به دلیل انعطاف پذیری بالا، امکان تغییر جهت خطوط داده را در حین اجرا فراهم می کند. با استفاده از چهار خط داده، در هر سیکل کلاک 4 بیت داده منتقل می شود که پهنای باند را بهبود می بخشد و بهرهوری انتقال را افزایش می دهد، بنابراین در سیستمهای تعبیه شده، FPGA ها و دستگاههایی که نیاز به حافظه های پرسرعت دارند، کاربرد فراوانی دارد.

منابع استفاده شده:

### https://www.prodigytechno.com/gspi-protocol

https://www.infineon.com/cms/en/product/memories/nor-flash/serial-nor-flash/quad-spi-flash/

https://docs.nordicsemi.com/bundle/ps\_nrf52840/page/qspi.html https://onlinedocs.microchip.com/oxy/GUID-450989FA-38E4-4D68-AB61-15ADB29AD718-en-US-4/GUID-64ACC906-AAF6-4A27-A75B-F67FC4E59467\_3.html

https://chromitem-soc.readthedocs.io/en/stable/gspi.html