# 实验五实验报告

## 【实验环境】

姓名: 申继媛 学号: 5130309194

| elect the device and design flow for  |                     |          |
|---------------------------------------|---------------------|----------|
| Property Name                         | Value               |          |
| Evaluation Development Board          | None Specified      | ,        |
| Product Category                      | All                 | •        |
| Family                                | Spartan3E           |          |
| Device                                | XC3S500E            | •        |
| Package                               | FG320               | <u> </u> |
| Speed                                 | -4                  | ŀ        |
| Top-Level Source Type                 | HDL                 |          |
| Synthesis Tool                        | XST (VHDL/Verilog)  | ,        |
| Simulator                             | ISim (VHDL/Verilog) | 1        |
| Preferred Language                    | Verilog             | •        |
| Property Specification in Project Fil | le Store all values | •        |
| Manual Compile Order                  |                     |          |
| VHDL Source Analysis Standard         | VML-93              | _        |
| Enable Message Filtering              |                     |          |

## 【仿真】

## 实验描述——

实验三和实验四都是把各个模块单独实现为.v 文件,在实验五中需要把这些单独实现的模块连接起来,实现一个完整的单周期处理器。单周期处理器的设计,关键是确定数据通路(信号和数据)以及确定那些操作需要时钟,哪些操作不需要时钟,要分析时序并约束。

## 实验准备——

在 ISE14.7 中创建一个新的 project, 命名为 lab5。按照实验指导书上, 右键点击 Hierarchy 窗口, 点击 Add Copy of Source, 将实验三和实验四共 6 个.v 文件拷贝到 lab5 中。

#### 实验过程——

(1) 新建模块源文件 top, 在 top 模块内为每一根连接的信号线命名, 并在 top 模块中声明它们。

## 1>草图:



#### 2>代码截图:

```
module top(
    input mainClock,
    input reset,
    input [3:0] switch,
    output reg [7:0] LED
    );
    reg [31:0] PC;
    wire clk, //reset,
                                   wire [31:0] READ DATA;
         REG DST,
                                   wire [31:0] READ DATA1;
         JUMP,
                                   wire [31:0] READ DATA2;
         BRANCH,
         MEM READ,
                                   wire [4:0] OUT1;
         MEM TO REG,
                                   wire [31:0] OUT2;
         MEM WRITE,
                                   wire [31:0] OUT3;
         ALU SRC,
                                   wire [31:0] OUT4;
         REG WRITE,
                                   wire [31:0] OUT5;
         ZERO;
    wire [1:0] ALU_OP;
                                   wire [7:0] REG1;
    wire [3:0] ALU CTR;
                                   wire [7:0] REG2;
    wire [31:0] INST;
                                   wire [7:0] REG3;
    wire [31:0] ALU RES;
                                  wire [7:0] REG4;
    wire [31:0] DATA;
```

(2) 定义好 OUT1、OUT2、OUT3、OUT4、OUT5 变量。

如(1)中给出的实验草图, OUT 系列定义的变量分别是 5 个 MUX 之后的选择值。

(定义为变量的形式能让代码更加简洁,也更方便编程。)

(3) 设置 PC 的值。

注意到 PC 受到 reset、branch&zero、jump 的异步控制,而它本身会同步在时钟上升沿加 4。

①首先把 PC 初始化为 0:

```
initial
begin
PC = 0;
end
```

②根据原理图的逻辑设置异步 PC 逻辑:

```
always @ (posedge clk)
begin
if(reset)
  PC<=0;
else if(ZERO & BRANCH)
  PC<=OUT4;
else if(JUMP)
  PC<=OUT5;
else
  PC <= PC+4;
end</pre>
```

(4) 模块实例化,连接 top 和各个单独的模块。

按照指导书上的方法,可以将模块连接起来,代码截图如下:

```
Alu mainAlu(
Ctr mainCtr(
                                        .reset (reset),
  .reset (reset),
                                         .input1 (READ DATA1),
  .opCode(INST[31:26]),
                                        .input2(OUT2),
  .regDst(REG DST),
                                        .aluCtr(ALU CTR),
  .jump(JUMP),
                                        .zero(ZERO),
  .branch (BRANCH),
                                         .aluRes(ALU RES));
  .memRead(MEM READ),
  .memToReg(MEM TO REG),
                                    aluCtr mainAluCtr(
  .aluOp(ALU OP),
                                       .reset(reset),
  .memWrite(MEM WRITE),
                                        .aluOp(ALU OP),
  .aluSrc(ALU SRC),
                                        .funct(INST[5:0]),
  .regWrite(REG WRITE));
                                        .aluCtr(ALU CTR));
```

```
data memory mainDataMemory(
   .clock in(clk),
  //.clock in(mainClock),
   .reset (reset),
   .address(ALU RES),
   .writeData(READ DATA2),
   .memWrite(MEM WRITE),
   .memRead(MEM READ),
   .readData(READ DATA));
register mainRegister(
  .clock in(clk),
   //.clock in(mainClock),
   .reset (reset),
   .readReg1(INST[25:21]),
                                  signext mainSignExt(
   .readReg2(INST[20:16]),
                                   .inst(INST[15:0]),
   .writeReg(OUT1),
                                     .data(DATA),
   .writeData(OUT3),
                                     .reset(reset));
   .regWrite(REG WRITE),
   .readData1(READ DATA1),
                                inst_memory mainInstMemory(
  .readData2(READ_DATA2),
                                   .reset(reset),
   .register1(REG1),
                                    .clock in(clk),
   .register2(REG2),
                                     .addr(PC),
   .register3(REG3),
                                      .inst(INST));
   .register4(REG4));
```

#### (5) 用 timeDivider 分频控制

使用如下代码达到这样的目的(输入为 mainclock,而真正控制处理器的时钟为 clk,使始终得到缓冲)。

```
module timeDivider(
   input clockIn,
   output reg clockOut
  );

reg [22:0] buffer;
initial begin
buffer = 0;
clockOut = 0;
end
always @ (posedge clockIn)
begin
   buffer <= buffer + 1;
   clockOut <= buffer[22];
end
endmodule</pre>
```

将 timeDivider 连接到 top 模块中如下:

```
timeDivider mainTimeDivider(
   .clockIn(mainClock),.clockOut(clk));
```

### (6) 仿真测试:

1>初始化 inst\_memory, register, data\_memory:

因测试需要指 instruction,则 inst memory 需要初始化;涉及的指令比如加减等是对

register 内容进行更改,则需要对 register 初始化; 涉及的指令如 lw 和 sw 是对 data\_memory 进行更改,则需要对 data memory 初始化。

①对于 register。定义 regFile 中有 16 个 register(regFile[0]~regFile[15]),分别赋初始值为 0 到 15,如下:

```
reg [31:0] regFile[15:0];
initial begin
regFile[3] = 32'b00000000000000000000000000000011;
regFile[7] = 32'b000000000000000000000000000111;
regFile[11] = 32'b0000000000000000000000000001011;
regFile[13] = 32'b000000000000000000000000001101;
regFile[14] = 32'b0000000000000000000000000001110;
regFile[15] = 32'b000000000000000000000000001111;
end
```

在测试过程中,测试中用到的 register 的值会发生变化,但当 reset 发生时所有的 register 又恢复初始值,如下:

```
always @ (negedge clock in)
begin
 if (reset)
 begin
 regFile[7] <= 32'b0000000000000000000000000000111;
 regFile[11] <= 32'b0000000000000000000000000001011;
 regFile[13] <= 32'b0000000000000000000000000001101;
 regFile[14] <= 32'b0000000000000000000000000001110;
 regFile[15] <= 32'b000000000000000000000000001111;
 else if (regWrite) regFile[writeReg] <= writeData;
end
```

②对于 inst\_memory。定义在 INSTMemFile 中有 16 个 registers (INSTMemFile[0]~INSTMemFile[15]),分别写入想要测试的语句指令,如下:

```
reg [31:0] INSTMemFile [0:15];
initial
begin
  INSTMemFile[4] = 32'b101011_00000_00100_00000_000000; // sw $4 0($0)
 INSTMemFile[5] = 32'b101011_00000_00011_00000_00000_000100; // sw $3 4($0)
INSTMemFile[6] = 32'b100011_00000_00001_00000_000100; // lw $1 4($0)
 INSTMemFile[7] = 32'b100011 00000 00010 00000 000000 000000; // lw $2 0($0)
  INSTMemFile[8] = 32'b0000000000010001100000100000; // add $3,$1,$2
  INSTMemFile[9] = 32'b00000000000100010001000100010; // sub $4,$1,$2
```

指令解释: INSTMemFile[0]是一个 jump 指令,执行之后会跳到 INSTMemFile[4]执行,而在 INSTMemFile[1]到 INSTMemFile[3]中即使有指令也不会执行,这里我的测试代码中没有写指令。

INSTMemFile[4]是把 register\$4 中值存到 data\_mem\$0 中,即 data\_mem\$0 由 0 变成 4 等等。INSTMemFile[5]是把 register\$3 中值存到 data\_mem\$1 中,即 data\_mem\$1 由 1 变成 3 等等。INSTMemFile[6]是从 data\_mem\$1 中把值 load 到 register\$1 中,即 register\$1 由 1 变成 3 等等。INSTMemFile[7]是从 data\_mem\$0 中把值 load 到 register\$2 中,即 register\$2 由 2 变成 4 等等。

(以上四个指令完成将 reg\$3 的值放到 reg\$1,将 reg\$4 的值放到 reg\$2) INSTMemFile[8]是将 register\$1 的值加上 register\$2 中的值,将差结果放到 register\$3 中。 INSTMemFile[9]是将 register\$1 的值减去 register\$2 中的值,将和结果放到 register\$4 中。 INSTMemFile[10]是一个 jump 指令,执行之后会跳到 INSTMemFile[4]执行。(相当于一个循环过程)

仿真预测: 根据指令分析以及 register 和 data\_mem 的初始值,若指令运行成功,应该 出现如下序列:

```
register$1: 1—3—7—15—14—30······
register$2: 2—4—-1—8—-1—16······
register$3: 3—7—6—15—14—30······
register$4: 4—-1—8—-1—16—-2······
```

③对于 data\_memory。对于 memFile[0]到 memFile[15]分别赋初始值 0 到 15。

#### initial begin memFile[3] = 32'b00000000000000000000000000000011; memFile[7] = 32'b000000000000000000000000000111; memFile[11] = 32'b0000000000000000000000000001011; memFile[13] = 32'b00000000000000000000000001101; memFile[14] = 32'b000000000000000000000000001110; memFile[15] = 32'b000000000000000000000000001111; //\$readmemh(",/src/mem data.txt",memFile,10'h0);

2>在 simulation 的 hierarchy 窗口中选中 test\_for\_Top 文件,并双击 Simulate Behavioral Model,得到仿真波形,并将 regFile 拖到仿真波形区域,单击 re—launch 如下截图:



观察所得仿真波形中 register 的值,与上一步骤预测的出现顺序相同,故仿真成功。

## 【上板】

#### 实验描述——

将 PC 的[3:0]显示到 LED 的[3:0],将 register\$1 的[7:4]显示到 LED 的[7:4]。有 reset 开关 控制。其中 reset 对应 N17。

#### 实验过程——

- (1) 新设置一个 LED 输出 output reg [7:0] LED
- (2) 将 PC 的[3:0]显示到 LED 的[3:0],将 register\$1 的[7:4]显示到 LED 的[7:4]。

```
always begin
LED[3:0]=PC[3:0];
LED[7:4]=REG1[7:4];
```

(3) 本实验在上板后没有更改仿真的测试 instructions、register、data mem,故上板

的 LED 灯显示结果应该和仿真波形的 register 值相同。

(4) 创建 ucf 文件,配置好 XC3S500E 芯片与程序对应的输入和显示接口,如下:

```
NET "LED[5]" LOC = D11 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
NET "LED[4]" LOC = C11 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
NET "LED[7]" LOC = F9 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
NET "LED[3]" LOC = F11 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
NET "LED[1]" LOC = E12 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
NET "LED[6]" LOC = E9 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
NET "LED[2]" LOC = E11 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
NET "LED[0]" LOC = F12 | IOSTANDARD = LVTTL | SLEW = SLOW | DRIVE = 8;
# PlanAhead Generated physical constraints

#NET "switch[2]" LOC = H18 | IOSTANDARD = LVTTL | PULLUP;
#NET "switch[3]" LOC = N17 | IOSTANDARD = LVTTL | PULLUP;
#NET "switch[3]" LOC = N17 | IOSTANDARD = LVTTL | PULLUP;
#NET "switch[0]" LOC = L13 | IOSTANDARD = LVTTL | PULLUP;
NET "mainClock" LOC = C9 | IOSTANDARD = LVTTL | PULLUP;
NET "reset" LOC=N17 | IOSTANDARD = LVTTL | PULLUP;
```

(5) 单击 top.v 文件之后,在 process 窗口中双击 Generate Programming File,再双击 Manage Configuration Project(iMPACT),等待一段时间后,在弹出来的 ISE iMPACT 窗口中,双击 Boundary Scan,在 iMPACT 右侧部分右键选择 Initialize Chain,在弹出的对话框中选择 yes,然后 open 刚刚生成的.bit 文件,再选择 no—bypass—bypass—ok。右键选中待烧写.bit 的在用 FPGA 芯片,运行 program。若出现 Program Succeeded,说明烧写成功。此时对芯片的 switch 进行控制,并且观察 LED 显示情况是否与仿真波形情况一致。经实验,已测得预想结果,实验成功。

#### 实验感想——

实验五明显比前面的实验要难一些,而且指导书上的说明也没有把所有的细节都覆盖。 因此做实验五的时候在宿舍写代码写了很长时间。另外这是第一次上板,刚开始调节的时候 结果总是很奇怪,有时候 LED 都不会亮,最后尝试着改了 reset 和频率,就得到了预期的结 果,这让我发现频率真的很重要。做完实验五之后有一种满足感,是进一步完成实验六的动 力。