# 《计算机组成与设计》 课程设计报告

简单模型机设计

学堂计机 18 | 张芮睿 | 201800301072 | 2020.5.13

# 1000

| 忘  |                             | 2    |
|----|-----------------------------|------|
|    | 实验目的                        | 2    |
|    | 实验环境                        | 2    |
|    | 实现指令组                       | 2    |
| 鶑  | 5单模型机设计 <b>—微程序</b> 实现      | 3    |
|    | 设计目的                        | 3    |
|    | 总体设计流程                      | 3    |
|    | 拟定指令系统                      | 3    |
|    | <b>确定</b> 总体结构              | 4    |
|    | <b>关</b> 键部件设计:             | 6    |
|    | 控制方式                        | 6    |
|    | 编制指令流程及书写微程序                | 9    |
|    | 调试                          | 11   |
| 梈  | <b>型及</b> 设计 <b>—硬布</b> 线实现 | . 12 |
|    | 设计目标                        | . 12 |
|    | 总体结构                        | . 12 |
|    | <b>关</b> 键部件设计:             | 13   |
|    | <b>各部件的</b> 设计:             | 13   |
|    | RAM 中编写代码                   | . 15 |
|    | 调试                          | . 16 |
| ĵΞ | ]题分析                        | . 17 |
| 乡  | <u> </u>                    | . 17 |
|    |                             |      |
| 肾  | <b>∤录</b>                   | . 17 |

# 总述

#### 实验目的

**通**过该课程设计的学习,总结计算机组成原理课程的学习内容,**运用**计算机原理知识,设计一台模型机,**从而巩固**课堂知识、**深化学**习内容、**完成教学大**纲要求,**学好**这门专业基础课。

#### 实验环境

Quartus II 13.1, Win10 系统, FPGA 主板

#### 实现指令组

简单模型机设计实现了基本的加减,逻辑乘,逻辑加,直传,加一,乘等指令。



指令: 对应的代码(16 进制)

MOV1 05#,Ro 18 05

MOV2 03#,R1 29 03

MOV<sub>3</sub> R<sub>1</sub>,(Fo#) 47 Fo

**其他的**实际操作在后续的微程序和硬布线实现中具体说明。(这上面的三条指令是下面两种实现方式通用的不会变。**具体的**寻址方式在下面的微程序实现部分中说明。)

# 简单模型机设计—微程序实现

#### 设计目的

本次设计要完成一个基于微程序设计的简单模型机。其中 ALU 部分由 74181 芯片和 74182 芯片来设计。

#### 总体设计流程



#### 拟定指令系统

#### 1. 基本字长

模型机基本字长定位8位,存储容量为256\*8位。

#### 指令格式:



### 2. 指令类型

指令类型有三类:单操作数指令、**双操作数指令和无操作数指令**。操作码 OP 共四位,最多可以定义 16 条指令。

## 3. 寻址方式

当寻址方式位为 o , **是寄存器**寻址 , **操作数在指定的寄存器中** , 相应的寄存器号为 o 是 Ro , 为 1 是寄存器 R1 ;

当寻址方式位为1时,寻址方式位和寄存器号位组合,其中:

10: 是立即数寻址,操作数在指令的下一个单元;

11:是直接寻址,操作数地址在指令的下一个单元。

#### 确定总体结构



#### 1. 寄存器组设置:

Ro、R1 为通用寄存器,8位;

IR 为指令寄存器,8位;

PC 程序计数器,8位;

MAR 为地址寄存器,8位。

#### 2. 运算器 ALU 设置

加法、减法、逻辑运算采用两片 74181 芯片实现。

乘法操作采用一个74284芯片和一个74285芯片组合实现。

#### 3. 选择器设置

连入 A 选择器的数据来源是 RAM 的读出数据和 Ro 寄存器的数据。

连入 B 选择器的数据来源是 PC 的数据和 R1 的数据。

#### 4. 数据通路

模型机的数据通路是以总线为基础,以 CPU 为核心构成的。

#### 5. 取指令

#### 6. 送指令地址

#### 7. 指令计数器+1



#### 8 . Ro→R1

RA A直传 CPR1

RO → 选择器A → ALU → BUS → R1

#### 9 . R1→RAM



#### 关键部件设计:

具体设计电路见附录。

总体结构中, RAM 是 Quartus II 中直接设计好的。

1. **ALU 的**逻辑设计

加减乘除逻辑运算由两片 74181 组成。扩充的乘法实现是由采用一个 74284 芯片和一个 74285 芯片组合实现。

- 2. 寄存器的设计
  - a) 结构中 Ro、Ri 通用寄存器,可存放操作数或结果、中间结果。
  - b) 在 CPRi 的作用下接收总线的数据送入寄存器,输出连入选择器。
  - c) 指令寄存器 IR 结构同通用寄存器
  - d) 结构中 MAR 地址寄存器是一个带复位信号的八位寄存器,PC 加 1 是通过加法器实现的。 **复位信号 RST 的作用是有复位信号**时,计数器 PC 清零。
- 3. 三态门的设计

采用 8 个 tri 原件实现, 当控制输入端为高电平是直传, 低电平时为高阻态。

4. 部件之间的连接

由系统结构图可看出,部件之间的连接是采用以 CPU 为中心的总线连接方式。运算器的输出通过总线连接到所有寄存器和存储器的输入端,除指令寄存器 IR 和地址寄存器 MAR 的输出端外,其他部件的输出端分别送入选择器 A 和选择器 B.

#### 控制方式

控制方式有两种,硬布线逻辑电路方式和微程序方式。先考虑微程序实现方式。控制命令是确定信息的流向,不同的数据通路需要不同的控制命令。涉及到了许多控制命令例如 CPRo、CPMAR、MA、RB 等等,这些控制命令由以下内容,主要由控制存储器 ROM3#、 ROM2#、 ROM1#、微指令寄存器 IR23-16、 IR15-8、 IR7-0 构成。



- P 脉冲的低电平用做控制存储器读命令µRD
- P 脉冲的上升边沿将读出的微指令送 μIR
- CU 设计原理图见附录。
- 1. 微指令格式

微指令字长 24 位即 µIR23 ~ µIRo。

2. 微指令字段定义

ALU 控制:

 $\mu IR_{22} \cdot \mu IR_{21} \cdot \mu IR_{20} \mu IR_{19} \cdot \mu IR_{18} \mu IR_{17} \cdot \mu IR_{16}$ 

Multiply M S<sub>3</sub> S<sub>2</sub> S<sub>1</sub> So Co

三态门控制:

µIR6

o 高阻态 使 C = 1

ı 三态门使能 **使** C = o

停机控制:

µIR3

o G=o , 运行

ı G=1 , 停机

A 选择器控制:

μΙR15·μ IR14

o o 备用

o 1 RA

1 o MA

ı ı 备用

B 选择器控制:

µIR13· µIR12

o o 备用

o 1 PB 1 o RB 1 1 备用

输出分配:

μΙΚιι· μΙΚιο· μΙΚ9

| 0 | O | O | 备用               |
|---|---|---|------------------|
| O | O | 1 | CPRo             |
| 0 | 1 | O | CPR <sub>1</sub> |
| 0 | 1 | 1 | CPPC             |
| 1 | О | О | CPIR             |
| 1 | O | 1 | CPMAR            |
| 1 | 1 | 0 | 备用               |
| 1 | 1 | 1 | 各田               |

**存**储器读写控制: μIR<sub>5</sub>· μIR<sub>4</sub>

1 0 RD o 1 WR

后继微地址形成方式:

μΙΚ2· μΙΚ1· μΙΚο

- o o o 备用
- o o 1 μ PC + 1 顺序执行
- o 1 o JP 无条件转移, 地址由 IR15-8 提供。
- o 1 1 QJP 高四位按操码转移,低4位为o。
- 1 o o YJP 给定高 4 位低 4 位按源寻址方式转移。
- 1 o 1 MJP 给定高 4位低 4位按目寻址方式转移。
- 1 1 o 备用
- 1 1 1 备用

#### 3. 微命令形成逻辑



#### 4. 后继微地址产生逻辑

为简单起见只选三种后继微地址生成方式

即增量方式、无条件转移方式、按操作码转移方式。

其结构框图如下图所示。



当 LD = 1 时,微程序计数 μPC 执行加1操作。

当 LD = o 时且 JP = 1 时,无条件转移,有微指令的中八位提供转移地址。

当 LD = o 时且 QJP = 1 时,按操作码转移。

功能:多路选择器

当 JP=1,QJP=0 时,Y7Y6Y5Y4Y3Y2Y1Y0 =  $\mu$ IR15  $\mu$ IR14  $\mu$ IR13  $\mu$ IR12  $\mu$ IR11  $\mu$ IR10  $\mu$ IR9  $\mu$ IR8

当 JP=o ,QJP=1 时 ,Y7Y6Y5Y4Y3Y2Y1Y0 = IR7 IR6 IR5 IR4 oooo

链接时 , Y7Y6Y5Y4Y3Y2Y1Yo 连接  $\mu PC$  的 D7~Do,  $\mu PC$  的 RE 接高电平 vcc。

实现过程中, μPC 和微地址形成部件的具体电路图如附录图中所示。

#### 编制指令流程及书写微程序

| 编写程序                                                | 代码(机器指令,16进制)     |
|-----------------------------------------------------|-------------------|
| MOV1 O5#,Ro                                         | 18 05             |
| MOV2 03#,R1                                         | 29 03             |
| ADD Ro,R1                                           | 31                |
| MOV <sub>3</sub> R <sub>1</sub> ,(F <sub>1</sub> #) | 47 F1             |
| SUB Ro,R1                                           | 61                |
| MOV <sub>3</sub> R <sub>1</sub> ,(F <sub>2</sub> #) | 47 F2             |
| AND Ro,R1                                           | 71                |
| MOV <sub>3</sub> R <sub>1</sub> ,(F <sub>3</sub> #) | 47 F <sub>3</sub> |
| OR Ro,R1                                            | 81                |
| MOV <sub>3</sub> R <sub>1</sub> ,(F <sub>4</sub> #) | 47 F4             |
| XOR Ro,R1                                           | 91                |
| MOV <sub>3</sub> R <sub>1</sub> ,(F <sub>5</sub> #) | 47 F5             |

MUL Ro,R1 A1

MOV<sub>3</sub> R<sub>1</sub>,(F6#) 47 F6

A+1 Ro,R1 B1

MOV<sub>3</sub> R<sub>1</sub>,(F<sub>7</sub>#) 47 F<sub>7</sub>

A-1 Ro,R1 C1

MOV<sub>3</sub> R<sub>1</sub>,(F8#) 47 F8

A+AB+1 Ro,R1 D1

MOV<sub>3</sub> R<sub>1</sub>,(F<sub>9</sub>#) 47 F<sub>9</sub>

A+B+1 Ro,R1 E1

MOV<sub>3</sub> R<sub>1</sub>,(FA#) 47 FA

HALT 08

操作码二进制代码:

MOV1: 0001

MOV2: 0010

ADD: 0011

MOV3: 0100

SUB: 0110

AND: 0111

OR: 1000

XOR: 1001

MUL:1010

A+1: 1011

A-1: 1100

A+AB+1: 1101

A+B+1: 1110

微程序入口(16进制代码)

取指周期微指令 入口:ooH

MOV<sub>1</sub> 执行周期微指令 入口:10H

MOV<sub>2</sub> 执行周期微指令 **入口**: 20H

ADD 执行周期微指令 入口:30H

MOV<sub>3</sub> 执行周期微指令 入口:40H

SUB 执行周期微指令 入口:60H

AND 执行周期微指令 入口:70H

OR 执行周期微指令 入口:8oH

XOR 执行周期微指令 入口:90H

MUL 执行周期微指令 入口: AoH

**A+1** 执行周期微指令 **入口**: **BoH** 

A-1 执行周期微指令 **入口**: CoH

A+AB+1 执行周期微指令 **入口**: DoH

**A+B+1** 执行周期微指令 **入口**: EoH

HALT 执行周期微指令 入口:50H

#### 调试

1、**微程序**经过检查无误后通过"计算机组成原理与系统结构安装软件"**以十六**进制写入 3#ROM2#ROM 和 1#ROM 的相应单元中去。

按复位键 RET 使 MAR 清 o、指令计数器 PC 清 o,保证从存储器 o 号单元取指令。使微程序计数器 UPC 清 o,保证从 3#RAM、 2#ROM、 1# ROM 的 0#单元取出取指令微程序的第一条微指令。

2、 执行微程序

按复位键后, μPC,PC,MAR 为 o。

按一次脉冲键产生一负脉冲(作为  $\mu$ RD),将 ROM1#、 ROM2# o 号单元的

16 位微指令代码读出,用 的上升沿将微指令送入  $\mu$ IR15-o,看是否正确。第一条微指令产生的命令是: MA、RD2 、CPIR,后继微地址产生方式为  $\mu$ PC+1,其操作是: RD2 读 RAM,单元地址为 o,即读 o 号单元的内容。 o 号单元的内容是一条指令,指令代码读出后,在 MA 的作用下,进入加法器至总线。按一次脉冲键又产生一负脉冲。该负脉冲反相后的上升沿产生 CPIR,将上条微指令读出的指令代码送 IR,同时上升沿还将  $\mu$ PC+1。该负脉冲的低电平用以读出  $\mu$ PC 指示的第二条微指令。

# 模型及设计—硬布线实现

#### 设计目标

本次设计要实现一个硬布线控制的模型机, ALU 部分用 74181 芯片与 74182 芯片来设计。本模型机所要实现的功能包括:加法、减法、增 1、减 1、两数之和增一、逻辑与、或、异或、直传、非和停机。 并对该模型机进行一定的优化,使其节省节拍信号数,以获得更快的执行速度。

字长采用八位字长, 指令格式与微程序设计中相同。

#### 总体结构



硬布线逻辑电路控制器的结构如下图所示:



#### 关键部件设计:

具体设计电路图见附录。

ALU,二选一选择器,三态门,寄存器组的设计与微程序实现的模型机一致。

部件之间的连接是采用以 CPU 为中心的总线连接方式。 ALU 的输出通过总线 BUS 连接 到所有寄存器和存储器的输入端,除指令寄存器 IR 和地址寄存器 MAR 的输出端外,其它部件的输出端分别送入选择器 A 和选择器 B。

#### 各部件的设计:

#### 1. 主振和启停电路的设计

**在微程序控制的模型机中我**们已经实现了可以控制的连续脉冲的启停电路。**微程序控制的启停**电路**在硬布**线实现的模型机中也可以使用,**但**发现运算指令的执行周期所需的时钟周期数最少,可优化,因而选择对该种指令进行优化。只需要当期执行周期的第一个时钟周期执行完成后,对节拍发生器中的模四增一计数器进行清零即可。

#### 2. 节拍发生器的设计与实现

根据指令执行流程,设计时序为:分取指周期和执行周期,每个周期为4节拍,波形 图如下:

W1 高电平时是取指周期的 4 节拍, W2 高电平时是执行周期的 4 节拍。



3. 时序控制信号产生部件的设计

第13页

各个小部件的详细设计电路图见附录图 *,* 采用的是每一个指令的分解都由一个小部件 形成。



MA = W1\*T2 + W2\*T3\* (MOV1 + MOV2 + MOV3)

RA = W2\*T1\*(ADD + SUB + AND + XOR + MULT)

PB = W1\*(T1+T3) + W2\*(T1+T2)\*(MOV1 + MOV2 + MOV3)

RB = W2\*T1\*(ADD+SUB+AND+XOR+R1N+MULT) + W2\*T4\*MOV3

CPR0 = W2\*T3\*MOV1

CPR1 = W2\*T1\*(ADD+SUB+AND+XOR+R1N+MULT) + W2\*T3\*MOV2

CPPC = W1\*T3 + W2\*T2\*(MOV1 + MOV2 + MOV3)

CPIR = W1\*T2

CPMAR = W1\*T1 + W2\*T1\*(MOV1 + MOV2 + MOV3) + W2\*T3\*MOV3

RD = W1\*T2 + W2\*T3\*(MOV1+MOV2+MOV3)

WR = W2\*T4\*MOV3

驱动 C = W2\*T4\*MOV3

G = W2\*T1\*HALT

М

= W1\*(T1 + T2 + ~T3) + W2\*(MOV1\*(T1 + ~T2 + T3) + MOV2\*(T1 + ~T2 + T3) + MOV3\*(T1 + ~T2 + T3 + T4)) + W2\*T1\*(AND+ XOR + R1N) + W2\*~T1\*(ADD + SUB + MULT)

= W1\*(T1 + T2 + ~T3) + W2\*(MOV1+MOV2+MOV3)\*(T1 + ~T2 + T3) + W2\*MOV3\* T4 + W2\*T1\*(AND+ XOR + R1N) + W2\*~T1\*(ADD + SUB + MULT)
S3 = W1\*(T1 + T2 + T3) + W2\*(T1+T2+T3)\*(MOV1+MOV2+MOV3) + W2\*T4\*MOV3 + W2\*T1\*(ADD+AND) + W2\*~T1\*(SUB + XOR + R1N + MULT)

```
S2=W1*(\sim(T1+T3)+T2)+W2*(\sim(T1+T2)+T3)*(MOV1+MOV2)+W2*(\sim(T1+T2+T4)+T3)*
              MOV3+W2*T1*(SUB+XOR+R1N) + W2*\sim T1*(ADD+AND + MULT)
              S1 = W1*(T1 + T2 + \sim T3) + W2*(T1 + \sim T2 + T3)*(MOV1+MOV2+MOV3) +
              W2*T4*MOV3 + W2*T1*(SUB+AND+XOR) + W2*~T1*(ADD+ R1N + MULT)
              S0=W1*(\sim T1+T2+T3)+W2*(MOV1+MOV2)*(\sim T1+T2+T3)+W2*MOV3*(\sim (T1+T4)+T2+T3)+W2*MOV3*(\sim T1+T4)+T2+T3)+W2*MOV3*(\sim T1+T4)+T2+T3)+W2*(MOV3*(\sim T1+T4)+T3)+W2*(MOV3*(\sim T1+T4)+T3)+W2*(MOV3*(\sim T1+T4)+T3)+W2*(MOV3*(\sim T1+T4)+T3)+W2*(MOV3*(\sim T1+T4)+T3)+W2*(MOV3*(\sim T1+T4)+T3)+W2*(MOV3*(\sim T1+T4)+T3)+W2*(MOV3*(\sim T1+T4)+W2*(MOV3*(\sim T1
              T3) + W2*T1*(ADD + AND + R1N) + W2*~T1*(SUB + XOR + MULT)
              CN = W1* \sim T3 + W2* \sim T2*(MOV1+MOV2+MOV3) + W2*(T1*ADD + \sim T1*(SUB + AND)
              + XOR + R1N + MUTL)
              MUL = W2*T1*MULT
RAM 中编写代码
RAM 指令集如下:
地址:
00
数据:
18 05 29 03 31 47 F1 加
地址:
07
数据:
18 05 29 03 51 47 F2 减
地址:
oΕ
数据:
18 05 29 03 61 47 F3 自增一
地址:
15
数据:
```

| 18 05 29 03 71 47 F4 与       |
|------------------------------|
| 地址:                          |
| ıC                           |
| 数据:                          |
| 18 05 29 03 81 47 F5 或       |
| 地址:                          |
| 23                           |
| 数据:                          |
| 18 05 29 03 91 47 F6 异或      |
| 地址:                          |
| 2A                           |
| 数据:                          |
| 18 05 29 03 A1 47 F7 直传      |
| 地址:                          |
| 31                           |
| 数据:                          |
| 18 05 29 03 B1 47 F8 非       |
| 地址:                          |
| 38                           |
| 数据:                          |
| 18 05 29 03 D1 47 F9 乘       |
| ( <b>具体的指令</b> 结构同上面的微指令实现 ) |
| 调试                           |

ı、按复位键 RET

使 MAR 清 o、指令计数器 PC 清 o , 保证从存储器 o 号单元取指令。

2、按单脉冲键,启动程序执行。

# 问题分析

i. 做硬布线的模型机的时候,出现了一系列的问题。经过排查原因主要有两个,一个是由于脉冲波形的问题,需要在 CPRo、 CPRi、 CPPC、 CPIR、 CPMAR 信号的 P 输入端加上一个非门。

#### 2. 乘法器

因为这次实验采用的是用两片 74285 实现乘法器,输入是两个四位,输出是两个八位,而且乘法器的操作并不涉及到 M、So-S3,所以要把乘法器和其他 ALU 部件放在一个层次上,用一个选择信号控制,即 UIR22。

3. 做两个实现的模型机的时候,需要对 RAM 中的数据和总线中的数据进行筛选。

## 实验感悟

微指令实现模型机的操作的关键在于整个模型机的运行是按步骤实现的,一步步执行整个程序,对于下地址形成部件,选择器用来提取 IR 中高四位来确定微程序的入口,uPC 是用来执行确定执行下一步微指令。逻辑设计其实是将具体操作划分为指令,指令又划分为微指令,微指令中含有 uIR 的各种端口来响应操作。

硬布线电路不用 ROM 存储器,直接通过相应的硬布线电路来设计这些控制信号,不同于 微程序模型机通过微指令信号中的 uIR23—uIRo 控制。

无论是底层基础元件的设计,还是整体系统的连接都是不小的挑战,工作极为繁琐需要个人的细致和耐心,对于脉冲,节拍和指令有了进一步的理解,继修读了《计算机组成原理》后算是真正明白了一台基本计算机的执行过程,对计算机整体有了进一步的理解。

# 附录

微程序实现的模型机:

**ALU** 



## 二选一选择器:



#### RAM 选择器:



后继形成:



# 乘法器:



# 寄存器:





# 时钟:



# Upc:



# 总体结构图:



硬布线实现的模型机:

# ALU 部分与上面相同

**硬布**线实现的时序:

节拍器:



# 具体指令实现:

RA:



RB:



RD:



# So:



# S1:



# S2:



# S<sub>3</sub>:



# PB:



CN:



#### CPIR:



#### CPMAR:



# CPPC:



#### CPRo:



#### CPR1:



#### M:



# MA:



# C\_fei:



## 总体电路图:

