# **Quick Guide MOP**

Detta häfte får användas under tentamen i kursen "Maskinorienterad programmering" under förutsättning att inga egna anteckningar gjorts.

Ev. rättelser bifogas tentamenstes.

Institutionen för Data och informationsteknik Chalmers 2018-12-26

# Innehåll:

| MINNESDISPOSITION MD407 | 2  |
|-------------------------|----|
| INSTRUKTIONSÖVERSKT     | 3  |
| ADRESSERINGSSÄTT        | 3  |
| REGISTERUPPSÄTTNING     | 4  |
| KOMPILATORKONVENTIONER  | 4  |
| REGISTERBESKRIVNINGAR   | 5  |
| TILLDELNINGAR           | 6  |
| UTTRYCKSEVALUERING      | 8  |
| PROGRAMFLÖDESKONTROLL   | 11 |
| SPECIELLA INSTRUKTIONER | 12 |
| ASSEMBLERDIREKTIV       | 13 |
| PERIFERIBUSS            | 14 |
| PERIFERIKRETSAR         | 17 |
| VEKTORTABELL 22         |    |
| C QUICK REFERENCE GUIDE | 24 |
|                         |    |
|                         |    |
| Tillhör:                |    |

### **MINNESDISPOSITION MD407**

#### Adressrum



### **Block 1 SRAM**

| 2001 FFFF<br>2001 C400<br>2001 C3FF<br>2001 C000<br>2001 BFFF | Monitor/<br>debugger<br>stack och data<br>Relokerade<br>avbrottsvektorer |
|---------------------------------------------------------------|--------------------------------------------------------------------------|
| 2000 0000                                                     | Reserverat för applikationen                                             |

### **Periferibuss**

| "Floating point unit"                 |
|---------------------------------------|
| "NVIC"                                |
| "Memory protection unit"              |
| "Floating point unit, access control" |
| "System Control Block"                |
| "NVIC"                                |
| "System timer"                        |
|                                       |

#### Periferikretsar

| A000 0000 - A00                    | 0 OFFF       | ECMC control roa       | AHB3  |
|------------------------------------|--------------|------------------------|-------|
| A000 0000 A00                      | OULLL        | FSMC control reg       | AIIDO |
|                                    |              |                        |       |
| 5006 0800 - 500                    |              | RNG                    |       |
| 5006 0400 - 500<br>5006 0000 - 500 |              | HASH                   |       |
| 5006 0000 - 500<br>5005 0000 - 500 |              | CRYP<br>DCMI           |       |
| 5000 0000 - 500                    |              | USB OTG FS             |       |
| 4004 0000 - 400                    | -            | USB OTG HS             | 1     |
| 4002 B000 - 400                    |              | DMA2D                  | 1     |
| 4002 9000 - 400                    |              |                        | 1     |
| 4002 8C00 - 400                    |              |                        |       |
| 4002 8800 - 400                    |              | ETHERNET MAC           |       |
| 4002 8400 - 400                    |              |                        |       |
| 4002 8000 - 400<br>4002 6400 - 400 |              | DMA2                   | -     |
| 4002 6000 - 400                    |              | DMA1                   |       |
| 4002 4000 - 400                    |              | BKPSRAM                | AHB1  |
| 4002 3C00 - 400                    |              | Flash interface        | 1     |
| 4002 3800 - 400                    |              | RCC                    | ]     |
| 4002 3000 - 400                    |              | CRC                    |       |
| 4002 2800 - 400                    |              | GPIOK                  |       |
| 4002 2400 - 400<br>4002 2000 - 400 |              | GPIOJ                  |       |
| 4002 2000 - 400<br>4002 1C00 - 400 |              | GPIOI                  |       |
| 4002 1800 - 400                    |              | GPIOH<br>GPIOG         |       |
| 4002 1400 - 400                    |              | GPIOF                  | 1     |
| 4002 1000 - 400                    | 2 13FF       | GPIOE                  | 1     |
| 4002 OC00 - 400                    | 2 OFFF[      | GPIOD                  | ]     |
| 4002 0800 - 400                    |              | GPIOC                  |       |
| 4002 0400 - 400                    |              | GPIOB                  |       |
| 4002 0000 - 400<br>4001 6800 - 400 |              | GPIOA LOD TET          |       |
| 4001 5800 - 400                    |              | LCD-TFT<br>SAI1        |       |
| 4001 5400 - 400                    | -            | SPI6                   |       |
| 4001 5000 - 400                    |              | SPI5                   | 1     |
| 4001 4800 - 400                    | 1 4BFF       | TIM11                  | ]     |
| 4001 4400 - 400                    |              | TIM10                  | ]     |
| 4001 4000 - 400                    |              | TIM9                   | ]     |
| 4001 3C00 - 400<br>4001 3800 - 400 |              | EXTI                   | APB2  |
| 4001 3400 - 400                    |              | SYSCFG<br>SPI4         | AFBZ  |
| 4001 3000 - 400                    |              | SPI1                   |       |
| 4001 2C00 - 400                    |              | SDIO                   |       |
| 4001 2000 - 400                    |              | ADC1-ADC2-ADC3         |       |
| 4001 1400 - 400                    |              | USART6                 |       |
| 4001 1000 - 400                    |              | USART1                 |       |
| 4001 0400 - 400<br>4001 0000 - 400 |              | TIM8<br>TIM1           |       |
| 4000 7C00 - 400                    |              | UART8                  |       |
| 4000 7800 - 400                    |              | UART7                  |       |
| 4000 7400 - 400                    | 77FF[        | DAC                    |       |
| 4000 7000 - 400                    |              | PWR                    |       |
| 4000 6800 - 400                    |              | CAN2                   |       |
| 4000 6400 - 400<br>4000 5C00 - 400 |              | CAN1                   |       |
| 4000 5800 - 400                    | <sub>-</sub> | 12C3<br>12C2           |       |
| 4000 5400 - 400                    |              | I2C1                   |       |
| 4000 5000 - 400                    |              | UART5                  |       |
| 4000 4C00 - 400                    |              | UART4                  |       |
| 4000 4800 - 400                    |              | USART3                 |       |
| 4000 4400 - 400                    |              | USART2                 |       |
| 4000 4000 - 400<br>4000 3C00 - 400 |              | I2S3ext                | APB1  |
| 4000 3800 - 400                    |              | SPI3/I2S3<br>SPI2/I2S2 | AIDI  |
| 4000 3400 - 400                    |              | 12S2ext                |       |
| 4000 3000 - 400                    |              | IWDG                   |       |
| 4000 2C00 - 400                    | 2FFF         | WWDG                   |       |
| 4000 2800 - 400                    |              | RTC & BKP Reg          |       |
| 4000 2000 - 400                    |              | TIM14                  |       |
| 4000 1C00 - 400<br>4000 1800 - 400 |              | TIM13                  |       |
| 4000 1800 - 400                    |              | TIM12<br>TIM7          |       |
| 4000 1000 - 400                    |              | TIM6                   |       |
| 4000 0C00 - 400                    |              | TIM5                   |       |
| 4000 0800 - 400                    | OBFF[        | TIM4                   |       |
|                                    | ` ^7pp[      |                        |       |
| 4000 0400 - 400<br>4000 0000 - 400 |              | TIM3<br>TIM2           |       |

# Instruktionslista ARM Thumb INSTRUKTIONSÖVERSKT

| Instruktion                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | Storlek | Cortex<br>M0 | Cortex<br>M0+ | Cortex<br>M1 | Cortex<br>M3 | Cortex<br>M4 | Cortex<br>M7 | Ark.         |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|--------------|---------------|--------------|--------------|--------------|--------------|--------------|
| ADC, ADD, (ADR), AND, ASR, B, BIC, BKPT, BLX, BX, CMN, CMP, CPS, EOR, LDM, (LDMIA, LDMFD), LDR, LDRB, LDRH, LDRSB, LDRSH, LSL, LSR, MOV, MUL, MVN, NOP, ORR, POP, PUSH, REV, REV16, REVSH, ROR, RSB, SBC, SEV, STM, (STMIA, STMEA), STR, STRB, STRH, SUB, SVC, SXTB, SXTH, TST, UXTB, UXTH, WFE, WFI, YIELD                                                                                                                                                                                                                                                                                                               | 16-bit  | х            | х             | х            | х            | х            | х            | v6           |
| BL, DMB, DSB, ISB, MRS, MSR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 32-bit  | Х            | Χ             | Х            | Х            | Х            | Х            |              |
| CBNZ, CBZ, IT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 16-bit  |              |               |              | Х            | Х            | Х            |              |
| ADC, ADD, AND, ASR, B, BFC, BFI, BIC, CDP, CLREX, CLZ, CMN, CMP, DBG, EOR, LDC, LDMA, LDMDB, LDR, LDRBT, LDRD, LDREX, LDREXB, LDREXH, LDRH, LDRHT, LDRSB, LDRSBT, LDRSHT, LDRT, MCR, LSR, MLS, MCRR, MLA, MOV, MOVT, MRC, MRRC, MUL, MVN, NOP, ORN, ORR, PLD, PLDW, PLI, POP, PUSH, RBIT, REV, REV16, REVSH, ROR, RRX, RSB, SBC, SBFX, SDIV, SEV, SMLAL, SMULL, SSAT, STC, STMDB, STR, STRB, STRBT, STRD, STREX, STREXB, STREXH, STRH, STRHT, STRT, SUB, SXTB, SXTB, TBB, TBH, TEQ, TST, UBFX, UDIV, UMLAL, UMULL, USAT, UXTB, UXTH, WFE, WFI, YIELD                                                                      | 32-bit  |              |               |              | х            | х            | х            | v7           |
| PKH, QADD, QADD16, QADD8, QASX, QDADD, QDSUB, QSAX, QSUB, QSUB16, QSUB8, SADD16, SADD8, SASX, SEL SHADD16, SHADD8, SHASX, SHSAX, SHSUB16, SHSUB8, SMLABB, SMLABT, SMLATT, SMLATT, SMLAD, SMLALBB, SMLALBT, SMLALTB, SMLALTTSMLALD, SMLAWB, SMLAWT, SMLSD, SMLSLD, SMMLA, SMMLS, SMMUL, SMUAD, SMULBB, SMULBT, SMULTT, SMULTB, SMULWT, SMUUWB, SMUSD, SSAT16, SSAX, SSUB16, SSUB8, SXTAB, SXTAB16, SXTAB16, SXTAB16, UADD16, UADD8, UASX, UHADD16, UHADD8, UHASX, UHSAX, UHSUB16, UHSUB8, UMAAL, UQADD16, UQADD8, UQASX, UQSAX, UQSUB16, UQSUB8, USAD8, USADA8, USAT16, USAX, USUB16, USUB8, UXTAB, UXTAB16, UXTAH, UXTB16 | 32-bit  |              |               |              |              | х            | х            | v7e<br>(DSP) |
| VABS, VADD, VCMP, VCMPE, VCVT, VCVTR, VDIV, VLDM, VLDR, VMLA, VMLS, VMOV, VMRS, VMSR, VMUL, VNEG, VNMLA, VNMLS, VNMUL, VPOP, VPUSH, VSQRT, VSTM, VSTR, VSUB                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 32-bit  |              |               |              |              | SP<br>FPU    | SP<br>FPU    | 32-b<br>FP   |
| FP- dubbel precision                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 32-bit  |              |               |              |              |              | DP<br>FPU    | 64-b<br>FP   |

### **A**DRESSERINGSSÄTT

| Namn                 | Syntax       | Exempel        | RTN          |
|----------------------|--------------|----------------|--------------|
| Register direct      | Rx           | MOV RO,R1      | R0←R1        |
| Direct               | Symbol       | LDR R0, symbol | R0←M(symbol) |
| Immediate            | #const       | MOV R0,#0x15   | R0←0x15      |
| Register indirect    | [Rx]         | LDR R0,[R1]    | R0←M(R1)     |
| with offset          | [Rx,#offset] | LDR R0,[R1,#4] | R0←M(R1+4)   |
| with register offset | [Rx,Ri]      | LDR R0,[R1,R2] | R0←M(R1+R2)  |

### **REGISTERUPPSÄTTNING**



### **KOMPILATORKONVENTIONER**

| Register | ļ.                                             | Användning                         |
|----------|------------------------------------------------|------------------------------------|
| R15 (PC) | Programräknare                                 | •                                  |
| R14 (LR) | Länkregister                                   |                                    |
| R13 (SP) | Stackpekare                                    |                                    |
| R12 (IP) |                                                |                                    |
| R11      | Dessa register är avsedda för variabler och so | om temporära register.             |
| R10      | Om dom används måste dom sparas och åter       | ställas av                         |
| R9       | den anropade (callee) funktionen               |                                    |
| R8       | , , ,                                          |                                    |
| R7       | Speciellt använder GCC R7 som pekare till ak   | tiveringspost (stack frame)        |
| R6       | Också dessa register är avsedda för variabler  | och temporärbruk                   |
| R5       | Om dom används måste dom sparas och åter       | ställas av                         |
| R4       | den anropade (callee) funktionen               |                                    |
| R3       | parameter 4 / temporärregister                 | Dessa register sparas normalt sett |
| R2       | parameter 3 / temporärregister                 | inte över funktionsanrop men om,   |
| R1       | parameter 2 / resultat 2 /temporärregister     | så är det den anropande (caller)   |
| R0       | parameter 1 / resultat 1/ temporärregister     | funktionens uppgift                |

### REGISTERBESKRIVNINGAR

R0-R12: Generella 32-bitars register.

R13: Stackpekare, i själva verket två olika register där inställningen i CONTROL-registret bestämmer vilket av registren PSP (process stack pointer) eller MSP (master stack pointer) R14: Länkregister, i detta register sparas återhoppsadressen vid BL (Branch and Link)instruktionen.

R15: Programräknaren

PSR: Program Status Register Är i själva verket tre olika register

APSR (Application Program Status Register) innehåller statusbitar från operationer.

IPSR (Interrupt Program Status Register)

ISR\_NUMBER: Är antingen 0, dvs. inget avbrott, eller indikerar det aktiva avbrottet.

EPSR (Execution Program Status Register)

Registret innehåller biten Thumb state och exekveringstillståndet för antingen:

- If-Then (IT) instruktionen
- Interruptible-Continuable Instruction (ICI) fält för en avbruten load multiple eller store multiple instruktion.

#### ICI:

Då ett avbrott inträffar under exekvering av någon av instruktionerna LDM STM, PUSH, POP, VLDM, VSTM, VPUSH, eller VPOP:

- Stoppas instruktionen temporärt
- Skriver värdet för operationens nästa register i EPSR [15:12].
- Efter att ha betiänat avbrottet:
- Fullföljer instruktionen med början på det register som anges av EPSR[15:12]

Bitarna [26:25,11:10] är 0 om processorn är i ICI-tillstånd.

#### IT:

Ett IT-block utgörs av upp till fyra villkorligt exekverbara instruktioner. Se instruktionslistan för beskrivning at IT-instruktionen.

#### T: Thumb state

Cortex M4 stödjer enbart exekvering av instruktioner i Thumbtillstånd. Följande instruktioner kan potentiellt ändra detta tillstånd eftersom de påverkar T-biten.

- Instruktionerna BLX, BX och POP{PC}
- Återställning av av xPSR vid återgång från undantag
- Bit[0] i adressen hos en vektor i avbrottstabellen

Försök att exekvera en instruktion då T är 0 resulterar i undantag (fault) eller att processorn stannar (lockup).

Läsning från EPSR med instruktionen MSR returnerar alltid 0. Försök att skriva ignoreras. EPSR kan undersökas i en hanteringsrutin genom att EPSR extraheras från det PSR som lagrats på stacken vid undantaget/avbrottet.

#### CONTROL:

F=0: Flyttalsräknaren används ej F=1: Flyttalsräknare aktiverad

SPSEL: Aktiv stackpekare S=0: MSP är aktiv stackpekare S=1: PSP är aktiv stackpekare

I Handler mode, läses alltid denna bit som 0. Processorn återställer automatiskt rätt bit vid återgång från undantag/avbrott.

nPRIV: Nivå då processorn är i Thread mode.

P=0: Priviligierad, alla instruktioner tillgängliga.

P=1: Icke priviligierad, en priviligierad instruktion exekveras då som NOP.

BASEPRI[7:4] Prioritetsmask för avbrott

0x00: ingen betydelse

Ett värde skilt från noll i dessa bitar anger den basprioritet som gäller. Processorn accepterar inga avbrott med ett prioritetsvärde som är större eller lika med värdet i detta register. Observera att högsta prioritet anges med prioritetsvärdet 0, lägsta prioritet anges med värdet 0xF0.

#### PRIMASK:

0: Ingen effekt

1: Förhindrar aktivering av undantag/avbrott med konfigurerbar prioritet, dvs *maskerar* avbrott..

#### FAULTMASK:

0: Ingen effekt

1: Förhindrar aktivering av alla undantag utom NMI.

### **TILLDELNINGAR**

#### ADR - Address to register A6-115

Adderar en konstant till värdet i PC och skriver resultatet till destinationsregistret.

Syntax:

ADD Rd, PC, #const ADR Rd, label LDR Rd, =label

Observera att bara de två sista accepteras av assemblatorn.

Rd Destination, (R0-R7).

label Adressen till en instruktion eller data. Assemblatorn bestämmer ett värde för offseten så att denna är rättad

till WORD-adresser

const Positiv konstant 0-1020. Endast multiplar av 4 är

tillåtna, kodas därför med 8 bitar.

#### ADD - Add SP-relative address to register A6-111

Adderar en konstant till värdet i SP och skriver resultatet till ett generellt register eller SP.

Syntax:

ADD Rd,SP,#imm8
ADD SP,SP,#imm7 eller
ADD SP,#imm7
Rd Destination, (R0-R7).

imm8 Positiv konstant 0-1020. Endast multiplar av 4 är

tillåtna, kodas därför med 8 bitar.

imm7 Positiv konstant 0-508. Endast multiplar av 4 är

tillåtna, kodas därför med 7 bitar.

#### SUB - SP-relative address to register A6-111

Subtraherar en konstant från värdet i SP och skriver resultatet till SP.

Syntax:

Rd

SUB SP,SP,#imm7 eller SUB SP,#imm7

Destination, (R0-R7).

imm7 Positiv konstant 0-508. Endast multiplar av 4 är

tillåtna, kodas därför med 7 bitar.

#### LDR - Load immediate A6-139

En basadress bestäms genom att en konstant offset adderas till innehållet i ett basregister. Därefter kopieras ett WORD, från denna adress, till destinationsregistret. Om konstanten är 0 kan den utelämnas.

Syntax:

LDR Rt,[Rn,+/-#imm5]
LDR Rt,[Rn]

LDR Rt, [SP, +/-#imm8]

LDR Rt,[SP]

Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
+/- Anger positiv eller negativ offset. Om tecken utelämnas tolkas detta som positiv offset.

imm5 Positiv konstant 0-124. Endast multiplar av 4 är

tillåtna, kodas därför med 5 bitar.

imm8 Positiv konstant 0-1020. Endast multiplar av 4 är

tillåtna, kodas därför med 8 bitar.

#### LDR - Load literal A6-141

En basadress bestäms genom att en konstant adderas till innehållet i PC. Därefter kopieras ett WORD, från denna adress, till destinationsregistret

Syntax:

LDR Rt,label
LDR Rt,[PC,imm]
Rt Destination, (R0-R7).

label Symbolisk adress till data som kopieras till Rt..
imm Positiv konstant 0-1020. Endast multiplar av 4 är

tillåtna, kodas därför med 8 bitar.

#### LDR - Load register A6-143

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras ett WORD, från denna adress, till destinationsregistret

Syntax:

LDR Rt, [Rn, Rm]
Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
Rm Indexregister för adressberäkningen, (R0-R7).

#### LDRB - Load byte immediate A6-144

En basadress bestäms genom att en konstant adderas till innehållet i ett basregister. Därefter kopieras en BYTE från denna adress, utvidgas med nollor till ett WORD och placeras i destinationsregistret.

Syntax:

LDRB Rt, [Rn, +/-#imm]
Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7). +/- Anger positiv eller negativ offset. Om tecken utelämnas tolkas detta som positiv offset.

imm Positiv konstant 0-31.

#### LDRB - Load byte register A6-145

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras en BYTE från denna adress, utvidgas med nollor till ett WORD och placeras i destinationsregistret.

Syntax:

LDRB Rt, [Rn, Rm] Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7). Rm Indexregister för adressberäkningen, (R0-R7).

#### LDRH - Load halfword immediate A6-146

En basadress bestäms genom att en konstant adderas till innehållet i ett basregister. Därefter kopieras ett HWORD från denna adress, utvidgas med nollor till ett WORD och placeras i destinationsregistret.

Syntax:

LDRH Rt, [Rn, +/-#imm5] Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).

+/- Anger positiv eller negativ offset. Om tecken utelämnas tolkas detta som positiv offset.

imm Positiv konstant 0-62. Endast multiplar av 2 är

tillåtna.

#### LDRH – Load halfword register A6-147

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras ett HWORD från denna adress, utvidgas med nollor till ett WORD och placeras i destinationsregistret.

Syntax:

LDRH Rt, [Rn, Rm]
Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
Rm Indexregister för adressberäkningen, (R0-R7)

#### LDRSB - Load signed byte register A6-148

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras en BYTE från denna adress, teckenutvidgas till ett WORD och placeras i destinationsregistret.

Syntax:

LDRSB Rt, [Rn, Rm]
Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
Rm Indexregister för adressberäkningen, (R0-R7).

#### LDRSH - Load signed halfword register A6-149

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras ett HWORD från denna adress, teckenutvidgas till ett WORD och placeras i destinationsregistret.

Syntax:

LDRSH Rt, [Rn, Rm]
Rt Destination, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
Rm Indexregister för adressberäkningen, (R0-R7).

#### STR - Store immediate A6-177

En basadress bestäms genom att en konstant offset adderas till innehållet i ett basregister. Därefter kopieras ett WORD, från källregistret till denna adress. Om konstanten är 0 kan den utelämnas.

Syntax:

STR Rt, [Rn, +/-#imm5]
STR Rt, [SP, +/-#imm8]

Rt Källa, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7). +/- Anger positiv eller negativ offset. Om tecken

utelämnas tolkas detta som positiv offset.

imm5 Positiv konstant 0-124. Endast multiplar av 4 är tillåtna, kodas därför med 5 bitar.

imm8 Positiv konstant 0-1020. Endast multiplar av 4 är

tillåtna, kodas därför med 8 bitar.

#### STR - Store register A6-179

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras ett WORD, från källregistret till denna adress.

Syntax:

STR Rt, [Rn,Rm] Rt Källa, (R0-R7).

Rn Basregister för adressberäkningen.
Rn Indexregister för adressberäkningen .

#### STRB - Store byte register A6-181

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras en BYTE från källregistret till denna adress.

Syntax:

STRB Rt, [Rn,Rm] Rt Källa, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
Rm Indexregister för adressberäkningen, (R0-R7).

#### ${\tt STRB}$ – Store byte immediate A6-180

En basadress bestäms genom att en konstant adderas till innehållet i ett basregister. Därefter kopieras en BYTE från källregistret till denna adress.

Syntax:

STRB Rt, [Rn, +/-#imm] Rt Källa, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
+/- Anger positiv eller negativ offset. Om tecken utelämnas tolkas detta som positiv offset.

imm Positiv konstant 0-31

#### STRH - Store halfword immediate A6-182

En basadress bestäms genom att en konstant adderas till innehållet i ett basregister. Därefter kopieras ett HWORD från källregistret till denna adress.

Syntax:

STRH Rt, [Rn, +/-#imm]Rt Källa, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
+/- Anger positiv eller negativ offset. Om tecken utelämnas tolkas detta som positiv offset.

imm Positiv konstant 0-62.

STRH - Store halfword register A6-183

En basadress bestäms genom att innehållet i ett indexregister adderas till innehållet i basregistret. Därefter kopieras ett HWORD från källregistret till denna adress.

Syntax:

STRH Rt, [Rn, Rm] Rt Källa, (R0-R7).

Rn Basregister för adressberäkningen, (R0-R7).
Rm Indexregister för adressberäkningen, (R0-R7).

#### LDMIA - Load multiple A6-137

Kopierar konsekutiva minnesinnehåll från en basadress till en uppsättning register. Om registret som anger adressen inte ingår i listan av register kommer detta att uppdateras med adressen till den sist kopierade positionen +4.

Syntax:

LDMIA Rn!, {regs}
LDMIA Rn, {regs}

Rn Basregister för adressberäkningen, (R0-R7).

regs Kommaseparerad lista av ett eller flera register (R0-R7). Kopiering sker mot ökande adresser. Register med lägst index kopieras först.

#### STMIA - Store multiple A6-175

Kopierar registerinnehåll till konsekutiva minnesinnehåll från en basadress. Basregistret uppdateras med adressen till den sist kopierade positionen +4.

Syntax:

STMIA Rn!, {regs}
STMIA Rn, {regs}

Rn Basregister för adressberäkningen, (R0-R7).

regs Kommaseparerad lista av ett eller flera register (R0-R7). Kopiering sker mot minskande adresser. Register med högst index kopieras först. Rn bör inte ingå i listan eftersom detta kan skapa oförutsedda resultat.

#### POP - Pop multiple A6-165

Kopierar minnesinnehåll från stacken till en uppsättning, register. Slutligen uppdateras SP (jfr LDMIA). Om PC ingår i listan av register kommer instruktionen också att fungera som en BRANCH-instruktion. Bit 0 i adressen måste då vara 1 för att bibehålla Thumb-tillstånd, om inte, vidtar undantagshantering. Syntax:

POP {regs]

regs Lista av ett eller flera register (R0-R7) och ev. PC. Kopiering sker mot ökande adresser. Register med lägst index kopieras först (R0,R1,R2 ... PC).

#### PUSH - Push multiple A6-167

Kopierar en uppsättning, ett eller flera, register till stacken. Slutligen uppdateras SP (jfr STMIA).

Om LR ingår i listan av register kan instruktionen också att komma att fungera som en BRANCH-instruktion. Bit 0 i adressen måste då vara 1 för att bibehålla Thumb-tillstånd, om inte, vidtar undantagshantering då adressen senare återställs till PC.

Syntax: PUSH

{regs}

Lista av ett eller flera register (R0-R7) och ev. LR.

Kopiering sker mot minskande adresser. Register med
högst index kopieras först (LR,R7,R6 osv.).

#### MOV - Move immediate A6-154

Placerar en 8 bitars konstant i destinationsregistret, övriga bitar i registret nollställs. Flaggor uppdateras.

Syntax:

MOV Rd, #const

Rd Destinationsregister (R0-R12, SP, LR, PC).

const Positiv konstant 0-255.

Flaggor:

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

MOV - Move A6-155

Kopierar innehållet i källregistret till destinationsregistret. I den första formen kan alla register användas, då sker ingen flaggpåverkan. I den andra formen kan endast låga register användas, med denna form uppdateras flaggorna.

Syntax: Form T1:

MOV Rd, Rm

Rm Källregister (R0-R12, SP, LR, PC).
Rd Destinationsregister (R0-R12, SP, LR, PC).

Form T2, uppdaterar flaggor: MOVS  $\mathbb{R}^d$ ,  $\mathbb{R}^m$ 

Rm Källregister 1 (R0-R7).

Rdn Källregister 2 och destinationsregister (R0-R7).

Flaggor; N

kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

SXTH - Sign extend halfword A6-191

Teckenutvidgar tal med tecken, från 16-bitar i källregistret till 32 bitar och placerar resultatet i destinationsregistret.

Syntax:

SXTH Rd, Rm

Rm Källregister (R0-R7).
Rd Destinationsregister (R0-R7).

SXTB - Sign extend byte A6-191

Teckenutvidgar tal med tecken, från 8-bitar i källregistret till 32 bitar och placerar resultatet i destinationsregistret.

Syntax:

SXTB Rd, Rm

Rm Källregister (R0-R7).
Rd Destinationsregister (R0-R7).

UXTH - Unsigned extend halfword A6-196

Teckenutvidgar tal utan tecken, från 16-bitar i källregistret till 32 bitar och placerar resultatet i destinationsregistret.

Syntax:

UXTH Rd, Rm

Rm Källregister (R0-R7).
Rd Destinationsregister (R0-R7).

UXTB - Unsigned extend byte A6-195

Teckenutvidgar tal utan tecken, från 8-bitar i källregistret till 32 bitar och placerar resultatet i destinationsregistret.

Syntax:

UXTB Rd, Rm

 $\begin{array}{ll} \text{Rm} & \text{K\"{a}llregister} \ (R0\text{-}R7). \\ \text{Rd} & \text{Destinations} \text{register} \ (R0\text{-}R7). \\ \end{array}$ 

REV - Byte-reverse word A6-168

Skifta endianordning genom att arrangera om bytes i källregistret till ett 32-bitars ord som placeras i destinationsregistret.

Syntax:

REV Rd, Rm

Rm Källregister (R0-R7).
Rd Destinationsregister (R0-R7).

Detaljer:

Rd<31:24> = Rm<7:0>; Rd <23:16> = Rm<15:8>; Rd <15:8> = Rm<23:16>;

Rd < 7:0 > = Rm < 31:24 >;

REV16 - Byte-reverse packed halfword A6-169

Skifta endianordning genom att arrangera om bytes i de båda halva orden i källregistret, resultatet placeras i destinationsregistret som då innehåller två endianskiftade halvord.

Syntax:

REV16 Rd, Rm

Rm Källregister (R0-R7).
Rd Destinationsregister (R0-R7).

Detaljer:

Rd <31:24> = Rm<23:16>; Rd <23:16> = Rm<31:24>; Rd <15:8> = Rm<7:0>; Rd <7:0> = Rm<15:8>;

REVSH - Byte-reverse signed halfword A6-170

Skifta endianordning genom att arrangera om bytes i det lägre halva orden källregistret, därefter teckenutvidga till 32 bitar och placera resultatet i destinationsregistret.

Syntax:

REVSH Rd, Rm

Rm Källregister (R0-R7).
Rd Destinationsregister (R0-R7).

Detaljer:

Rd<7:0> = Rm<15:8>;

Rd < 31:8 > = SignExtend(Rm < 7:0 >);

### **UTTRYCKSEVALUERING**

### Aritmetik- och logik- operationer

ADC - Add with carry A6-106

Innehållen i källregister och destinationsregister adderas tillsammans med C-flaggan. Resultatet placeras i destinationsregistret. Flaggor uppdateras.

Syntax:

ADC Rd, Rm
ADC {Rd, }Rd, Rm
Rm Källregister.
Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från additionen V Tvåkomplementspill

ADD - Add A6-109

Innehållen i två register adderas. Resultatet placeras i destinationsregistret. Flaggor uppdateras.

Syntax: Form T1:

ADD Rd, Rn, Rm

Rn Källregister 1 (R0-R7). Rm Källregister 2 (R0-R7). Rd Destinationsregister (R0-R7).

Form T2:

ADD Rdn,Rm

Rm Källregister 1 (R0-R12, SP, LR, PC).

Rdn Källregister 2 och destinationsregister (R0-R12, SP,

LR).

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från additionen V Tvåkomplementspill ADD - Add immediate A6-107

En konstant adderas till innehållet i källregistret i två register adderas. Resultatet placeras i destinationsregistret.

Form T1:

ADD Rd, Rn, #<imm3>
Rd Destinationsregister (R0-R7).

Rm Källregister (R0-R7).
imm3 Positiv konstant 0-7.

Form T2:

ADD Rdn, #<imm8>

Rdn Källregister och destinationsregister (R0-R7).

imm8 Positiv konstant 0-255.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från additionen V Tvåkomplementspill

SBC - Subtract with carry A6-173

Innehållet i källregistret subtraheras från innehållet i destinationsregistret tillsammans med inversen av C-flaggan (Borrow). Resultatet placeras i destinationsregistret.

Syntax:

SBC Rd, Rm
SBC {Rd, }Rd, Rm
Rm Källregister.
Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Borrow från subtraktionen V Tvåkomplementspill

SUB - Subtract A6-187

Innehållet i källregister 2 subtraheras från innehållet i källregister.

Resultatet placeras i destinationsregistret.

Syntax:

SUB Rd, Rn, Rm
Rn Källregister 1 (R0-R7).
Rm Källregister 2 (R0-R7).
Rd Destinationsregister (R0-R7).

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars
 C Borrow från subtraktionen

C Borrow från subtrakti V Tvåkomplementspill

SUB - Subtract immediate A6-185

En konstant subtraheras från innehållet i källregistret. Resultatet placeras i destinationsregistret.

Syntax:

Form T1:

SUB Rd, Rn, #<imm3>
Rd Destinationsregister (R0-R7).

Rm Källregister (R0-R7). imm3 Positiv konstant 0-7.

Form T2:

SUBS Rdn, #<imm8>

Rdn Källregister och destinationsregister (R0-R7).

imm8 Positiv konstant 0-255.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Borrow från subtraktionen V Tvåkomplementspill

RSB - Reverse subtract from 0 ("negate")

Innehållet i källregistret subtraheras från 0. Resultatet placeras i destinationsregistret.

Syntax:

NEG Rd,Rm @ GAS syntax

RSB {Rd,}Rm,#0 Rm Källregister. Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Borrow från subtraktionen V Tvåkomplementspill

MUL - Multiplication

Innehållen i källregister och destinationsregister multipliceras. Resultatets minst signifikanta 32 bitar placeras i destinationsregistret, resultatet blir det samma oavsett om de ingående operanderna betraktas som tal med eller utan tecken.

Syntax:

MUL Rd, Rm

MUL {Rd, }Rd, Rm

Rm Källregister.

Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

### **Bitoperationer**

AND – Bitwise AND A6-116

Instruktionen utför bitvis OCH mellan innehållen i källregister och destinationsregister. Resultatet placeras i

destinations registret.

Syntax:

AND Rd, Rm
AND {Rd, }Rd, Rm
Rm Källregister.
Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

BIC - Bit clear A6-121

Instruktionen utför bitvis OCH mellan komplementet av innehållet i källregister och destinationsregister. Resultatet placeras i destinationsregistret..

Syntax:

BIC Rd, Rm
BIC {Rd, }Rd, Rm
Rd Destinationsregister.
Rm Källregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

EOR - Bitwise Exclusive OR A6-135

Instruktionen utför bitvis Exklusivt ELLER mellan innehållen i källregister och destinationsregister. Resultatet placeras i destinationsregistret.

Syntax:

EOR Rd, Rm
EOR {Rd, }Rd, Rm
Rm Källregister.
Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

ORR - Bitwise OR A6-164

Instruktionen utför bitvis ELLER mellan innehållen i källregister och destinationsregister. Resultatet placeras i

destinationsregistret.

Syntax:

ORR Rd, Rm
ORR {Rd, }Rd, Rm
Rm Källregister.
Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

MVN - Bitwise NOT A6-161

Instruktionen bildar komplementet av innehållet i källregistret och placerar detta i destinationsregistret.

Syntax:

MVN Rd, Rm
MVN {Rd, }Rd, Rm
Rm Källregister.
Rd Destinationsregister.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

#### Jämförelse och test

TST - Test A6-192

Instruktionen utför bitvis OCH mellan operander i register.

Syntax:

TST Rn,Rm

Rn Innehåller operand 1.
Rm Innehåller operand 2.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C,V Påverkas ej

CMP - Compare immediate A6-127

En konstant subtraheras från innehållet i källregistret.

Syntax: Form T1:

CMP Rn, #<imm8>

Rn Källregister och destinationsregister (R0-R7).

imm8 Positiv konstant 0-255.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från additionen V Tvåkomplementspill

CMP - Compare A6-129

Källoperanden subtraheras från destinationsoperanden.

Syntax:

CMP Rn, Rm

Rn Innehåller operand 1.
Rm Innehåller operand 2.
Form T1: Rn och Rm kan vara R0-R7

Form T2: Ett av registren från R0-R7, det andra registret från R8-

1(17

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Borrow från subtraktionen V Tvåkomplementspill CMN - Compare negative A6-126

Källoperanden adderas till destinationsoperanden.

Syntax:

CMN Rn,Rm

Rn Innehåller operand 1.
Rm Innehåller operand 2.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från additionen V Tvåkomplementspill

#### Skiftoperationer

LSL - Logical shift left immediate A6-150

Logiskt vänsterskift, innehållet i källregistret skiftas och placeras i destinationsregistret. En konstant anger antal skift som ska utföras.

Syntax:

LSL Rdn,Rm,#<imm5>
Rd Destinationsregister (R0-R7).
Rm Källregister (R0-R7).
imm5 Positiv konstant 0-31.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från sista skift

V Påverkas ej

LSL – Logical shift left A6-151

Logiskt vänsterskift, innehållet i destinationsregistret skiftas och återförs till destinationsregistret. Ett register (de fem minst signifikanta bitarna i registret) anger antal skift som ska utföras.

Syntax:

LSL Rdn, Rm

Rd Destinationsregister (R0-R7).

Rm Källregister (R0-R7) anger antal skift som ska utföras.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från sista skift V Påverkas ej

LSR - Logical shift right immediate A6-152

Logiskt högerskift, innehållet i källregistret skiftas och placeras i destinationsregistret. En konstant anger antal skift som ska utföras.

Syntax:

LSR Rdn, Rm, #<imm5>
Rd Destinationsregister (R0-R7).
Rm Källregister (R0-R7).
imm5 Positiv konstant 0-31.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från sista skift

V Påverkas ej

LSR - Logical shift right A6-153

Logiskt högerskift, innehållet i destinationsregistret skiftas och återförs till destinationsregistret. Ett register (de fem minst signifikanta bitarna i registret) anger antal skift som ska utföras.

Syntax:

LSR Rdn, Rm

Rd Destinationsregister (R0-R7).

Rm Källregister (R0-R7) anger antal skift som ska utföras.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från sista skift

V Påverkas ej

ASR - Arithmetic shift right immediate A6-117

Aritmetiskt högerskift, innehållet i källregistret skiftas och placeras i destinationsregistret. En konstant anger antal skift som ska utföras.

Syntax:

ASR Rdn, Rm, #<imm5>
Rd Destinationsregister (R0-R7).
Rm Källregister (R0-R7).

imm5 Positiv konstant 0-31.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från sista skift V Påverkas ej

ASR - Arithmetic shift right A6-118

Aritmetiskt högerskift, innehållet i destinationsregistret skiftas och återförs till destinationsregistret. Ett register (de fem minst signifikanta bitarna i registret) anger antal skift som ska utföras.

Syntax:

ASR Rdn, Rm

Rd Destinationsregister (R0-R7).

Rm Källregister (R0-R7) anger antal skift som ska utföras.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från sista skift V Påverkas ej

ROR - Rotate right A6-171

Rotation höger, innehållet i destinationsregistret skiftas och återförs till destinationsregistret. Ett register (de fem minst signifikanta bitarna i registret) anger antal skift som ska utföras. Carryflaggan ingår i skiftet, en utskiftad bit hamnar i Carry, inskiftad bit hämtas från Carry.

Syntax:

ROR Rdn, Rm

Rd Destinationsregister (R0-R7).

Rm Källregister (R0-R7) anger antal skift som ska utföras.

Flaggor;

N kopia av bit 31 hos resultatet

Z Ettställs om resultatet blev 0, nollställs annars

C Carry från sista skift

V Påverkas ej

### **PROGRAMFLÖDESKONTROLL**

B - Unconditional branch A6-119

Ovillkorlig programflödesändring, destinationsadressen placeras i  ${\sf PC}$ 

Syntax:

B label label Destination.

B<condition> - Conditional branch A6-119

Villkorlig programflödesändring, villkor dikterat av flaggorna N,V,Z,C och kombinationer av dessa evalueras. Om villkoret är uppfyllt placeras.destinationsadressen i PC, annars fortsätter exekveringen med nästa sekventiella instruktion.

Syntax:

Bcond label label Destination.

Detalier:

Resultat av flaggsättning från föregående operation (Rn-Rm)

| Mnemonic       | Funktion                | Villkor           |
|----------------|-------------------------|-------------------|
| Enkla flaggtes | t                       |                   |
| BCS/BHS        | "Hopp" om carry         | C=1               |
| BCC/BLO        | "Hopp" om ICKE carry    | C=0               |
| BEQ            | "Hopp" om zero          | Z=1               |
| BNE            | "Hopp" om ICKE zero     | Z=0               |
| BMI            | "Hopp" om negative      | N=1               |
| BPL            | "Hopp" om ICKE negative | N=0               |
| BVS            | "Hopp" om overflow      | V=1               |
| BVC            | "Hopp" om ICKE overflow | V=0               |
| Jämförelse av  | tal utan tecken         |                   |
| BHI            | Villkor: Rn>Rm          | C • ! Z = 1       |
| BHS/BCS        | Villkor: Rn ≥ Rm        | C=1               |
| BLO/BCC        | Villkor: Rn < Rm        | C=0               |
| BLS            | Villkor: Rn ≤ Rm        | ! C + Z = 1       |
| Jämförelse av  | tal med tecken          |                   |
| BGT            | Villkor: Rn > Rm        | Z + ( N ⊕ V ) = 0 |
| BGE            | Villkor: Rn ≥ Rm        | N ⊕ V = 0         |
| BLT            | Villkor: Rn < Rm        | N ⊕ V = 1         |
| BLE            | Villkor: Rn ≤ Rm        | Z + ( N ⊕ V ) = 1 |

Samma tabell kan uttryckas med C-operatorer och får då följande utseende:

| C-<br>operator | Betydelse               | Datatyp         | Instruktion |
|----------------|-------------------------|-----------------|-------------|
| ==             | Lika                    | signed/unsigned | BEQ         |
| ! =            | Skild från              | signed/unsigned | BNE         |
| <              | Mindre än               | signed          | BLT         |
|                |                         | unsigned        | BCC         |
| <=             | Mindre än<br>eller lika | signed          | BLE         |
|                |                         | unsigned        | BLS         |
| >              | Större än               | signed          | BGT         |
|                |                         | unsigned        | BHI         |
| >=             | Större än<br>eller lika | signed          | BGE         |
|                |                         | unsigned        | BCS         |

BL - Branch with link A6-123

Subrutinanrop, adressen till nästa sekventiellt placerade instruktion placeras i LR, den minst signifikanta biten i denna adress sätts till 1 för att indikera Thumb-mod. Destinationsadressen placeras i PC,

Syntax:

BL label label Destination.

BX - Branch with exchange A6-125

Destinationsadressen, som finns i ett register, placeras i PC, Instruktionen kan användas för att skifta exekveringstillstånd (Thumb/ARM) hos procesorer som stödjer båda instruktionsuppsättningarna.

Syntax:

Rm

Rm Källregister (R0-R7) innehåller destinationsadressen och den minst signifikanta biten anger hur instruktion

på adressen ska tolkas, Thumb eller ARM..

BLX - Branch with link and exchange A6-124

Subrutinanrop, adressen till nästa sekventiellt placerade instruktion placeras i LR, den minst signifikanta biten i denna adress till för att indikera Thumb-mod. sätts 1 Destinationsadressen, som finns i ett register, placeras i PC, Instruktionen kan användas för att skifta exekveringstillstånd (Thumb/ARM) hos procesorer som stödier instruktionsuppsättningarna.

Syntax:

BLX R

Rm K

Källregister (R0-R7) innehåller destinationsadressen och den minst signifikanta biten anger hur instruktion på adressen ska tolkas, Thumb eller ARM..

### SPECIELLA INSTRUKTIONER

Se även tillverkarens beskrivning för ytterligare detaljer om dessa instruktioner.

MSR - Move to special register B4-310

Kopiera från ett generellt register till något speciellt register.

Syntax:

MSR sreg,Rn

Rn Källa, generellt register.
sreg Destination, kan vara något av:

APSR, IAPSR, EAPSR, XPSR, IPSR, EPSR, IEPSR, MSP, PSP, PRIMASK, CONTROL

Detaljer:

Vissa register kan bara skrivas i Privileged mode. IPSR och EPSR är endast läsbara.

MRS - Move from special register B4-308

Kopiera från ett generellt register till något speciellt register.

Syntax:

MRS Rd, sreg

Rd Destination, generellt register. sreq Källa, kan vara något av:

APSR, IAPSR, EAPSR, XPSR, IPSR, EPSR, IEPSR, MSP, PSP, PRIMASK, CONTROL

Detaljer:

Vissa register kan bara läsas i Privileged mode. Försök att läsa stackpekare, IPSR eller EPSR returnerar 0.

CPS - Change processor state B4-306

Instruktionen används för att nollställa/sätta PRIMASK.

Syntax:

CPSIE i @ Interrupt enable CPSID i @ Interrupt disable

Detaljer:

Instruktionen kan bara utföras i i Privileged mode.

CPSIE kan användas spm alternativ till MSR.

CPSIE i är samma sak som att sätta PRIMASK=0 CPSID i är samma sak som att sätta PRIMASK=1 BKPT - Breakpoint A6-122

Instruktionen orsakar undantagshantering.

Syntax:

BKPT #imm8

imm8 En 8-bitars konstant, ignoreras av processorn men kan användas av en debugger för att ange ytterligare information om brytpunkten.

SVC - Supervisor call A6-189

Instruktionen orsakar undantagshantering och är speciellt avsedd att implementera övergång till priviligierat tillstånd och kontrollerad anrop till en realtidskärna eller ett operativsystem.

Syntax:

SVC #imm8

.hword OcDFxx | imm8

imm8 En 8-bitars konstant, ignoreras av processorn men kan användas i ett operativsystem för att identifiera typ av anrop.

NOP - No operation A6-163

Instruktionen utför ingenting.

Syntax:

NOP

YIELD - Yield hint A6-199

Detta är en så kallad "hint"-instruktion. Används i tidsdelningssystem för att indikera att programmet för tillfället kan lämna ifrån sig processorn.

Syntax:

YIELD

WFE - Wait for event hint A6-197

Detta är en så kallad "hint"-instruktion. Används i tidsdelningssystem för synkronisering. Se även instruktionen SEV .

Syntax:

WFE

WFI - Wait for interrupt hint A6-198

Instruktionsexekveringen avbryts och processorn inväntar avbrott.

Syntax:

SEV - Send event hint A6-174

Används i tidsdelningssystem för att signalera en händelse. Se även instruktionen WFE.

Syntax:

SEV

DSB - Data synchronization barrier A6-134

Instruktionen används för att motverka icke önskade effekter av processorns pipeline. Ingen ny instruktion hämtas/utförs innan alla pågående minnesåtkomster är klara.

Syntax:

DSB

DMB - Data memory barrier A6-133

Instruktionen används för att motverka icke önskade effekter av processorns pipeline. Ingen ny LOAD- eller STORE- instruktion utförs innan alla pågående minnesåtkomster är klara.

Syntax:

DMB

ISB - Instruction synchronization barrier A6-136

Instruktionen tömmer processorns pipeline så att nästa instruktion, den omedelbart efter ISB, hämtas från cache eller minne.

Syntax:

ISB

UDF - Permanently undefined A6-193

Instruktionen orsakar undantagshantering.

Syntax:

UDF #imm8

imm8 En 8-bitar

En 8-bitars konstant, ignoreras av processorn men kan

användas av en debugger för att ange ytterligare

information.

# **ASSEMBLERDIREKTIV**

| Direktiv                                  | Förklaring                                                                                                                                             |
|-------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|
| L: innebär att en etikett kan, men behöve | r inte nödvändigtvis, finnas på raden.                                                                                                                 |
| L: .SPACE N                               | Avsätter N bytes i följd i minnet (initialvärde 0).                                                                                                    |
| L: .BYTE N1, N2                           | Avsätter i följd i minnet en byte för varje argument. Respektive byte ges konstantvärdet N1, N2 etc. Följden placeras med början på adress L.          |
| L: .HWORD N1,N2                           | Avsätter i följd i minnet ett 16 bitars ord för varje argument. Respektive ord ges konstantvärdet N1, N2 etc. Följden placeras med början på adress L. |
| L: .WORD N1,N2                            | Avsätter i följd i minnet ett 32 bitars ord för varje argument. Respektive ord ges konstantvärdet N1, N2 etc. Följden placeras med början på adress L. |
| L: .QUAD N1,N2                            | Avsätter i följd i minnet ett 64 bitars ord för varje argument. Respektive ord ges konstantvärdet N1, N2 etc. Följden placeras med början på adress L. |
| .ALIGN                                    | Garanterar att påföljande adress är jämnt delbar med 4 ("word aligned")                                                                                |
| L: .ASCII ""                              | Avsätter en textsträng i minnet.                                                                                                                       |
| L: .FLOAT F1,F2,                          | Avsätter en flyttalskonstant (32 bitar) för varje argument, i minnet.                                                                                  |
| L: .DOUBLE F1,F2,                         | Avsätter en flyttalskonstant (64 bitar) för varje argument, i minnet.                                                                                  |
| L: .ORG N                                 | Följande kod, data placeras på offset N, från början av aktuell sektion.                                                                               |
| .EQU sym,val                              | Definiera symbolen sym med värdet val.                                                                                                                 |

### **PERIFERIBUSS**

# SysTick System Timer (0xE000E010)

| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | Register  |
|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|-----------|
| 0      |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | rw |    |    |    |    |    |    |    |    |    |    |    |    |    | rw | rw | rw | STK_CTRL  |
| 4      |    |    |    |    |    |    |    |    | rw | STK LOAD  |
| 8      |    |    |    | П  |    |    |    |    | rw | STK_VAL   |
| 0xC    | ٢  | Г  |    |    |    |    |    |    | г  | Γ  | r  | ٢  | r  | ٢  | r  | r  | г  | r  | Γ  | r  | ٢  | Γ  | r  | r  | ٢  | Γ  | r  | ٢  | г  | Γ  | г  | ٢  | STK_CALIB |

STK CTRL Status och styrregister

| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2  | 1  | 0  | Register |
|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|----|----|----|----------|
| 0      |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | rw |    |    |    |    |    |    |   |   |   |   |   |   |   | rw | rw | rw | STK_CTRL |

Bit 16: (COUNTFLAG):

Biten är 1 om räknaren räknat ned till 0. Biten nollställs då registret läses.

Bit 2: (CLKSOURCE) biten är 1 efter RESET:

- 0: Systemklocka/8
- 1: Systemklocka

Bit 1: (TICKINT): Aktivera avbrott

- 0: Inget avbrott genereras.
- 1: Då räknaren slår om till 0 genereras SysTick avbrott.

Bit 0: (ENABLE): Aktivera räknare

Aktiverar räknaren. Då ENABLE-biten sätts till 1 kopierar räknaren värdet från STK\_LOAD till STK\_VAL och räknar ned. Då STK\_VAL slår om till 0, sätts COUNTFLAG till 1, avbrott genereras beroende på TICKINT. Därefter kopieras värdet från STK\_LOAD igen, hela processen repeteras.

- 0: Räknare inaktiv.
- 1: Räknare aktiv.

#### STK\_LOAD Räknarintervall

| c | ffset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | Register |
|---|-------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----------|
| Г | 4     |    |    |    |    |    |    |    |    | rw | rw | rw | rw | rw | rw | nw | rw | STK LOAD |

Bits 23:0 Värde för räknarintervall

Registret håller räknarintervallets startvärde. Värdet kan vara i intervallet 0x00000001-0x00FFFFFF. Startvärdet 0 är möjligt men meningslöst eftersom slutet av räknarintervallet detekteras av att räknaren slår om från 1 till 0. För att generera *N* cykler fördröjning ska därför värdet i STK\_VAL sättas till *N*-1.

#### STK VAL Räknarvärde

|        | -  |    | _  | _  |    |    |    |    |    | •  |    |     |    |    |    |    |    |    |    |     |    |    |     |    |    |    |    |    |    |    |    |    |          |  |
|--------|----|----|----|----|----|----|----|----|----|----|----|-----|----|----|----|----|----|----|----|-----|----|----|-----|----|----|----|----|----|----|----|----|----|----------|--|
| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20  | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12  | 11 | 10 | 9   | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | Register |  |
| 0      |    |    |    |    |    |    |    |    | nu | nu | nu | DAI | nu | nu | nu | DM | na | nu | nu | DAI | nu | nu | mar | nu | nu | nw | nu | nu | nu | nu | nu | DM | CTK //VI |  |

#### Bits 23:0 Aktuellt räknarvärde

Läsning av registret returnerar räknarens aktuella värde. En skrivning till registret, oavsett värde, nollställer registret såväl som COUNTFLAG i statusregistret.

#### STK\_CALIB Kaibreringsregister

| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Register  |
|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|-----------|
| 0xC    | г  | г  |    |    |    |    |    |    | r  | г  | г  | г  | г  | г  | г  | r  | г  | г  | г  | r  | г  | г  | г | г | г | г | r | г | r | г | r | г | STK CALIB |

Registret är avsett för kalibreringsändamål och innehåller implementeringsspecifika detaljer. Vi behandlar inte dessa här.

#### **NVIC**

#### Nested vectored interrupt controller (0xE000E100)

För varje avbrott kontrollerat av NVIC finns följande funktioner:

- Interrupt Set Enable Registers, NVIC\_ISERx
- Interrupt Clear Enable Registers, NVIC\_ICERx
- Interrupt Set Pendig Registers, NVIC\_ISPRx
- Interrupt Clear Pending Registers, NVIC\_ICPRx
- Interrupt Active Bit Registers, NVIC\_IABRX
- Interrupt Priority Registers, NVIC\_IPRx
- Software Interrupt Trigger Register, NVIC\_STIR

|                                                | 0 mnemonic      |
|------------------------------------------------|-----------------|
| 0x000 SETENA[31:0]                             | NVIC ISER0      |
|                                                | W WIO_ISER      |
| 0x004 SETENA[63:32]                            | NVIC ISER1      |
|                                                | M MAICTORKI     |
| 0x008 Reserverat SETENA[80:64]                 | MAIO IOEDO      |
| UXUU8                                          | NVIC_ISER2      |
| 0.000 CLRENA[31:0]                             | ABUG OFFI       |
| 0x080                                          | NVIC_CER0       |
| CLDENA (63:22)                                 |                 |
| 0x084 CCENTRY [03.32]                          | NVIC_CER1       |
| Posonyorat CLDENA (90-64)                      |                 |
| 0x088                                          | NVIC_CER2       |
| SETDEND(21:0)                                  |                 |
| 0x100 SETPEND[01:0]                            | NVIC_ISPR       |
| SETPEND (63:32)                                |                 |
| 0x104 rwrwfrwfrwfrwfrwfrwfrwfrwfrwfrwfrwfrwfrw | ₩NVIC_ISPR1     |
| Poportieret SETDEND (90:64)                    |                 |
| 0x108 Reserver at SLTFLIND (00.04)             | NVIC_ISPR2      |
| CLEBEND(31:0)                                  |                 |
| 0x180 CCTV END[01.0]                           | NVIC_ICPR0      |
| CLRPEND [63:32]                                | w               |
|                                                | NVIC_ICPR1      |
| WINDIWINDIWINDIWINDIWINDIWINDIWINDIWIND        | w               |
| 0x188 Reserverat CLRPEND [80:64]               | NVIC_ICPR2      |
| TW/rw/rw/rw/rw/rw/rw/rw/rw/rw/rw/rw/rw/rw/     | w               |
| 0x200 ACTIVE[31:0]                             | NVIC IABRO      |
|                                                | r _             |
| 0x204 ACTIVE [63:32]                           | NVIC_IABR1      |
|                                                | r -             |
| 0x208 Reserverat ACTIVE [80:64]                | NVIC IABR2      |
|                                                | r ······        |
| 0x300 IP[3] IP[2] IP[1] IP[0]                  | NVIC IPR0       |
|                                                | W TWO IF NO     |
|                                                |                 |
| 0x320 Reserverat IP[80]                        | NVIC IPR20      |
| 0X320 m/m/m/m/m/m/m/m/m/m/m/m/m/m/m/m/m/m/m/   | rw 11410_111020 |

NVIC\_ISERx: SETENA[80..0] *Interrupt set-enable bit*: Skrivning: 0: ingen effekt, 1: möjliggör avbrott

Läsning: 0: avbrott avstängt, 1: avbrott möjligt

NVIC\_ICERx: CLRENA[80..0] *Interrupt clear-enable bit*: Skrivning: 0: ingen effekt, 1: omöjliggör avbrott Läsning: 0: avbrott avstängt, 1: avbrott möjligt

NVIC\_ISEPRX: SETPEND[80..0] *Interrupt set pending bit*: Skrivning: 0: ingen effekt. 1: ändrar avbrottstatus till

Skrivning: 0: ingen effekt, 1: ändrar avbrottstatus till "avvaktande" (pending).

Läsning: 0: avbrottstatus är inte "avvaktande", 1: avbrottstatus är "avvaktande"

NVIC\_ICPRx: CLRPEND[80..0] Interrupt clear pending bit:

Skrivning: 0: ingen effekt, 1: avlägsnar avbrottstatus "avgusktende" (nending)

"avvaktande" (pending)

Läsning: 0: avbrottstatus är inte "avvaktande" 1: avbrottstatus är "avvaktande"

NVIC\_IABRx: ACTIVE[80..0] Interrupt active bit:

Läsning: 0: avbrottstatus är inte "aktivt", 1: avbrottstatus är "aktivt"

NVIC\_IPRx: Interrupt priority

Varje prioritetsfält kan ha ett prioritetsvärde , 0-255. Ju lägre värde, desto högre prioritet för motsvarande avbrott. Processorn implementerar bara bitar [7: 4] för varje fält, bitar [3: 0] läses som noll och ignoreras vid skrivning.

#### **SCB**

#### System Control Block (0xE000ED00)



#### CPUID Base register

Innehåller information om produktnummer, revision, variant och tillverkare.

| offset | 31 | 1 3 | 0 2 | 9   | 28  | 27  | 26   | 2 | 5 2 | 23 | 22 | 21   | 20 | 19 | 18 | 17  | 16 | 15 | 14 | 1  | 3 1: | 2 1 | 1 | 10  | 9  | 8 | 7 | 6 | 5 | 4 | 3 | 2   | 1   | (  | ) | Register  |
|--------|----|-----|-----|-----|-----|-----|------|---|-----|----|----|------|----|----|----|-----|----|----|----|----|------|-----|---|-----|----|---|---|---|---|---|---|-----|-----|----|---|-----------|
| ٥      | Г  |     | lr  | np  | len | ner | nter | г |     | Т  | Va | rian | ıŧ | (  | on | sta | nt | Г  |    |    |      |     | F | art | No | ) |   |   |   |   | П | Rev | isi | on | Т | SCR CPUID |
| U      | 0  | T   | 111 | ) [ | 0   | 0   | 0    | 0 | 1   | 10 | 10 | 0    | 0  | 1  | 1  | 1   | 1  | 1  | 1  | 10 | 10   | 11  | n | 0   | 1  | 0 | 0 | 1 | 0 | 0 | 0 | 0   | 0   | 1  | П | 3CD_CFUID |

Bits 31:24

Implementerares kod (0x41= ARM)

Bits 23:20

Variant nummer (0x0: revision 0)

Bits 19:16

Konstant alltid 0xF

Bits 15:4

ID 0xC24: = Cortex-M4

Bits 3:0

Revisions number (0x1) = patch 1

#### ICSR Interrupt control and state register

| offset | 31                 | 30           | 29 | 28                | 27                | 26                | 25                | 24 | 23 | 22                 | 21  | 20      | 19     | 18 | 17             | 16  | mnemonic |
|--------|--------------------|--------------|----|-------------------|-------------------|-------------------|-------------------|----|----|--------------------|-----|---------|--------|----|----------------|-----|----------|
|        | NMI<br>PEND<br>SET |              |    | PEND<br>SV<br>SET | PEND<br>SV<br>CLR | PEND<br>ST<br>SET | PEND<br>ST<br>CLR |    |    | ISR<br>PEND<br>ING |     |         |        | VE | TPEND<br>[6:4] | ING |          |
|        | ΓW                 |              |    | rw                | W                 | ΓW                | W                 |    |    | r                  |     |         |        | г  | Г              | г   |          |
| 4      | 15                 | 14           | 13 | 12                | 11                | 10                | 9                 | 8  | 7  | 6                  | 5   | 4       | 3      | 2  | 1              | 0   | SCB_ICSR |
|        |                    | VECTPI<br>[3 |    |                   | RET<br>TO<br>BASE |                   |                   |    |    |                    | VEC | TACTIVE | E[8:0] |    |                |     |          |
|        | r                  | r            | r  | r                 | r                 |                   |                   | rw | rw | rw                 | rw  | ΓW      | rw     | rw | rw             | ΓW  |          |

#### ICSR tillhandahåller

- set-pending bit för NMI
- set-pending och clear pending bitar för PendSV och SysTick avbrott.

#### indikatorer för:

- om något avbrott är aktivt eller avvaktande
- aktivt undantagstyp
- avvaktande undantags prioritet

#### VTOR Vector table offset register

| offset | 31 | 30 | 29 | 28     | 27   | 26 | 25 | 24 | 23    | 22       | 21 | 20 | 19 | 18 | 17 | 16 | mnemonic |
|--------|----|----|----|--------|------|----|----|----|-------|----------|----|----|----|----|----|----|----------|
|        |    |    |    |        |      |    |    |    | TBLOF | F[29.16] |    |    |    |    |    |    |          |
|        |    |    | rw | rw     | rw   | rw | rw | rw | rw    | rw       | rw | rw | rw | rw | rw | rw |          |
| 8      | 15 | 14 | 13 | 12     | 11   | 10 | 9  | 8  | 7     | 6        | 5  | 4  | 3  | 2  | 1  | 0  | SCB_VTOR |
|        |    |    | TB | LOFF[1 | 5.9] |    |    |    |       |          |    |    |    |    |    |    |          |
|        | rw | rw | rw | rw     | rw   | rw | rw |    |       |          |    |    |    |    |    |    |          |

#### AIRCR Application interrupt and reset control register

| offset | 31  | 30 | 29 | 28 | 27 | 26    | 25     | 24        | 23      | 22     | 21        | 20 | 19 | 18    | 17   | 16    | mnemonic  |
|--------|-----|----|----|----|----|-------|--------|-----------|---------|--------|-----------|----|----|-------|------|-------|-----------|
|        |     |    |    |    | V  | ECTKE | YSTAT  | 15:0](rea | d)/ VEC | TKEY[1 | 5:0](writ | e) |    |       |      |       |           |
|        | rw  | rw | ΓW | ΓW | rw | ΓW    | rw     | ΓW        | rw      | rw     | rw        | ΓW | rw | rw    | rw   | rw    |           |
|        | 15  | 14 | 13 | 12 | 11 | 10    | 9      | 8         | 7       | 6      | 5         | 4  | 3  | 2     | 1    | 0     |           |
| 0xC    | END |    |    |    |    |       | -      |           |         |        |           |    |    | SYS   | VECT |       | SCB_AIRCR |
|        | IAN |    |    |    |    | Р     | RIGROU | JP        |         |        |           |    |    | RESET | CLR  | VECT  |           |
|        | ESS |    |    |    | _  |       | _      | _         |         |        |           |    |    | REQ   | _    | RESET |           |
| 1      | r   |    |    |    |    | ΓW    | ΓW     | ΓW        |         |        |           |    |    | w     | W    | W     | l         |

#### SCR System control register

| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20                | 19 | 18            | 17                  | 16 | mnemonic |
|--------|----|----|----|----|----|----|----|----|----|----|----|-------------------|----|---------------|---------------------|----|----------|
|        | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4                 | 3  | 2             | 1                   | 0  |          |
| 0x10   |    |    |    |    |    |    |    |    |    |    |    | SEV<br>ON<br>PEND |    | SLEEP<br>DEEP | SLEEP<br>ON<br>EXIT |    | SCB_SCR  |
|        |    |    |    |    |    |    |    |    |    |    |    | rw                |    | rw            | rw                  |    |          |

#### CCR Configuration and control register

| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25                | 24                 | 23 | 22 | 21 | 20                 | 19                      | 18 | 17                        | 16                              | mnemonic |
|--------|----|----|----|----|----|----|-------------------|--------------------|----|----|----|--------------------|-------------------------|----|---------------------------|---------------------------------|----------|
| 0x14   | 15 | 14 | 13 | 12 | 11 | 10 | 9<br>STK<br>ALIGN | 8<br>BFHF<br>NMIGN | 7  | 6  | 5  | 4<br>DIV_0<br>_TRP | 3<br>UN<br>ALIGN<br>TRP | 2  | 1<br>USER<br>SETM<br>PEND | 0<br>NON<br>BASE<br>THRD<br>ENA | SCB_CCR  |

#### SHPR1 System handler priority register 1

| offset | 31 30 29 28 27 26 25 24 |    |    |     |    |     |      |      |   |    |    |     |      |     |     |     |   |    |    |            |     |    |      |     |   |           |
|--------|-------------------------|----|----|-----|----|-----|------|------|---|----|----|-----|------|-----|-----|-----|---|----|----|------------|-----|----|------|-----|---|-----------|
| 0x18   |                         | rw | rw | rw  | rw | 0   | 0    | 0    | 0 | rw | ΓV | rw  | rw   | 0   | 0   | 0   | 0 | rw | rw | rw         | rw  | 0  | 0    | 0   | 0 | SCB SHPR1 |
| UXIO   |                         | Г  | PF | 16: | Us | sag | e fa | ault |   | Г  | F  | PRI | 5: E | Bus | fau | ılt |   |    | P  | <b>RI4</b> | : M | Μl | J fa | ult |   | 300_SHFKI |

#### SHPR2 System handler priority register 2



#### SHPR3 System handler priority register 3

| offset |    |    |    |     |    |     |    |   |    |    |    |    |     |    |    |   |   | 5 1 | 4 1 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Τ | mnemonic  |
|--------|----|----|----|-----|----|-----|----|---|----|----|----|----|-----|----|----|---|---|-----|-----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|---|-----------|
| 0x20   | rw | rw | rw | rw  | 0  | 0   | 0  | 0 | rw | rw | rw | rw | 0   | 0  | 0  | 0 |   |     |     |    |    |    |    |   |   |   |   |   |   |   |   |   |   | Γ | SCB_SHPR3 |
| UXZU   | Г  | P  | RI | 15: | Sv | sTi | ck |   | Г  | P  | RI | 4: | Pei | nd | SV |   | П |     |     |    |    |    |    |   |   |   |   |   |   |   |   |   |   | L | OOD_OHENO |

SHCSR System handler control and state register

CFSR Configurable fault status register

HFSR Hard fault status register

MFAR Mem manage fault address register

BFAR Bus fault address register

AFSR Auxiliary fault status register

#### **FPU**

# Floating point unit coprocessor access control (0xE000ED88)

#### Floating point unit (0xE000EF30-0xE000EF44)

| Adress     | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | Register |
|------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----------|
| 0xE000ED88 |    |    |    |    |    |    |    |    | rw | rw | rw | rw |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | CPACR    |
| 0xE000EF34 | n  | rw |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | rw | FPCCR    |
| 0xE000EF38 | rw |    |    |    | FPCAR    |
| 0xE000EF3C |    |    |    |    |    | rw | rw | rw | rw | rw |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | FPDSCR   |

#### CPACR Coprocessor access control register

| 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 Register |                                                                     |
|------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|
|                                                                                                | 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 Register |
|                                                                                                |                                                                     |
| CP11 CP10 CPACR                                                                                | IIICP10 CPACR                                                       |

Bits 23:20:

Dessa bitar bestämmer åtkomst av FPU:n.

00: Ingen åtkomst, försök att använda FPU:n resulterar i *NOCP UsageFault*.

01: Endast åtkomst i priviligierat tillstånd. Försök till åtkomst från icke priviligierat tillstånd resulterar i *NOCP UsageFault*. 10: Reserverad kombination, om detta bitmönster används är resultatet inte predikterbart.

11: Full åtkomst, FPU:n kan användas fullt ut.

#### FPCCR FP context control register

| 31    | 30    | 29 | 28 | 27 | 26 | 25 | 24         | 23 | 22        | 21        | 20        | 19     | 18 | 17   | 16     | Register |
|-------|-------|----|----|----|----|----|------------|----|-----------|-----------|-----------|--------|----|------|--------|----------|
| ASPEN | LSPEN |    |    |    |    |    |            |    |           |           |           |        |    |      |        |          |
| 15    | 14    | 13 | 12 | 11 | 10 | 9  | 8          | 7  | 6         | 5         | 4         | 3      | 2  | 1    | 0      | FPCCR    |
|       |       |    |    |    |    |    | MON<br>RDY |    | BF<br>RDY | MM<br>RDY | HF<br>RDY | THREAD |    | USER | LSPACT |          |

#### FPCAR FP context address register

| 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 | 2 | 1 | 0 | Register |
|---------------------------------------------------------------------------------|---|---|---|----------|
| ADRESS[31:3]                                                                    |   |   |   | FPCAR    |

#### FPDSCR FP default status control register

| 3 | 1 | 30 | 29 | 28 | 27 | 26  | 25 | 24 | 23  | 22  | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Register |
|---|---|----|----|----|----|-----|----|----|-----|-----|----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|----------|
|   |   |    |    |    |    | АНР | DN | FZ | RMs | ode |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | FPDSCR   |

#### **MPU**

#### Memory protection unit (0xE000ED90-0xE000EDB8)

| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 1 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Register    |
|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|------|----|----|----|---|---|---|---|---|---|---|---|---|---|-------------|
| 0      | Г  | П  | Г  |    | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  |    | Г  | Г  | Г  | Г  | Г  | Т    | Г  | Г  |    | Г | Г | Г | Г | Г |   | П | Г | Г | Г | MPU_TYPER   |
| 4      | Г  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |      |    |    |    |   |   |   |   |   |   |   |   |   |   | MPU_CTRL    |
| 8      |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |      |    |    |    |   |   |   |   |   |   |   |   |   |   | MPU_RNR     |
| 0xC    | Г  | П  | П  |    | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  |    | Г  | Г  | Г  | Г  | Г  | Г    | Г  | Г  |    | П | Г |   | П | Г |   | П | П |   | Г | MPU_RBAR    |
| 0x10   | Г  | П  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г    | Г  | Г  | Г  | Г | Г | Г | Г | Г | П | П | Г | Г | Г | MPU_RASR    |
| 0x14   | Г  |    |    |    |    |    |    | Г  | Г  |    | Г  |    |    |    |    |    |    |    | Г    |    |    |    |   |   |   |   |   |   |   |   |   |   | MPU_RBAR_A2 |
| 0x18   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |      |    |    |    |   |   |   |   |   |   |   |   |   |   | MPU_RASR_A2 |
| 0x1C   | Γ  |    |    |    |    |    |    | Γ  | Γ  |    |    | Γ  |    |    |    |    |    | Γ  | Γ    |    |    | Γ  |   |   |   |   |   |   |   |   |   | Γ | MPU_RBAR_A3 |
| 0x20   | Г  | П  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г  | Г    | Г  | Г  | Г  | Г | Г | Г | Г | Г | П | П | Г | Г | Г | MPU_RASR_A3 |

MPU\_TYPER MPU type register

MPU\_CTRL MPU control register

MPU\_RNR MPU region number register

MPU\_RBAR MPU region base address register

MPU\_RASR MPU region attribute and size

MPU\_RBAR\_A1 MPU region base address register

MPU\_RASR\_A1 MPU region attribute and size

MPU\_RBAR\_A2 MPU region base address register

MPU\_RASR\_A2 MPU region attribute and size

MPU\_RASR\_A3 MPU region base address register

MPU\_RBAR\_A3 MPU region base address register

MPU\_RASR\_A3 MPU region base address register

### **PERIFERIKRETSAR**

#### **USART**

Universal synchronous asynchronous receiver transmitter

USART1: 0x40011000 USART2: 0x40004400

| -    |     | ٠. | _  | •• | •  | •  |    |    | •  | •  |    | , , |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   |            |
|------|-----|----|----|----|----|----|----|----|----|----|----|-----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|------------|
| offs | set | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21  | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Register   |
| 0    | )   | П  | Г  | Г  |    |    |    |    |    |    |    | П   |    |    |    |    |    | Г  |    |    | Г  | Г  |    |   |   |   |   |   |   |   |   |   |   | USART_SR   |
| 4    | 1   |    |    |    |    |    |    |    |    |    |    |     |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | USART_DR   |
| 8    | }   |    |    |    |    |    |    |    |    |    |    |     |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | USART_BRR  |
| 0x   | :C  |    | Г  | П  |    |    |    |    |    |    |    |     |    |    |    |    |    | Г  | Г  |    | Г  |    |    |   |   | Г |   |   |   |   |   |   |   | USART_CR1  |
| 0x   | 10  | П  | Г  | Г  |    | П  | Г  | П  |    |    |    | Г   | П  |    |    |    |    | Г  | Г  | П  | Г  | Г  | П  | П | П | Г | П | Г | Г | П | П |   | П | USART_CR2  |
| 0x   | 14  | П  | Г  | Г  |    |    | Г  | П  |    |    | П  | Г   | П  |    |    |    |    | Г  | П  |    | П  | Г  | П  | П | П | Г | П | Г | Г | П | П |   | П | USART_CR3  |
| 0x   | 18  |    |    |    |    |    |    |    |    |    |    |     |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | USART_GTPR |

USART\_SR Statusregister (0x00C0)

| 00/111 | _  |    |    |    | - 0 |    | ٠,  |     |     | ,  |      |      |     |    |    |    |          |
|--------|----|----|----|----|-----|----|-----|-----|-----|----|------|------|-----|----|----|----|----------|
| offset | 15 | 14 | 13 | 12 | 11  | 10 | 9   | 8   | 7   | 6  | 5    | 4    | 3   | 2  | 1  | 0  | Register |
| 0      |    |    |    |    |     |    | CTS | LBD | TXE | TC | RXNE | IDLE | ORE | NF | FE | PE | USART_SR |

Bit 9: CTS: Clear To Send

Denna bit sätts av hårdvara om ETSC=1 när nivån på NCTS ingången ändras. Den återställs av programvara (genom att skriva 0 till biten). Ett avbrott genereras om CTSIE = 1 i registret UART CR3.

0: Ingen förändring har skett på NCTS

1: En förändring har skett på NCTS

Bit 8: LBD: Lin Break Detected

Denna bit sätts av hårdvara när LIN avbrott detekteras. Det återställs av programvara (genom att skriva 0 till biten). Ett avbrott genereras om LBDIE = 1 i registret USART\_CR2.

0: LIN avbrott ej upptäckt

1: LIN avbrott upptäckt

Bit 7: TXE: Transmit dataregister empty

Denna bit sätts av hårdvara när innehållet av TDR registret har överförts till skiftregistret. Ett avbrott genereras om TXEIE bit = 1 i registret USART\_CR1. Det återställs vid skrivning till USART\_DR registret.

0: Dataregistrets sändardel är upptaget med en överföring.

1: Dataregistrets sändardel är klar att användas.Bit 6 TC:

Transmission Complete

Denna bit sätts då sändningen av en ram är komplett och om TXE =1. Ett avbrott genereras om TCIE = 1 i USART\_CR1 registreret. TC nollställs av en läsning från USART\_SR följt av en skrivning till USART\_DR eller genom att "0" skrivs till biten.

0: Överföring pågår

1: Överföringen är klar

Bit 5 RXNE: Receive data register not empty

Denna bit sätts då innehållet i skiftregister RDR har överförts till USART\_DR, dvs. ett nytt tecken har kommit. Ett avbrott genereras om RXNEIE = 1 i USART\_CR1. Biten nollställs igen vid en läsning från USART\_DR. Biten kan också återställas genom att skriva en nolla till den.

0: Inget nytt innehåll i USART\_DR sedan senaste läsningen

1: Nytt innehåll finns i USART\_DR.Bit 4 IDLE: Idle line detected

Denna bit sätts av hårdvaran när en tom ram, indikerandes att serieledningen är ledig, upptäcks. Ett avbrott genereras om IDLEIE = 1 i USART\_CR1. Det återställs av en läsning från USART\_SR direkt följd av en läsning från USART\_DR.

0: Ingen tom ram har detekterats

1: En tom ram har detekterats

Bit 3 ORE: Overrun Error

Denna bit sätts av hårdvaran om ett nytt tecken anländer samtidigt som det finns ett oläst tecken i dataregistret ("overrun error"). Ett avbrott genereras om RXNEIE = 1 i USART\_CR1. Det återställs av en läsning från USART\_SR följt av en läsning från USART\_DR.

0: Inget förlorat tecken

1: Mottaget tecken är överskrivet (förlorat)Bit 2 NF: Noise detection Flag

Denna bit sätts av hårdvara när störningar i form av brus upptäcks i en mottagen ram. Biten återställs av en läsning från USART\_SR följt av en läsning från USART\_DR.

0: Ingen störning detekterad

1: Störning detekterad

Bit 1 FE: Framing Error

Denna bit sätts av hårdvara när ett ramfel, oftast orsakat av förlorad synkronisering, upptäckts. Biten återställs av en läsning från USART\_SR följt av en läsning från USART\_DR.

0: Inget ramfel upptäcks

1: Ramfel eller BREAK-ram detekterad

Bit 0 PE: Parity Error

Denna bit sätts av hårdvara när ett paritetsfel uppträder hos mottagaren. Biten återställs av en läsning från USART\_SR följt av en läsning från USART\_DR. Programmet måste vänta på att RXNE-biten ettställts innan PE-biten återställs. Ett avbrott genereras om PEIE = 1 i USART CR1.

0: Inget paritetsfel

1: Paritetsfel

USART DR Dataregister

| offset | 15 | 14 | 13 | 12 | 11 | 10 |    |    |    |    |    |    | 3  |    | 1  | 0  |     | Register |
|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|-----|----------|
| 4      |    |    |    |    |    |    | R9 | R8 | R7 | R6 | R5 | R4 | R3 | R2 | R1 | R0 | RDR | USART DR |
| 4      |    |    |    |    |    |    | T9 | T8 | T7 | T6 | T5 | T4 | T3 | T2 | T1 | T0 | TDR | USART_DR |

Bits 8: 0 DR [8: 0]

Innehåller tecknet som tas emot eller sänds. USART\_DR har alltså en dubbel funktion (läs och skriv) eftersom det består av två olika fysiska register, ett för sändning (TDR) och en för mottagning (RDR). Vid sändning med paritet aktiverat (PCE bit satt till 1 i register USART\_CR1), är den mest signifikanta biten betydelselös eftersom den ersätts av pariteten för ordet. Vid mottagning med paritet aktiverat är det värde som avlästs i den mest signifikanta biten den mottagna pariteten.

USART BRR Baudrate register (0x0000)

| 00,    |    | J. (. |    | ·  | ,, .,, |     | csi    | orc,  | ٧,٠ | ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, | ,,, | , |     |       |       |      |           |
|--------|----|-------|----|----|--------|-----|--------|-------|-----|-----------------------------------------|-----|---|-----|-------|-------|------|-----------|
| offset | 15 | 14    | 13 | 12 | 11     | 10  | 9      | 8     | 7   | 6                                       | 5   | 4 | 3   | 2     | 1     | 0    | Register  |
| - 8    |    |       |    |    | DIV    | Man | tissaf | 11:01 |     |                                         |     |   | DIV | / Fra | ction | 3:01 | USART BRR |

Baudraten för standard och SPI-mod bestäms av:

Baudrate =  $fCK/(8 \times (2 - OVER8) \times USARTDIV)$ 

där fCK=168/2=84 MHz

OVER8, (översampling) bestäms av en bit i USART\_CR1 USARTDIV består av DIV\_Mantissa och DIV\_Fraction Bits 15:4 DIV\_Mantissa [11: 0]: heltalsdelen av USARTDIV Bits 3:0 DIV\_Fraction [3: 0]: decimaldelen av USARTDIV, då OVER8=1 ska DIV\_Fraction [3]sättas till 0.

USART\_CR1 Control register 1 (0x0000)

| O O, |       |      |    |   |      |     |    |      |        |      |        |        |    |    |     |     |           |
|------|-------|------|----|---|------|-----|----|------|--------|------|--------|--------|----|----|-----|-----|-----------|
|      |       |      |    |   |      |     |    |      |        |      |        |        |    |    |     |     | Register  |
| 0xC  | OVER8 | Res. | UE | M | WAKE | PCE | PS | PEIE | TXE IE | TCIE | RXNEIE | IDLEIE | TE | RE | RWU | SBK | USART CR1 |

Bit 15 OVER8: Oversampling mode

0: översampling med 16

1: översampling med 8

Not: Översampling med 8 kan inte användas i Smartcard-, IrDA-eller LIN- mod

Bit 14 Reserverad

Bit 13 UE: USART enable

Då denna bit är 0, nollställs USART prescalers och all utmatning stoppas för att reducera strömförbrukning.

0: USART deaktiverad

1: USART aktiverad

Bit 12 M: Word length

Biten bestämmer ordlängden:.

0: 1 startbit, 8 databitar, n stoppbit

1: 1 start bit, 9 databitar, n stoppbit Bit 11 WAKE: Wakeup method

Biten bestämmer uppväckningsmetoden.

0: Idle Line

1: Address Mark

Bit 10 PCE: Parity Control Enable

Biten bestämmer om paritetsbit ska detekteras och kontrolleras. När paritetsbit används sätts den alltid in som MSB.

0: Ingen paritetsbit

1: Paritetsbit används

Bit 9 PS: Parity Selection

Med biten väljs typen av paritet.

0: Jämn paritet

1: Udda paritet

Bit 8 PEIE: PE Interrupt Enable

Biten sätts och nollställs av programvara.

0: Ingen funktion

1: USART avbrott genereras då PE=1 i USART\_SR, dvs.

paritetsfel.

Bit 7 TXEIE: TXE Interrupt Enable Biten sätts och nollställs av programvara.

0: Ingen funktion

1: USART avbrott genereras då TXE=1 i USART SR.

Bit 6 TCIE: TC Interrupt Enable

Biten sätts och nollställs av programvara.

0: Ingen funktion

1: USART avbrott genereras då TC =1 i USART SR

Bit 5 RXNEIE: RXNE Interrupt Enable Biten sätts och nollställs av programvara.

0: Ingen funktion

1: USART avbrott genereras då ORE=1 eller RXNE =1 i

USART SR

Bit 4 IDLEIE: IDLE Interrupt Enable Biten sätts och nollställs av programvara.

0: Ingen funktion

1: USART avbrott genereras då IDLE =1 i USART\_SR

Bit 3 TE: Transmitter Enable

Biten sätts och nollställs av programvara.

0: Sändare deaktiverad1: Sändare aktiverad

Bit 2 RE: Receiver Enable

Biten sätts och nollställs av programvara.

0: Mottagaren är deaktiverad 1: Mottagaren aktiverad Bit 1 RWU: Receiver wakeup

Biten bestämmer om mottagåren är i mute-mod eller inte.or not. Biten sätts och nollställs av programvara och kan dessutom nollställas av hårdvaran då en wakeup sekvens uppträder hos

mottagaren.

0: Mottagaren aktiv 1: Mottagare i mute-mod

Bit 0 SBK: Send break

Denna bit används för att sända BREAK. Biten sätts av programvara och återställs av hårdvaran då hela tecknet skickats.

0: Passiv

1: Skicka BREAK-tecken

USART CR2 Control register 2 (0x0000)

| 00.  |      |        |      |        |       |      |      |      |      |        |      |      |     |        |   |           |
|------|------|--------|------|--------|-------|------|------|------|------|--------|------|------|-----|--------|---|-----------|
|      |      |        |      |        |       |      |      |      |      |        |      |      | 2   | 1      | 0 | Register  |
| 0x10 | Res. | LIN EN | STOR | P[1:0] | CLKEN | CPOL | CPHA | LBCL | Res. | LBD IE | LBDL | Res. | ADE | 0[3:0] |   | USART_CR2 |

Bit 15 Reserverad

Bit 14 LINEN: LIN mode enable Biten sätts och nollställs av programvara.

0: LIN mode deaktiverad

1: LIN mode aktiverad

Med LIN-mod aktiverad kan USART skicka LIN Synch Breaks (13 låga bitar) via SBK-biten i USART\_CR1, och dessutom

detek¬tera LIN Sync breaks på bussen.

Bit 13:12 STOP: STOP bits

Dessa bitar används för att programmera antalet stoppbitar i protokollet.

00: 1 Stop bit

01: 0.5 Stop bit

10: 2 Stop bits

11: 1.5 Stop bit

Not: 0.5 stoppbit och 1.5 stoppbit kan inte användas med UART4

och UART5.

Bit 11 CLKEN: Clock enable

0: SCLK deaktiverad

1: SCLK aktiverad

Not: Kan inte användas med UART4 och UART5

Bit 10 CPOL: Clock polarity

Biten bestämmer polariteten hos klockutgången SCLK i synkron mod. I kombination med CPHA-biten bestämmer denna bit

relationen klocka/data hos signalen

0: SCLK är låg utanför sändarfönstret.1: SCLK är hög utanför sändarfönstret.

Not: Kan inte användas med UART4 och UART5

Bit 9 CPHA: Clock phase

Biten bestämmer fasen hos klockutgången SCLK i synkron mod. I kombination med CPOL-biten bestämmer denna bit relationen

klocka/data hos signalen

0: Första klocktransition låser data1: Andra klocktransition låser data

Not: Kan inte användas med UART4 och UART5

Bit 8 LBCL: Last bit clock pulse

Denna bit avgör om även den sista databiten ska ha en associerad klockpuls.

0: Sista databiten har ingen klockpuls hos SCLK

1: Sista databiten har klockpuls hos SCLK

Not 1: Sista biten är den 8:e eller 9:e biten beroende på M i USART CR.

Not 2: Kan inte användas med UART4 och UART5

Bit 7 Reserverad

Bit 6 LBDIE: LIN break detection interrupt enable 0: Inget avbrott genereras då LBD=1 i USART\_SR 1: Avbrott genereras då LBD=1 i USART\_SR

Bit 5 LBDL: LIN break detection length

0: 10-bit break detektering

1: 11-bit break detektering

Bit 4 Reserverad

Bits 3:0 ADD[3:0]: Address of the USART node

Bitfältet ger adressen till USART-noden i multiprocessorapplikationer under tyst mod.

Not: Bitarna CPOL, CPHA och LBCL får intr ändras då sändaren

Not: Bitarna CPOL, CPHA och LBCL får intr ändras då sändarer är aktiverad.

USART CR3 Control register 3 (0x0000)

| [ | offset | 15 | 14 | 13  |        |        |      |      |      |       |      |      |       |      |      |     | Register  |
|---|--------|----|----|-----|--------|--------|------|------|------|-------|------|------|-------|------|------|-----|-----------|
|   | 0x14   |    | R  | es. | ONEBIT | CTS IE | CTSE | RTSE | DMAT | DMA R | SCEN | NACK | HDSEL | IRLP | IREN | EIE | USART_CR3 |

Bit 11 ONEBIT: One sample bit method enable

Biten avgör avkänningsmetod. NF-biten deaktiveras alltid då 1 avkänning används..

0: Bitnivå bestäms med 3 avkänningar

1: Bitnivå bestäms med 1 avkänning

Bit 10 CTSIE: CTS interrupt enable

0: Avbrott deaktiverat

1: Avbrott genereras då CTS=1 i USART\_SR

Not: Kan inte användas med UART4 och UART5

Bit 9 CTSE: CTS enable

0: CTS handskakning deaktiverad

1: CTS handskakning aktiverad

Not: Kan inte användas med UART4 och UART5

Bit 8 RTSE: RTS enable

0: RTS handskakning deaktiverad

1: RTS handskakning aktiverad

Not: Kan inte användas med UART4 och UART5

Bit 7 DMAT: DMA enable transmitter

0: DMA mode deaktiveras för sändning.

1: DMA mode aktiveras för sändning.

Bit 6 DMAR: DMA enable receiver

0: DMA mode deaktiveras för mottagning

1: DMA mode aktiveras för mottagning

Bit 5 SCEN: Smartcard mode enable 0: Smartcard mode deaktiverad

Smartcard mode activerad
 Smartcard mode aktiverad

Not: Kan inte användas med UART4 och UART5

Bit 4 NACK: Smartcard NACK enable Biten sätts och nollställs av programvara

0: NACK sändning vid paritetsfel deaktiverad

1: NACK sändning vid paritetsfel aktiverad

Not: Kan inte användas med UART4 och UART5

Bit 3 HDSEL: Half-duplex selection

Aktivering av single-wire half-duplex mod

0: Half duplex mod är deaktiverad

1: Half duplex mod är aktiverad

Bit 2 IRLP: IrDA low-power

Biten väljer normal eller lågenergi IrDA mod

0: Normal mod

1: Lågenergi mod

Bit 1 IREN: IrDA mode enable

Biten aktiverar IrDA mod

0: IrDA deaktiverad

1: IrDA aktiverad Bit 0 EIE: Error interrupt enable

Avbrottsmask för hela USART-kretsen.

0: Inga avbrott genereras

1: Avbrott genereas då DMAR=1 i USART\_CR3 och FE=1 eller ORE=1 eller NF=1 i USART\_SR.

USART GTPR Guard time and prescaler register (0x0000)

| o o,   |    |    |    |     |      |    |   |   |   |   |   |     |       |   |   |   |            |
|--------|----|----|----|-----|------|----|---|---|---|---|---|-----|-------|---|---|---|------------|
| offset | 15 | 14 | 13 | 12  | 11   | 10 | 9 | 8 | 7 | 6 | 5 | 4   | 3     | 2 | 1 | 0 | Register   |
| 0x18   |    |    |    | GT[ | 7:0] |    |   |   |   |   |   | PSC | [7:0] |   |   |   | USART_GTPR |

Bits 15:8 GT[7:0]: Guard time value

Bitfältet anger Guard time uttryckt i baudrate. Används endast i smartcard mode. Transmission Complete sätts efter denna tid

Not: Kan inte användas med UART4 och UART5

Bits 7:0 PSC[7:0]: Prescaler value

I lågenergi IrDA mod:

PSC[7:0] = IrDA Low-Power Baud Rate

Används för att dividera systemets klockfrekvens för att få

lågenergifrekvensen (prescaler).

00000000: Reserved - do not program this value

00000001: divides the source clock by 1 00000010: divides the source clock by 2

...

- I normal IrDA mod: PSC ska sättas till 00000001.

- I smartcard mode:

PSC[4:0]: Prescaler value

Används för att dividera systemets klockfrekvens för att få smartcardfrekvensen (prescaler).

Registrets värde(5 signifikanta bitar) multipliceras med 2 för att ge dividenden.

00000: Reserverat – använd inte detta värde

00001: dividerar klockan med 2 00010: dividerar klockan med 4

00011: dividerar klockan med 6

...

Not 1: Bits [7:5] har ingen effekt i smartcard mode. Not: Kan inte användas med UART4 och UART5

#### SYSCFG

#### System Configuration 0x40013800

| -      | •  | ٠.  | • • | _  | _  |    | .5 | ,~ |    | ~ • | . ~ | • • | ٠  | •  | ٠. | •  | ٠. | •  | _  | ٠. | •  |    |   |   |   |   |   |   |   |   |   |   |                |
|--------|----|-----|-----|----|----|----|----|----|----|-----|-----|-----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|----------------|
| offset | 31 | 130 | 29  | 28 | 27 | 26 | 25 | 24 | 23 | 22  | 21  | 20  | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Register       |
| 0      |    |     |     |    |    |    |    |    |    |     |     |     |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | SYSCFG_MEMRMP  |
| 4      |    |     |     |    |    |    |    |    |    |     |     |     |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | SYSCFG_PMC     |
| 8      | П  | П   | П   | П  | П  |    |    |    | П  | Г   | П   | П   | П  |    | П  |    | Г  | Г  | Г  | Г  |    |    |   | Г | Г | Г | Г | Г | Г | Г |   |   | SYSCFG_EXTICR1 |
| 0xC    | П  |     |     |    |    |    |    |    |    |     |     |     |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | SYSCFG_EXTICR2 |
| 0x10   | П  | Г   | П   | Г  | П  | Г  |    | П  | Г  | Г   | Г   | Г   | Г  | П  | Г  | П  | Г  | Г  | Г  | Г  | Г  | П  | П | Г | Г | Г | Г | Г | Г | Г | Г | Г | SYSCFG_EXTICR3 |
| 0x14   |    |     |     |    |    |    |    |    |    |     |     |     |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | SYSCFG_EXTICR4 |
| 0x20   | П  | Г   | П   | Г  | П  | П  |    | П  | Г  | Г   | Г   | П   | П  | П  | П  |    |    |    | Г  | П  |    |    |   | Г | Г |   | Г | П |   |   |   | Г | SYSCFG_CMPCR   |

#### SYSCFG MEMRMP Memory remap register

Registret används för att konfigurera adressutrymmet från adress 0 och uppåt. Normalt sett används de båda BOOT-pinnarna på kretsen för detta men med detta register kan det även göras i mjukvara. För MD407 gäller att FLASH-minnet, med startadress 0x08000000 dubbelavbildas från adress 0 och uppåt.

#### SYSCFG\_PMC Peripheral mode configuration register

| offset | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23    | 22 | 21 | 20 | 19 | 18 | 17  | 16 | Register   |
|--------|----|----|----|----|----|----|----|----|-------|----|----|----|----|----|-----|----|------------|
| 4      |    |    |    |    |    |    |    |    | R_SEL |    |    |    |    | AD | CxD | C2 | SYSCFG_PMC |
|        |    |    |    |    |    |    |    |    | rw    |    |    |    |    | nw | rw/ | rw |            |

Används för att konfigurera de fysiska egenskaperna hos Ethernet-gränssnittet (R\_SEL) och välja funktion hos ADomvandlare.

#### SYSCFG\_EXTICR1 External interrupt configuration register 1

| offset | 15 | 14         | 13 | 12 | 11 | 10 | 9     | 8  | 7  | 6  | 5     | 4  | 3  | 2   | 1     | 0  | Register       |
|--------|----|------------|----|----|----|----|-------|----|----|----|-------|----|----|-----|-------|----|----------------|
| 8      | -  | EXTI3[3:0] |    |    | _  | _  | 2[3:0 | _  |    | _  | 1[3:0 | _  | E  | XTI | 0[3:0 | )] | SYSCFG_EXTICR1 |
|        | rw | rw         | rw | rw | rw | rw | rw    | rw | rw | rw | rw    | rw | rw | rw  | rw    | rw |                |

#### SYSCFG EXTICR2 External interrupt configuration register 2

| offset | 15 | 14  | 13    | 12 | 11 | 10  | 9     | 8  | 7  | 6   | 5     | 4  | 3  | 2   | 1     | 0  | Register       |
|--------|----|-----|-------|----|----|-----|-------|----|----|-----|-------|----|----|-----|-------|----|----------------|
| 0xC    | E  | XTI | 7[3:0 | )] | E  | XTI | 6[3:0 | )] | E  | XTI | 5[3:0 | )] | E  | ΧTΙ | 4[3:0 | )] | SYSCFG_EXTICR2 |
|        | rw | rw  | rw    | rw |                |

#### SYSCFG\_EXTICR3 External interrupt configuration register 3

| offset | 15 | 14  | 13    | 12 | 11 | 10   | 9    | 8  | 7  | 6   | 5     | 4  | 3  | 2   | 1     | 0  | Register       |
|--------|----|-----|-------|----|----|------|------|----|----|-----|-------|----|----|-----|-------|----|----------------|
| 0x10   | Е  | XTI | 11[3: | 0] | E  | XTI1 | 0[3: | 0] | E  | XTI | 9[3:0 | )] | Е  | XTI | 8[3:0 | )] | SYSCFG_EXTICR3 |
|        | rw | rw  | rw    | rw | rw | rw   | rw   | rw | rw | rw  | rw    | rw | rw | rw  | rw    | rw |                |

#### SYSCFG EXTICR4 External interrupt configuration register 4

| offset | 15 | 14   | 13   | 12 | 11 | 10   | 9    | 8  | 7  | 6    | 5    | 4  | 3  | 2    | 1    | 0  | Register       |
|--------|----|------|------|----|----|------|------|----|----|------|------|----|----|------|------|----|----------------|
| 0x14   | Е  | XTI1 | 5[3: | 0] | E  | XTI1 | 4[3: | 0] | Е  | XTI1 | 3[3: | 0] | E  | XTI1 | 2[3: | 0] | SYSCFG_EXTICR4 |
|        | rw | rw   | rw   | rw |                |

#### Bit 15:0 EXTIx[3:0]:

Dessa bitar (EXTICRx) bestämmer hur en IO-pinne dirigeras till någon av de 16 avbrottslinorna EXTI0..EXTI15 genom att motsvarande fält skrivs med fyra bitar. Undantag: PK[15:8] används ej.

| 0000: PA[x] | 0001: PB[x] | 0010: PC[x] | 0011: PD[x] | 0100: PE[x] | 0101: PF[x] |
|-------------|-------------|-------------|-------------|-------------|-------------|
| 0110: PG[x] | 0111: PH[x] | 1000: PI[x] | 1001: PJ[x] | 1010: PK[x] |             |

#### SYSCFG\_CMPCR Compensation cell control register 4

Används normalt inte men kan aktiveras för att öka stigtiden vid IO-frekvenser över 50MHz.

#### **EXTI**

External Interrupt 0x40013C00

| offset | 3′ | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 18 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Register   |
|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|------------|
| 0      |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | EXTI_IMR   |
| 4      |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | EXTI_EMR   |
| 8      | П  |    | П  |    |    |    |    | П  | Г  | Г  |    |    | П  |    |    |    | Γ  | Г  |    |    | П  |    |   |   |   |   |   |   |   |   |   | Г | EXTI_RTSR  |
| 0xC    | П  | П  | П  |    | П  |    |    | П  | Г  | Г  |    |    | Г  |    |    |    | Γ  | Г  |    |    | П  |    |   |   |   |   |   |   |   |   |   | Г | EXTI_FTSR  |
| 0x10   | П  |    | П  |    | П  |    |    | П  | Г  | Г  |    |    | Г  |    |    |    | Γ  | Г  |    |    | П  |    |   |   |   |   | П |   |   |   |   | Г | EXTI_SWIER |
| 0x14   | П  | П  | П  |    | П  |    |    | П  | Г  | Г  |    |    | Г  |    |    |    | Γ  | Г  |    |    | П  | П  |   |   |   |   |   |   |   |   |   | Г | EXTI_PR    |

EXTI IMR Interrupt Mask Register

| offset | 31 | 30 | 29 | 282 | 72 | 625 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | mnemonic |
|--------|----|----|----|-----|----|-----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----------|
| 0      |    |    |    |     | П  | П   | П  |    | rw | rv | rw | EXTI_IMR |

#### Bit IMR[22..0]:

Avbrottsmask för avbrottslina x.

0: Avbrott är maskerat (deaktiverat)

1: Avbrott är aktiverat.

#### EXTLEMR Event Mask Register

|        | _ |   |    |    |    |    | -  |    |    |    |    |    |    |    | σ. |      | -  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |          |
|--------|---|---|----|----|----|----|----|----|----|----|----|----|----|----|----|------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----------|
| offset | 3 | 1 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 3 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | mnemonic |
| 4      | Т | I |    |    |    |    | П  | П  | П  | П  | rw | rw | rv | rw | rv | /rw  | rw | rw | rv | rw | EXTI_EMR |

#### Bit EMR[22..0]:

Eventmask för avbrottslina x.

- 0: Event är maskerat (deaktiverat)
- 1: Event är aktiverat.

EXTI\_RTSR Rising Trigger Selection Register

|        | -  |     | _  |    |    |    |    | -0 | _  |    | -0 | o. |    | _  | -  | -  |    |    |    | -  |    | $\circ$ |    |    | •  |    |    |    |    |    |    |    |           |
|--------|----|-----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---------|----|----|----|----|----|----|----|----|----|----|-----------|
| offset | 3′ | 130 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10      | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | mnemonic  |
| 8      |    | П   | П  |    | П  | П  | П  | П  |    | rw | rv | rw | rw | rw | rw      | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | EXTI RTSR |

#### Bit RTSR[22..0]:

Trigg på positiv flank för avbrottslina x.

0: Trigg på positiv flank är maskerat (deaktiverat)

1: Trigg på positiv flank är aktiverat.

EXTI FTSR Falling Trigger Selection Register

| offset 313029282 | 27 26 25 24 23 | 22 21 20 19 18 17 | 16 15 14 13 12 11 10 9 8 7 | 7 6 5 4 3 2 1 0 mnemonic |
|------------------|----------------|-------------------|----------------------------|--------------------------|
| 0xC              |                | rwrwrwrwrw        | wrwrwrwrwrwrwn             | wrwrwrwrwrw EXTI_FTSR    |

#### Bit FTSR[22..0]:

Trigg på negativ flank för avbrottslina x.

0: Trigg på negativ flank är maskerat (deaktiverat)

1: Trigg på negativ flank är aktiverat.

#### EXTI\_SWIER Software Interrupt Event Register

| offset | ľ | 31 | 30 | 2 | 92 | 28 | 27 | 7 2 | 26 | 25 | 2 | 4 | 23 | 22 | 2  | 1 | 20 | 19 | 1 | 8  | 17 | 16 | 1  | 5  | 14 | 13 | 12 | 1  | 1 | 10 | 9  | 8  | 7  | 6  | 5   | 4  | 1 | 3  | 2  | 1  | I | 0  | mnemonic   |
|--------|---|----|----|---|----|----|----|-----|----|----|---|---|----|----|----|---|----|----|---|----|----|----|----|----|----|----|----|----|---|----|----|----|----|----|-----|----|---|----|----|----|---|----|------------|
| 0x10   |   |    |    |   |    |    |    |     |    |    |   |   |    | rν | 'n | N | rw | rw | n | yΙ | w  | rv | 'n | VI | W  | rw | m  | ıη | N | W  | rw | rw | rv | r۷ | ır۷ | ψr | M | rw | r۷ | 'n | V | rw | EXTI_SWIER |

#### Bit SWIER[22..0]:

Om avbrott är aktiverat för lina *x*, kan programvara aktivera detta genom att skriva '1' till motsvarande bit i detta register. Denna bit återställs genom skrivning till EXTI\_PR.

#### EXTI\_PR Pending Register

|        | - |     | _  | _  |    |    |    | Э. |    | - C |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |         |   |
|--------|---|-----|----|----|----|----|----|----|----|-----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---------|---|
| offset | 3 | 130 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22  | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  | mr | nemonic | 7 |
| 0x14   | П | П   | П  |    |    |    | П  |    |    | rw  | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | rw | r۷ | rw | E) | KTI_PR  | 7 |

#### Bit PR[22..0]:

Motsvarande bit sätts i detta register då ett triggvillkor är uppfyllt. Biten återställs genom att skrivas med '1'.

0: Ingen Trigg.

1: Trigg har uppträtt

#### **GPIO**

General Purpose Input Output

GPIO A: 0x40020000

GPIO B: 0x40020400

GPIO C: 0x40020800

GPIO D: 0x40020C00

GPIO E; 0x40021000

| offset       | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Register     |
|--------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|--------------|
| 0            | Г  |    |    |    |    |    |    |    | Г  |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | GPIO_MODER   |
| 4            |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | GPIO_OTYPER  |
| 8            |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | GPIO_OSPEEDR |
| 0xC          | Г  | Г  | Г  | П  | П  | Г  | Г  | Г  | Г  | П  | П  | Г  | П  | Г  | Г  | П  | Г  | П  | П  | П  | П  | П  | Г | Г | Г | Г | П | П | П | П | Г | П | GPIO_PUPDR   |
| 0x10<br>0x14 |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | GPIO_IDR     |
| 0x14         | П  | П  | П  |    |    |    |    |    | Г  |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | GPIO_ODR     |
| 0x18<br>0x1C | Г  |    |    |    |    |    |    |    | Г  |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | GPIO_BSRR    |
| 0x1C         | П  | П  | П  |    |    |    |    | П  | Г  |    |    |    |    |    | П  | Г  | Г  | П  | П  | П  | Г  | П  | Г | Г | Г | Г | П |   | П | П | Г | П | GPIO_LCKR    |
| 0x20         |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   | GPIO_AFRL    |
| 0x24         | Γ  | Г  | Г  |    |    |    | Г  | Г  | Γ  |    |    |    |    | Г  | Г  | Г  | Γ  |    |    |    |    |    | Г |   | Γ | Г |   |   |   |   | Г |   | GPIO_AFRH    |

MODER Port mode register

| offset | 31 30 29 28 27 26 25 24 | 23 22 21 20 19 18 17 1 | 6 15 14 | 1 13 12 | 11 10 | 9 8  | 7 6  | 5 4  | 3 2  | 1 0  | mnemonic   |
|--------|-------------------------|------------------------|---------|---------|-------|------|------|------|------|------|------------|
| 0~0    | pin15 pin14 pin13 pin12 | pin11 pin10 pin9 pin8  | pin7    | pin6    | pin5  | pin4 | pin3 | pin2 | pin1 | pin0 | GPIO MODER |
| UXU    | 0x03                    | 0x02                   | Т       | 0x      | :01   |      |      | 0x   | 00   |      | GFIO_MODER |

För varje portpinne används 2 bitar i MODER för att konfigurera pinnen enligt:

00: ingång

01: utgång

10: alternativ funktion

11: analog

Registret har organiserats så att bitar 31,30 konfigurerar portpinne 15, bitar 29,28 konfigurerar portpinne 14 osv.

OTYPER Output TYPE Register

| offset | 31 | 30 | 29 | 28 | 3 27 | 2 | 6 2 | 5 2 | 4 2 | 23 | 22 | 21 | 20 | 19 | 18 | 1 | 7 | 16 | 15 | 14 | 13 | 12 | 1   | 1   | 0 9 | 8    | 1   | 7  | 6  | 5  | 4  | 3   | 2  | 1 | 0  | Τ | mnemonic    |
|--------|----|----|----|----|------|---|-----|-----|-----|----|----|----|----|----|----|---|---|----|----|----|----|----|-----|-----|-----|------|-----|----|----|----|----|-----|----|---|----|---|-------------|
| 0x04   | П  |    |    |    |      |   |     |     |     |    |    |    |    |    |    |   |   |    | rw | rw | rw | rw | rv  | ı'n | ٧n  | v rv | v n | MI | rw | rw | rw | rw  | rw | m | rv | 4 | CDIO OTVDED |
| UXU4   | Ш  |    |    |    |      |   |     |     |     |    |    |    |    |    |    |   |   |    |    |    |    | 02 | :05 | ,   |     |      | Т   |    |    |    | 0> | :04 |    |   |    | 1 | GPIU_UTTPEK |

Bitar 31:16 är reserverade och ska inte ändras. För varje annan portpinne används en bit för att konfigurera pinnen enligt:

0: push-pull

1: open drain

#### OSPEEDR Output SPEED Register

| 0x08 pin15 pin14 pin13 pin12 pin11 pin10 pin9 pin8 pin7 pin6 pin5 pin4 pin3 pin2 pin1 pin0 Ox0B | offset | 31 30  29 28  27  26  25  24 | 23 22  21  20  19  18  17  16 | 15 14 13 12 11 10  9   8 | 7 6 5 4 3 2 1 0     | mnemonic     |
|-------------------------------------------------------------------------------------------------|--------|------------------------------|-------------------------------|--------------------------|---------------------|--------------|
| 0x06 0x0B 0x0A 0x09 0x08 GPIO_USPEEDR                                                           | 000    | pin15 pin14 pin13 pin12      | pin11 pin10 pin9 pin8         | pin7 pin6 pin5 pin4      | pin3 pin2 pin1 pin0 | CDIO OCDEEDD |
|                                                                                                 | UXUO   | 0x0B                         | 0x0A                          | 0x09                     | 0x08                | GPIU_USPEEDK |

Registret används för att kontrollera uppdateringsfrekvensen för en portpinne. Exakta frekvenser anges i processorns datablad.

00: low speed

01: medium speed

10: fast speed

11: high speed

#### PUPDR Pull-Up/Pull-Down Register

| offset | 31 | 30 | 29  | 9 21 | 8 2 | 72 | 62 | 252 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3   | 2  | 1    | 0  |   | mnemonic    |
|--------|----|----|-----|------|-----|----|----|-----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|-----|----|------|----|---|-------------|
| 0x0C   | rw | rw | /rv | ٧r٧  | νn  | ΝP | wr | w   | W  | rw | rw | rw | rw | rν | rw | rv | rw | rv | rw | rw | rw | rw | rw | rw  | rv | / rv | ψn | Ν | GPIO PUPDR  |
| UXUC   | L  |    |     | 0.   | x0f | -  |    |     |    |    |    |    | 0x | 0E |    |    |    | L  |    |    | 0x | OD | 1  |    |    |    |    |    | 0x | :0C | ;  |      |    | _ | GFIO_FOFDIX |

För varje portpinne används 2 bitar i PUPDR för att konfigurera pinnen enligt:

00: floating

01: pull-up 10: pull-down

11: reserverad

#### IDR Input Data Register

| 901 OIGS 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | offset | 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 | 15 | 14 | 13 | 12      | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3  | 2 | 1 | 0 | mnemonic |
|------------------------------------------------|--------|-------------------------------------------------|----|----|----|---------|----|----|---|---|---|---|---|---|----|---|---|---|----------|
| 0x10 0x10 0x10                                 | 0x10   |                                                 | r  | r  | Г  | l<br>Uv | 11 | r  | Γ | Γ | г | г | г | r | 10 | r | г | Г | GPIO_IDR |

Bitar 16 tom 31 används inte och ska hållas vid sitt RESET-värde, dvs 0. Bitar 0 t.o.m 15 avspeglar portens nivåer då pinnarna är konfigurerade som ingångar.

#### ODR Output Data Register

| offset 31 30 29 28 27 26 25 24 23 22 21 20 1 | 19 18 17 16 | 15 14         | 113 | 12 | 11 | 10 9 | 8    | 7  | 6  | 5  | 4   | 3  | 2  | 1  | 0  | mnemonic |
|----------------------------------------------|-------------|---------------|-----|----|----|------|------|----|----|----|-----|----|----|----|----|----------|
| 0x14                                         |             | rw rv         | vrw | rw | rw | rwrv | v rw | rw | rw | rw | rw  | rw | rw | rw | rw | CDIO ODD |
| UX 14                                        |             | $\overline{}$ |     | Ûχ | 15 |      |      | г  |    |    | Ux. | 14 |    |    |    | GPIO_ODR |

Bitar 16 tom 31 används inte och ska hållas vid sitt RESET-värde, dvs 0. Bitar 0 t.o.m 15 sätter portens nivåer då pinnarna är konfigurerade som utgångar. Bitarna är både skriv- och läsbara, vid läsning ger biten det senast skrivna värdet till samma bit.

#### BSSR Bit set reset register

| offset |             |      |             |      |      |      |     |     |     |     |     |     |     |     |     |     | mnemonic  |
|--------|-------------|------|-------------|------|------|------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----------|
|        |             |      | BR13        |      |      |      |     |     |     |     |     |     |     |     | BR1 | BR0 |           |
| 0x18   |             |      |             |      |      |      |     |     |     |     |     |     |     |     | 1   | 0   | GPIO_BSRR |
|        | <b>BS15</b> | BS14 | <b>BS13</b> | RS12 | BS11 | BS10 | BS9 | BS8 | BS7 | BS6 | BS5 | BS4 | BS3 | BS2 | BS1 | RS0 |           |

#### LCKR Port configuration lock register

| offset | 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24    | 23   | 22   | 21   | 20   | 19    | 18   | 17    | 16   | mnemonic  |
|--------|------|------|------|------|------|------|------|-------|------|------|------|------|-------|------|-------|------|-----------|
|        |      |      |      |      |      |      |      |       |      |      |      |      |       |      |       | LCK  |           |
| 0x1C   | 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8     | 7    | 6    | 5    | 4    | 3     | 2    | 1     | 0    | GPIO LCKR |
| UXIC   | LCK1 | LCK1 | LCK1 | LCK1 | LCK1 | LCK1 | LCVO | I CV0 | LCVZ | LCK6 | LOVE | LCVA | I CV2 | LCV2 | I CV4 | LCK0 |           |
|        | - 5  | 4    | 3    | 2    | 1 1  | 0    | LUNS | LUNO  | LUKI | LUNO | LUND | LUN4 | LUNG  | LUNZ | LUKI  | LUNU |           |

#### AFRL Alternate function low register

| offset 31 30 29 28 27 26 25 24 23 22 21 20 | 19 18 17 16 15 14 13 12 11 10 9 8  | 8 7 6 5 4 3 2 1 0          | mnemonic  |
|--------------------------------------------|------------------------------------|----------------------------|-----------|
| 0x20 AFRI 713:01 AFRI 613:01 AFRI 513:01   | AERI 413:01 AERI 313:01 AERI 213:0 | 11 AFRI 1/3-01 AFRI 0/3-01 | GPIO AFRI |

#### AFRH Alternate function high register

|      |                 |                 |                 |                 | . ( )           |                 |                |            |           |
|------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|----------------|------------|-----------|
|      |                 |                 | 23 22 21 20     |                 |                 |                 |                |            |           |
| 0x24 | AFRH15[3:<br>0] | AFRH14[3:<br>0] | AFRH13[3:<br>0] | AFRH12[3:<br>0] | AFRH11[3:<br>0] | AFRH10[3:<br>0] | AFRH9[3:0<br>1 | AFRH8[3:0] | GPIO_AFRH |

#### **RCC**

#### Reset and Clock control (0x40023800)



RCC\_CR Clock control register

## **VEKTORTABELL**

| IRQ<br>num | priority  | name                          | description                                                                              | vector offset              |
|------------|-----------|-------------------------------|------------------------------------------------------------------------------------------|----------------------------|
| -          |           |                               | Reserved for initial stack pointer                                                       | 0x0000 0000                |
| -          | fixed, -3 |                               | Reset                                                                                    | 0x0000 0004                |
| -14        | fixed, -2 | NMI                           | Non maskable interrupt. The RCC Clock Security System (CSS) is linked to the NMI vector. | 0x0000 0008                |
| -13        | fixed, -1 | HardFault                     | All class of fault                                                                       | 0x0000 000C                |
| -12        | settable  | MemManage                     | Memory management                                                                        | 0x0000 0010                |
| -11        | settable  | BusFault                      | Pre-fetch fault, memory access fault                                                     | 0x0000 0014                |
| -10        | settable  | UsageFault                    | Undefined instruction or illegal state                                                   | 0x0000 0018                |
|            |           |                               | Reserved                                                                                 | 0x0000 001C - 0x0000 002B  |
| -5         | settable  |                               | System service call via SWI instruction                                                  | 0x0000 002C                |
| -4         | settable  | Debug Monitor                 | Debug Monitor                                                                            | 0x0000 0030                |
|            | -         | -                             | Reserved                                                                                 | 0x0000 0034                |
| -2         | settable  |                               | Pendable request for system service                                                      | 0x0000 0038                |
| -1         | settable  |                               | System tick timer                                                                        | 0x0000 003C                |
| 0          | settable  |                               | Window Watchdog interrupt                                                                | 0x0000 0040                |
| 1          | settable  |                               | PVD through EXTI line detection interrupt                                                | 0x0000 0044                |
| 2          | settable  | TAMP_STAMP                    | Tamper and TimeStamp interrupts through the EXTI line                                    | 0x0000 0048                |
| 3          |           | RTC_WKUP                      | RTC Wakeup interrupt through the EXTI line                                               | 0x0000 004C                |
| 4          | settable  |                               | Flash global interrupt                                                                   | 0x0000 0050                |
| 5          | settable  |                               | RCC global interrupt                                                                     | 0x0000 0054                |
| 6          | settable  |                               | EXTI Line0 interrupt                                                                     | 0x0000 0058                |
| 7          | settable  |                               | EXTI Line1 interrupt                                                                     | 0x0000 005C                |
| 8          | settable  |                               | EXTI Line2 interrupt                                                                     | 0x0000 0060                |
| 9          | settable  |                               | EXTI Line3 interrupt                                                                     | 0x0000 0064                |
| 10         | settable  |                               | EXTI Line4 interrupt                                                                     | 0x0000 0068                |
| 11         |           | DMA1_Stream0                  | DMA1 Stream0 global interrupt                                                            | 0x0000 006C                |
| 12         |           | DMA1_Stream1                  | DMA1 Stream1 global interrupt                                                            | 0x0000 0070                |
| 13         |           | DMA1_Stream2                  | DMA1 Stream2 global interrupt                                                            | 0x0000 0074                |
| 14         |           | DMA1_Stream3                  | DMA1 Stream3 global interrupt                                                            | 0x0000 0078                |
| 15         | settable  | DMA1_Stream4                  | DMA1 Stream4 global interrupt                                                            | 0x0000 007C                |
| 16         |           | DMA1_Stream5                  | DMA1 Stream5 global interrupt                                                            | 0x0000 0080                |
| 17         |           | DMA1_Stream6                  | DMA1 Stream6 global interrupt                                                            | 0x0000 0084                |
| 18         | settable  |                               | ADC1, ADC2 and ADC3 global interrupts                                                    | 0x0000 0088                |
| 19         |           | CAN1_TX                       | CAN1 TX interrupts                                                                       | 0x0000 008C                |
| 20         |           | CAN1_RX0                      | CAN1 RX0 interrupts                                                                      | 0x0000 0090                |
| 21         |           | CAN1_RX1                      | CAN1 RX1 interrupt                                                                       | 0x0000 0094                |
| 22         |           | CAN1_SCE                      | CAN1 SCE interrupt                                                                       | 0x0000 0098                |
| 23         | settable  | EXTI9_5 EXTI<br>TIM1_BRK_TIM9 | Line[9:5] interrupts TIM1 Break interrupt and TIM9 global interrupt                      | 0x0000 009C<br>0x0000 00A0 |
| 25         |           | TIM1_BRK_TIM9 TIM1_UP_TIM10   | TIM1 Update interrupt and TIM10 global interrupt                                         | 0x0000 00A0                |
| 26         |           |                               | TIM1 Trigger and Commutation interrupts and TIM11 global                                 |                            |
|            |           |                               | interrupt                                                                                |                            |
| 27         | settable  | TIM1_CC                       | TIM1 Capture Compare interrupt                                                           | 0x0000 00AC                |
| 28         |           |                               |                                                                                          | 0x0000 00B0                |
| 29         | settable  |                               |                                                                                          | 0x0000 00B4                |
| 30         | settable  |                               | TIM4 global interrupt                                                                    | 0x0000 00B8                |
| 31         |           | I2C1_EV                       | I2C1 event interrupt                                                                     | 0x0000 00BC                |
| 32         |           | I2C1_ER                       | I2C1 error interrupt                                                                     | 0x0000 00C0                |
| 33         |           | I2C2_EV                       | I2C2 event interrupt                                                                     | 0x0000 00C4                |
| 34         |           | I2C2_ER                       | I2C2 error interrupt                                                                     | 0x0000 00C8                |
| 35         | settable  |                               | SPI1 global interrupt                                                                    | 0x0000 00CC                |
| 36         | settable  |                               | SPI2 global interrupt                                                                    | 0x0000 00D0                |
| 37         |           | USART1                        | USART1 global interrupt                                                                  | 0x0000 00D4                |
| 38         |           | USART2                        | USART2 global interrupt                                                                  | 0x0000 00D8                |
| 39         |           | USART3                        | USART3 global interrupt                                                                  | 0x0000 00DC                |
| 40         |           | EXTI15_10                     | EXTI Line[15:10] interrupts                                                              | 0x0000 00E0                |
| 41         |           | RTC_Alarm                     | RTC Alarms (A and B) through EXTI line interrupt                                         | 0x0000 00E4                |
| 42         |           | OTG_FS                        | WKUP USB On-The-Go FS Wakeup through EXTI line interrupt                                 | 0x0000 00E8                |
| 43         | settable  | TIM8_BRK_TIM12                | TIM8 Break interrupt and TIM12 global interrupt                                          | 0x0000 00EC                |

Quick Guide – får användas under tentamen i "Maskinorienterad programmering"

|    |          |                    | Quion Ouido Tai arrvaridao arraor toritamori i maonin              | , , , , , , , , , , , , , , , , , , , , |
|----|----------|--------------------|--------------------------------------------------------------------|-----------------------------------------|
| 44 | settable | TIM8_UP_TIM13      | TIM8 Update interrupt and TIM13 global interrupt                   | 0x0000 00F0                             |
| 45 | settable | TIM8_TRG_COM_TIM14 | TIM8 Trigger and Commutation interrupts and TIM14 global interrupt | 0x0000 00F4                             |
| 46 | settable | TIM8_CC            | TIM8 Capture Compare interrupt                                     | 0x0000 00F8                             |
| 47 |          | DMA1_Stream7       | DMA1 Stream7 global interrupt                                      | 0x0000 00FC                             |
| 48 | settable | FSMC               | FSMC global interrupt                                              | 0x0000 0100                             |
| 49 | settable | SDIO               | SDIO global interrupt                                              | 0x0000 0104                             |
| 50 | settable | TIM5               | TIM5 global interrupt                                              | 0x0000 0108                             |
| 51 | settable | SPI3               | SPI3 global interrupt                                              | 0x0000 010C                             |
| 52 | settable | UART4              | UART4 global interrupt                                             | 0x0000 0110                             |
| 53 | settable |                    | UART5 global interrupt                                             | 0x0000 0114                             |
| 54 | settable | TIM6_DAC           | TIM6 global interrupt, DAC1 and DAC2 underrun error interrupts     | 0x0000 0118                             |
| 55 | settable | TIM7               | TIM7 global interrupt                                              | 0x0000 011C                             |
| 56 | settable | DMA2_Stream0       | DMA2 Stream0 global interrupt                                      | 0x0000 0120                             |
| 57 | settable | DMA2_Stream1       | DMA2 Stream1 global interrupt                                      | 0x0000 0124                             |
| 58 | settable | DMA2_Stream2       | DMA2 Stream2 global interrupt                                      | 0x0000 0128                             |
| 59 | settable | DMA2_Stream3       | DMA2 Stream3 global interrupt                                      | 0x0000 012C                             |
| 60 | settable | DMA2_Stream4       | DMA2 Stream4 global interrupt                                      | 0x0000 0130                             |
| 61 | settable | ETH                | Ethernet global interrupt                                          | 0x0000 0134                             |
| 62 | settable | ETH_WKUP           | Ethernet Wakeup through EXTI line interrupt                        | 0x0000 0138                             |
| 63 | settable | CAN2_TX            | CAN2 TX interrupts                                                 | 0x0000 013C                             |
| 64 | settable | CAN2_RX0           | CAN2 RX0 interrupts                                                | 0x0000 0140                             |
| 65 | settable | CAN2_RX1           | CAN2 RX1 interrupt                                                 | 0x0000 0144                             |
| 66 | settable | CAN2_SCE           | CAN2 SCE interrupt                                                 | 0x0000 0148                             |
| 67 | settable | OTG_FS             | USB On The Go FS global interrupt                                  | 0x0000 014C                             |
| 68 | settable | DMA2_Stream5       | DMA2 Stream5 global interrupt                                      | 0x0000 0150                             |
| 69 | settable | DMA2_Stream6       | DMA2 Stream6 global interrupt                                      | 0x0000 0154                             |
| 70 | settable | DMA2_Stream7       | DMA2 Stream7 global interrupt                                      | 0x0000 0158                             |
| 71 | settable | USART6             | USART6 global interrupt                                            | 0x0000 015C                             |
| 72 |          | I2C3_EV            | I2C3 event interrupt                                               | 0x0000 0160                             |
| 73 |          | I2C3_ER            | I2C3 error interrupt                                               | 0x0000 0164                             |
| 74 | settable | OTG_HS_EP1_OUT     | USB On The Go HS End Point 1 Out global interrupt                  | 0x0000 0168                             |
| 75 |          | OTG_HS_EP1_IN      | USB On The Go HS End Point 1 In global interrupt                   | 0x0000 016C                             |
| 76 |          | OTG_HS_WKUP        | USB On The Go HS Wakeup through EXTI interrupt                     | 0x0000 0170                             |
| 77 | settable | OTG_HS             | USB On The Go HS global interrupt                                  | 0x0000 0174                             |
| 78 | settable | DCMI               | DCMI global interrupt                                              | 0x0000 0178                             |
| 79 | settable | CRYP               | CRYP crypto global interrupt                                       | 0x0000 017C                             |
| 80 |          | HASH_RNG           | Hash and Rng global interrupt                                      | 0x0000 0180                             |
| 81 | settable | FPU                | FPU global interrupt                                               | 0x0000 0184                             |

### Stackens utseende vid undantag:



### **C QUICK REFERENCE GUIDE**

#### Strukturen hos ett C Program

```
/* inkludera filer */
#include ...
#define
                    /* makrodefinitioner */
         . . .
/* Globala variabler*/)
(typ) (identifierare);
/* Definition av funktioner */
Definition av en funktion
```

```
(returvarde) (identifierare) (parameterlista)
(Definition av lokala variabler);
(programkod);
```

#### Motsvarande funktionsdeklaration:

```
(returvärde) (identifierare) (parameterlista);
```

#### Variabeldefinition:

```
(typ) (identifierare {,identifierare} );
```

#### Variabeldeklaration:

```
(typ) (identifierare {,identifierare} );
```

#### Kommentarer

```
/*( kommentarer ) */
```

#### **Typdefinition**

```
typedef (befintlig typ) (nytt typnamn);
Exempel:
typedef int KILOGRAMS;
Funktionspekare:
typedef(typ) (fp*)(typ {,typ});
```

#### Sammansatta typer

#### Union

```
union (tag)
   (type) (member name);
} (variable name);
typedef union (tag)
   (type) (member name);
} (union type name);
```

#### Struct

```
struct (tag)
   (type) (member name);
} (variable name);
typedef struct(tag)
   (type) (member name);
}(struct type name);
```

### Operatorer

| Före- | Operator                    | Assoc. |
|-------|-----------------------------|--------|
| träde |                             |        |
| 15    | () []>                      | V      |
| 14    | ! ~ ++ + - * & (typ) sizeof | Н      |
| 13    | * / %                       | V      |
| 12    | + -                         | V      |
| 11    | << >>                       | V      |
| 10    | < <= > >=                   | V      |
| 9     | == !=                       | V      |
| 8     | ٤                           | V      |
| 7     | ^                           | V      |
| 6     |                             | V      |
| 5     | &&                          | V      |
| 4     | П                           | V      |
| 3     | ?:                          | V      |
| 2     | = *= /= %= += -= &=         | Н      |
|       | ^=  = <<= >>=               |        |
| 1     | ,                           | V      |

#### Aritmetikoperatorer

| Operator | Operation                            | Företräde |
|----------|--------------------------------------|-----------|
| +        | addition                             | 12        |
| -        | subtraktion                          | 12        |
| *        | multiplikation                       | 13        |
| /        | division (heltalsresultat)           | 13        |
| %        | restdivision                         | 13        |
| +(unärt) | påverkar ej operand                  | 14        |
| -(unärt) | negera operand                       | 14        |
| ++       | inkrement, addera 1 till operand     | 14        |
|          | dekrement, subtrahera 1 från operand | 14        |

#### Relationsoperatorer

| Operator | Operation              | Företräde |
|----------|------------------------|-----------|
| ==       | likhet                 | 9         |
| ! =      | olikhet                | 9         |
| >        | större än              | 10        |
| <        | mindre än              | 10        |
| >=       | större än eller likhet | 10        |
| <=       | mindre än eller likhet | 10        |

#### Bitoperatorer

| Operator | Operation              | Företräde |
|----------|------------------------|-----------|
| &        | bitvis OCH             | 9         |
|          | bitvis ELLER           | 9         |
| ^        | bitvis EXKLUSIVT ELLER | 10        |
| ~        | bitvis komplement      | 10        |
| <<       | vänsterskift           | 10        |
| >>       | högerskift             | 10        |

#### Logikoperatorer

| Operator | Operation       | Företräde |
|----------|-----------------|-----------|
| & &      | logiskt OCH     | 5         |
|          | logiskt ELLER   | 4         |
| !        | logisk negation | 14        |

#### Utmatning och inmatning

```
Utmaining:
printf("(formatterare)",var{,var});
Inmatning:
scanf("(formatterare)",&(var){,&(var)});
Formattering för konvertering:
%d decimal
%u unsigned decimal
%o octal
%h hex
%e exponential
%f float
%c char
%s string
```

#### Programflödeskontroll

for-satsen används ofta för att skapa bundna programslingor.

```
for( uttryck1; uttryck2; uttryck3 )
      { satser }
Exempel:
for( i = 0; i < MAX; i++)
      { ... }</pre>
```

while- satsen skapar en iterativ slinga som upprepas så länge villkoret är sant.

```
while( uttryck )
{
          satser
}
```

do-while satsen är en variant, inte alls lika vanlig som while, men likafullt lämplig för vissa speciella programkonstruktioner.

```
do
{
     satser
} while( uttryck );
```

if-satsen utgör den enklaste flödeskontrollkonstruktionen:

```
if ( uttryck )
{
          satser
}
```

 $\it if\text{-}else$  satsen utvidgar med ett alternativt val, då villkoret är falskt.

Med *switch-case* satsen konstruerar man enkelt flervalskonstruktioner: