# Презентация для вебинара

Владимир Викулин, инженер по применению Xilinx <u>Vladimir.Vikulin@macrogroup.ru</u>





## Компания



Официальный партнер



в России



# Программа вебинара

- 1. Верификация и отладка что это такое ?
- 2. Отладка на аппаратуре в среде Xilinx Vivado
  - Общее представление
  - Практическая демонстрация
- 3. Симуляция
  - Общее представление
  - Где искать дополнительную информацию
- 4. Симуляция проекта в среде Xilinx Vivado (с практической демонстрацией)
- 5. Вопросы ответы





#### 1. Верификация и отладка – что это такое (1)

Верификация — термин многозначный. Применительно к ПЛИС мы будем понимать его как проверку (доказательство) работоспособности проекитруемого устройства в соответствие со спецификацией.

Важным этапом верификации является **симуляция** – проверка созданного HDL-кода (а так же нетлистов, созданных на его основе) с помощью компьютерного моделирования работы системы





#### 1. Верификация и отладка – что это такое (2)

Отладка – поиск ошибок и их устранение.

Отладка может вестись как непосредственно на аппаратуре, так и на моделях — на этапе симуляции.

Мы рассмотрим обе эти возможности

Замечание: Несмотря на различие, термины **верификация** и **отладка** часто употребляются как синонимы.





#### 2. Отладка на аппаратуре в Xilinx Vivado (1)

#### Общее представление

- 1. Отладчик интегрирован в Vivado
- 2. Связь с аппаратурой производится через jtag-интерфейс
- 3. Имеется режим удаленной отладки через сеть: Hardware Server/XVC)
- 4. В аппаратуру имплементируются специальные ядра
- 5. Имеются несколько способов имплементации таких ядер:
  - Явно на этапе кодирования
  - Автоматически с помощью Wizard\_а после завершения этапа синтеза
  - Через констрейнты

Больше информации: <a href="https://www.xilinx.com/products/design-tools/vivado/debug.html">https://www.xilinx.com/products/design-tools/vivado/debug.html</a>

Vivado Programming and Debugging User Guide (UG908)





#### 2. Отладка на аппаратуре в Xilinx Vivado (2)

#### Отладочные ядра

- ILA Internal Logic Analizer
- VIO Virtual Input/Output
- Jtag AXI Master
- IBERT
- Serial I/O Analizer
- Memory IP Калибровка динамической памяти







## 2. Отладка на аппаратуре в Xilinx Vivado (3)

## Практический пример





## 2. Отладка на аппаратуре в Xilinx Vivado (4)

Отладочные сигналы задаются на этапе синтеза с помощью специального мастера





#### 3. Симуляция (1)

#### Общее представление

Симулятор — специальная программа, предназначенная для моделирования поведения систем, описываемых на языках высокого уровня ( [System]Verilog, VHDL) и полученных из них нетлистов

HDL-код (или нетлисты)

Тестовые воздействия

Библиотеки элементов и пр. Данные Программное обеспечение (программа – симулятор)

Для сложных проектов симуляция — необходимый этап, она требует больших ресурсов и может занимать очень много времени



### 3. Симуляция (2)

#### ПО для симуляции

#### Симуляторы для ПЛИС Xilinx:

- Собственный встроенный в Vivado симулятор от Xilinx
- Универсальные симуляторы от сторонних разработчиков
  - QuestaSim/Modelsim or MentorGraphics
  - Nc-sim or Cadence Design Systems
  - Active-HDL от компании Aldec
  - VCS от компании Synopsis

Все эти симуляторы поддерживаются Xilinx, но симуляторы сторонних разработчиков требуется покупать отдельно от Vivado за дополнительные деньги.





## 3. Симуляция (3)

#### Симулятор Xilinx Vivado Свойства и характеристики

- ✓ Одновременная поддержка языков
  - SystemVerilog
  - Verilog 2001
  - VHDL -93 и VHDL -2008
- ✓ Поддержка точек останова в исходниках
- √ Ко-симуляция с поддержкой языка С
- ✓ Симуляция нетлистов с учетом задержек (формат SDF3.0)
- ✓ Автоматическая компиляция исходников и библиотек
- ✓ Отображение в различных форматах, включая аналоговые сигналы
- ✓ Объединение сигналов в виртуальные шины
- ✓ Управление посредством TCL





## 3. Симуляция (4)

#### Тестбенч – общее понятие

Чтобы отсимулировать проект, требуется написать т.н. "тестбенч". Его можно рассматривать как совокупность синтезируемых файлов проекта и тестовых воздействий (стимулов)

Симуляция осуществляется потактово. Тестовые воздействия могут быть заданы как алгоритмически (при этом к тестовому коду требование синтезируемости не предъявляется, так и в виде тестовых векторов, задающих состояние всех входов системы на каждом такте выполения.

Важной характеристикой тестбенча, характеризующей полноту теста, является т.н. "покрытие", (степень покрытия) т.е. отношение количества хотя бы раз переключившихся триггеров к общему количеству триггеров в проекте. Для качественного теста это отношение должно быть не ниже 100%, т.е. каждый триггер в процессе тестирования должен переключиться хотя бы один раз.





## 3. Симуляция (5)

Тестбенч – функциональное тестирование

На практике часто бывает достаточно провести т.н. "функциональное тестирование", т.е. проверить правильность работы основных функций, выполняемых отлаживаемой системой.





#### 2. Симуляция (6)

#### Тестбенч – варианты организации

Возможны варианты различные по построению и сложности.

Возможная (неполная) классификация – от простого к сложному:

- Целенаправленная генерация входных воздействий и визуальная проверка корректности результата
- Целенаправленная генерация входных воздействий и автоматическая проверка корректности результата
- Автоматическая случайная генерация входных воздействий и автоматическая проверка корректности результата





### 2. Симуляция (7)

#### Тестбенч – простой вариант







#### 3. Симуляция (8)

"Автоматический" тестбенч (вариант построения)





## 3. Симуляция (9)

#### Где искать дополнительную информацию?

- По симулятору Xilinx Vivado:
  <a href="https://www.xilinx.com/products/design-tools/vivado/simulator.html">https://www.xilinx.com/products/design-tools/vivado/simulator.html</a>
- Информация по конкретному симулятору на сайтах производителей
- Общая методология в технической литературе

Отличная книжка: Chris Spear, <u>System Verilog for Verification</u> от Springer International Publishing AG — содержит описание современных методов верификации/симуляции с использованием методологий UVM, OVM и VMM





## 4. Симуляции проекта в среде Xilinx Vivado (1)

#### Демонстрационный пример

- 1. Создаем тестбенч
- 2. Запускаем на выполнение Simulation/Run Simulation
- 3. Выводим сигналы
- 4. Находим ошибки и устраняем их





## Спасибо за внимание!



www.macrogroup.ru fpga@macrogroup.ru 8-800-333-0605

Владимир Викулин, инженер по применению Xilinx Vladimir.Vikulin@macrogroup.ru

