Date > 10/03/2011

# Understanding the ARM Architecture.



# Breve Introdução da Arquitetura ARM

Começando com uma linha basica de raciocinio e ideia vamos iniciar com o simples conceito de sistema operacional, que espero eu, todos já estejam cansados de ouvir, ler e concerteza, saber .

A ARM (antes: Acorn RISC Machine, atualmente: Advanced RISC Machine) é a arquitetura de um processador de 32 bits. Muito famoso por sua carcteristica de oferecer um alto desempenho em pouco espaço requerido pela maquina, Observando isto percebemos a ligação entre ARM e RISC (Reduced Instruction Set Computer) que vem a ser um conjunto reduzido de instruções em um computador .

Na epoca do inicio da ARM a maioria dos processadores precisavam de apenas 13 bits para alocar todas as constantes de um programa, mas, se uma vez utilizada em um sistema com 32 bits ela já estaria armazenada em 'cache' para que pudesse ser executada mais rapidamente da proxima vez.

Logo isto define o porque a Arquitetura ARM trabalha com 32 Bits .

# Registradores:

Além de Trabalhar também com 16 Registradores que os principais são :

- PSR Program Status Register
- SP Stack Pointer
- PC Program Counter
- LR Link Register

Declarados como mais principais ainda são os :

- Link Register (LR) -R14- > Cujo Contém o endereço da proxima instrução a ser executada, após uma sub-rotina - Branch And Link -
- Program Counter (PC) -R15- > Cujo Contém também o endereço da proxima instrução a ser executada, mas pelo Processador .

# Instruções.



Lembre-se que a arquitetura ARM foi desenvolvida para dar mais velocidade e consumir menos energia . Por isso carrega a linha de processadores RISC , que logo recebe o adjetivo de 'Instruções Reduzidas'. Mas tomemos cuidado ao dizer isto, pois quando nos refirimos a Instruções Reduzidas, não quer dizer que propriamente ditos os numeros de instruções são menos do que o de um CISC por exemplo, o que acontece é que as instruções são executadas com no maximo um ciclo de memoria além de obter muito menos dados carregados nas instruções. Mas muitos RISC's tem até mais instruções que alguns CISC's Outras caracteristicas das instruções são :

- Modos de endereçamento Simples.
- Arquitetura LOAD / STORE, assim as operações interagem com o conteudo dos Registradores, não com o da memoria diretamente
- Tamanho fixo dos campos das instruções.
- Instruções múltiplas de LOAD / STORE para melhorar a performace .

Continuando o assunto de Instruções designaremos seus tipos.

Classificando-as em 6 classes, muitas vezes denominadas de "Large Classes" Instruções de Branch > Troca de fluxos de instruções escrevendo endereços dentro do Program Counter (PC)

Instruções de Processamento de Dados > Responsavel por instrunções logicas . ex : instruções aritmeticas .

### Vejam todas instruções logo mais abaixo :

| Opcode Mnemonic |     | Operation                   | Action                                       |  |  |
|-----------------|-----|-----------------------------|----------------------------------------------|--|--|
| 0000            | AND | Logical AND                 | Rd := Rn AND shifter_operand                 |  |  |
| 0001            | EOR | Logical Exclusive OR        | Rd := Rn EOR shifter_operand                 |  |  |
| 0010            | SUB | Subtract                    | Rd := Rn - shifter_operand                   |  |  |
| 0011            | RSB | Reverse Subtract            | Rd := shifter_operand - Rn                   |  |  |
| 0100            | ADD | Ädd                         | Rd := Rn + shifter_operand                   |  |  |
| 0101            | ADC | Add with Carry              | Rd := Rn + shifter_operand + Carry Flag      |  |  |
| 0110            | SBC | Subtract with Carry         | Rd := Rn - shifter_operand - NOT(Carry Flag) |  |  |
| 0111            | RSC | Reverse Subtract with Carry | Rd := shifter_operand - Rn - NOT(Carry Flag) |  |  |
| 1000            | TST | Test                        | Update flags after Rn AND shifter_operand    |  |  |
| 1001            | TEQ | Test Equivalence            | Update flags after Rn EOR shifter_operand    |  |  |
| 1010            | CMP | Compare                     | Update flags after Rn - shifter_operand      |  |  |
| 1011            | CMN | Compare Negated             | Update flags after Rn + shifter_operand      |  |  |
| 1100            | ORR | Logical (inclusive) OR      | Rd := Rn OR shifter_operand                  |  |  |
| 1101            | MOV | Move                        | Rd := shifter_operand (no first operand)     |  |  |
| 1110            | BIC | Bit Clear                   | Rd := Rn AND NOT(shifter_operand)            |  |  |
| iHi             | MVN | Move Not                    | Rd := NOT shifter operand (no first operand) |  |  |

- Instruções para tranferencia de registradores de status > Possuem duas, sendo elas : MRS ; MSR, a primeira move um PRS para um de nivel geral, e o segundo faz o contrario .
- Instruções LOAD / STORE > são divididas em três : faz L/S de um unico registrador ou faz L/S para um Geral e o que troca o endereço do registrador pelo da memoria .
- Instruções de co-processador > são operações que se iniciam no coprocessador que pode trandeferir dados para a memoria e a memoria para ele .
- Instruções de geraçao de exceções > A instrução SWI realiza uma interrupçao no software muitas vezes uasada para realizar uma chamada ao SO .

# Modos de operações da Arquitetura ARM:

- User > Execução comum de programas e com limitações ao acesso dos Registradores .
- FIQ (Fast Interrupt) > Transferencia Rapida de Dados .
- IRQ (Interrupt) > Interrupções em Geral.
- Supervisor > Modo Restrito/Protegido para com o acesso do Sistema Operacional.
- Abort > Implementa e/ou protege a Memoria Virtual .
- Undefined > Suporte para emulação de co-processadores .
- System > A partir da versao quatro a ARM implementou esse modo para executar tarefas de privilegio do Sistema Operacional .

### ARM state general registers and program counter

| ystem and User | FIQ      | Supervisor | Abort    | IRQ      | Undefined |
|----------------|----------|------------|----------|----------|-----------|
| r0             | r0       | rO         | r0       | r0       | r0        |
| r1             | r1       | п          | r1       | п        | r1        |
| r2             | r2       | r2         | r2       | r2       | r2        |
| r3             | r3       | r3         | r3       | r3       | r3        |
| г4             | г4       | r4         | г4       | r4       | г4        |
| r5             | r5       | r5         | r5       | r5       | r5        |
| r6             | r6       | n6         | r6       | r6       | r6        |
| г7             | r7       | r7         | r7       | r7       | r7        |
| г8             | r8_fiq   | r8         | r8       | r8       | r8        |
| г9             | r9_fiq   | r9         | r9       | r9       | г9        |
| r10            | r10_fiq  | r10        | r10      | r10      | r10       |
| r11            | r11_fiq  | rl1        | r11      | r11      | r11       |
| r12            | r12_fiq  | r12        | r12      | r12      | r12       |
| r13            | r13_fiq  | r13_svc    | r13_abt  | r13_irq  | r13_und   |
| r14            | r14_fiq  | r14_svc    | r14_abt  | r14_irq  | r14_und   |
| r15 (PC)       | r15 (PC) | r15 (PC)   | r15 (PC) | r15 (PC) | r15 (PC)  |

### ARM state program status registers

| CPSR | CPSR     | CPSR     | CPSR     | CPSR     | CPSR     |
|------|----------|----------|----------|----------|----------|
|      | SPSR_fiq | SPSR_svc | SPSR_abt | SPSR_irq | SPSR_und |

### Memoria.

Os processadores ARM foram feitos para serem endereçados de byte em byte . Além de ser dividida em duas Partes : a RAM e a ROM .

Na primeira e principal é onde tem-se : Cache de instrução e dados separados, areas separadas de memoria para instruções e dados, sistema DMA para acessar a memória, buffer de escrita e duas micro-TLBs.



### Referencias

- null -

Fiquem na paz , qualquer duvida, estamos ae!

[]'s