## 实验五: 内存串口实验 实验报告

(邢竞择 2020012890)

## 1 FSM 设计

- READ\_WAIT\_ACTION: 等待 slave 读取 uart 状态字节,收到 ack 后存储 slave 返回的数据,转移到 READ\_WAIT\_CHECK
- READ\_WAIT\_CHECK: 检查状态字节, 若可读, 进入 READ\_DATA\_ACTION, 否则返回上一状态
- READ\_DATA\_ACTION: 等待 slave 读取 uart 数据,收到 ack 后存储 slave 返回的数据,并进入READ\_DATA\_DONE
- READ\_DATA\_DONE: 读取完毕
- WRITE\_SRAM\_ACTION: 等待 sram 写入完毕, 收到 ack 后进入下一状态
- WRITE\_SRAM\_DONE: sram 写入完毕
- WRITE\_WAIT\_ACTION: 等待 slave 读取 uart 状态字节,收到 ack 后存储 slave 返回的数据,转移到 WRITE\_WAIT\_CHECK
- WRITE\_WAIT\_CHECK: 检查状态字节, 若可写, 进入下一状态, 否则返回上一状态
- WRITE\_DATA\_ACTION: 等待 slave 写入 uart 数据,收到 ack 后进入 WRITE\_DATA\_DONE
- WRITE\_DATA\_DONE: 写入结束,返回第一个状态,接受下一字节

## 2 设计细节

- 在所有的 CHECK 阶段,都需要关闭 CYC 和 STB。
- 每当读操作收到 wishbone 的 ack 信号,都需要捕获此时 wishbone 返回的数据,存储在本模块的 寄存器中

```
1
        always_ff @(posedge clk_i) begin
 2
          if (rst_i) begin
 3
            state <= READ_WAIT_ACTION;</pre>
 4
            preset_addr <= {dip_sw[31:2], 2'b00};</pre>
 5
 6
          else begin
 7
            state <= nxt_state;</pre>
 8
            if (wb_ack_i) begin
 9
              wb_tmp <= wb_dat_i;</pre>
10
              if (state == READ_DATA_ACTION)
11
                uart_dat[7:0] <= wb_dat_i[7:0];</pre>
12
            end
13
            if (nxt state == WRITE SRAM DONE)
14
              preset_addr <= preset_addr + 4;</pre>
15
          end
16
        end
```

