# 实验六: 简单处理器实验 实验报告

### 1 数据通路

由于个人时间安排问题,选择了实现多周期 CPU。



#### 1.1 信号说明

- instr\_type 指令类型,对应六类 RISC-V 指令格式
- rf\_we 寄存器堆写使能信号
- imm\_out 根据指令类型生成的立即数(符号扩展)
- data\_a 取出的 addr\_a 寄存器数据
- data\_b 取出的 addr\_b 寄存器数据
- data\_d 将要写回到寄存器 addr\_d 的数据
- mux\_a\_out 根据 sel\_a 选出的 ALU a 端数据, 为 pc 或者 data\_a
- mux\_b\_out 根据 sel\_b 选出的 ALU b 端数据, 为 imm\_out 或者 data\_b
- alu\_sel ALU 操作选择信号
- alu\_out ALU 的输出结果
- dm\_we 数据内存写使能信号
- dm\_out 数据内存数据输出
- reg\_wb\_sel 写回数据选择信号
- pc\_a4 为了实现方便,使用独立的加法器计算的 pc+4

### 1.2 信号表与转移时序

#### 1.2.1 ADDI & ANDI

| state | wb_addr | wb_cyc | rf_we | addr_a | addr_b | mux_a_out | mux_b_out | alu_sel | dm_we | addr_d | data_d  | inst_t |
|-------|---------|--------|-------|--------|--------|-----------|-----------|---------|-------|--------|---------|--------|
| IF    | pc      | 1      | 0     | х      | X      | X         | X         | X       | 0     | x      | X       | X      |
| ID    | X       | 0      | 0     | rs_1   | rs_2   | X         | х         | x       | 0     | x      | x       | I      |
| EXE   | X       | 0      | 0     | x      | x      | data_a    | imm_out   | +/&     | 0     | x      | x       | X      |
| WB    | х       | 0      | 1     | x      | x      | x         | х         | х       | 0     | rd     | alu_out | х      |

| state | nxt_state | condition | operation                                          |
|-------|-----------|-----------|----------------------------------------------------|
| IF    | IF        | ack==0    |                                                    |
| IF    | ID        | ack==1    | instr<=wb_data_i, pc_a4<=pc+4                      |
| ID    | EXE       | 1         | <pre>mux_a_out&lt;=pc, mux_b_out&lt;=imm_out</pre> |
| EXE   | WB        | 1         | data_d<=alu_out                                    |
| WB    | IF        | 1         | pc<=pc_nxt                                         |

## 1.2.2 LUI

| state | wb_addr | wb_cyc | rf_we | addr_a | addr_b | mux_a_out | mux_b_out | alu_sel | dm_we | addr_d | data_d  | inst_t |
|-------|---------|--------|-------|--------|--------|-----------|-----------|---------|-------|--------|---------|--------|
| IF    | pc      | 1      | 0     | X      | X      | X         | X         | X       | 0     | X      | X       | X      |
| ID    | X       | 0      | 0     | 5'h00  | rs_2   | х         | х         | x       | 0     | x      | x       | U      |
| EXE   | X       | 0      | 0     | X      | X      | data_a    | imm_out   | +       | 0     | X      | X       | X      |
| WB    | х       | 0      | 1     | х      | х      | х         | х         | X       | 0     | rd     | alu_out | х      |

| state | nxt_state | condition | operation                                              |
|-------|-----------|-----------|--------------------------------------------------------|
| IF    | IF        | ack==0    |                                                        |
| IF    | ID        | ack==1    | instr<=wb_data_i, pc_a4<=pc+4                          |
| ID    | EXE       | 1         | <pre>mux_a_out&lt;=data_a, mux_b_out&lt;=imm_out</pre> |
| EXE   | WB        | 1         | data_d<=alu_out                                        |
| WB    | IF        | 1         | pc<=pc_nxt                                             |

### 1.2.3 ADD

| state | wb_addr | wb_cyc | rf_we | addr_a | addr_b | mux_a_out | mux_b_out | alu_sel | dm_we | addr_d | data_d  | inst_t |
|-------|---------|--------|-------|--------|--------|-----------|-----------|---------|-------|--------|---------|--------|
| IF    | рс      | 1      | 0     | X      | X      | X         | X         | X       | 0     | X      | х       | X      |
| ID    | X       | 0      | 0     | rs_1   | rs_2   | x         | x         | X       | 0     | x      | x       | R      |
| EXE   | х       | 0      | 0     | X      | x      | data_a    | data_b    | +       | 0     | x      | x       | X      |
| WB    | х       | 0      | 1     | х      | x      | х         | x         | х       | 0     | rd     | alu_out | х      |

| state | nxt_state | condition | operation                            |
|-------|-----------|-----------|--------------------------------------|
| IF    | IF        | ack==0    |                                      |
| IF    | ID        | ack==1    | instr<=wb_data_i, pc_a4<=pc+4        |
| ID    | EXE       | 1         | mux_a_out<=data_a, mux_b_out<=data_b |
| EXE   | WB        | 1         | data_d<=alu_out                      |
| WB    | IF        | 1         | pc<=pc_nxt                           |

## 1.2.4 LB

| state | wb_addr | wb_data | wb_cyc | rf_we | addr_a | addr_b | mux_a_out | mux_b_out | alu_sel | dm_we | addr_d | data_d | inst_t |
|-------|---------|---------|--------|-------|--------|--------|-----------|-----------|---------|-------|--------|--------|--------|
| IF    | рс      | х       | 1      | 0     | х      | х      | х         | х         | Х       | 0     | х      | х      | х      |
| ID    | X       | Х       | 0      | 0     | rs_1   | 5'b00  | Х         | Х         | Х       | 0     | Х      | х      | I      |
| EXE   | х       | х       | 0      | 0     | х      | х      | data_a    | imm_out   | +       | 0     | х      | х      | х      |
| MEM   | alu_out | х       | 1      | 0     | х      | х      | Х         | х         | х       | 0     | Х      | х      | х      |
| WB    | х       | х       | 0      | 1     | х      | х      | х         | х         | х       | 0     | rd     | dm_out | х      |

| state | nxt_state | condition | operation                                             |
|-------|-----------|-----------|-------------------------------------------------------|
| IF    | IF        | ack==0    |                                                       |
| IF    | ID        | ack==1    | instr<=wb_data_i, pc_a4<=pc+4                         |
| ID    | EXE       | 1         | <pre>mux_a_out&lt;=data_a, mux_b_out&lt;=data_b</pre> |
| EXE   | MEM       | 1         | data_d<=alu_out                                       |
| MEM   | MEM       | ack==0    |                                                       |
| MEM   | WB        | ack==1    | data_d<=dm_out                                        |
| WB    | IF        | 1         | pc<=pc_nxt                                            |

### 1.2.5 SB & SW

| state | wb_addr | wb_data | wb_cyc | rf_we | addr_a | addr_b | mux_a_out | mux_b_out | alu_sel | dm_we | addr_d | data_d | inst_t |
|-------|---------|---------|--------|-------|--------|--------|-----------|-----------|---------|-------|--------|--------|--------|
| IF    | рс      | X       | 1      | 0     | X      | X      | X         | X         | X       | 0     | X      | X      | х      |
| ID    | X       | X       | 0      | 0     | rs_1   | rs_2   | X         | х         | Х       | 0     | х      | х      | S      |
| EXE   | x       | x       | 0      | 0     | x      | x      | data_a    | imm_out   | +       | 0     | x      | x      | х      |
| MEM   | alu_out | data_b  | 1      | 0     | х      | х      | х         | х         | х       | 1     | x      | x      | х      |

| state               | nxt_state | condition | operation                            |
|---------------------|-----------|-----------|--------------------------------------|
| $\operatorname{IF}$ | IF        | ack==0    |                                      |
| IF                  | ID        | ack==1    | instr<=wb_data_i, pc_a4<=pc+4        |
| ID                  | EXE       | 1         | mux_a_out<=data_a, mux_b_out<=data_b |
| EXE                 | MEM       | 1         | data_d<=alu_out                      |
| MEM                 | MEM       | ack==0    |                                      |
| MEM                 | IF        | ack==1    |                                      |

# 1.2.6 BEQ

| state      | wb_addr | wb_cyc | rf_we | addr_a | addr_b | mux_a_out | mux_b_out | alu_sel | inst_t |
|------------|---------|--------|-------|--------|--------|-----------|-----------|---------|--------|
| $_{ m IF}$ | pc      | 1      | 0     | x      | x      | X         | X         | X       | x      |
| ID         | X       | 0      | 0     | rs_1   | rs_2   | X         | X         | X       | В      |
| EXE        | x       | 0      | 0     | x      | x      | рс        | imm       | +       | x      |
| WB         | X       | 0      | 0     | X      | X      | X         | X         | X       | X      |

| state | nxt_state | condition | operation                            |
|-------|-----------|-----------|--------------------------------------|
| IF    | IF        | ack==0    |                                      |
| IF    | ID        | ack==1    | instr<=wb_data_i, pc_a4<=pc+4        |
| ID    | EXE       | 1         | mux_a_out<=data_a, mux_b_out<=data_b |
| WB    | IF        | 1         | pc<=breq?alu_pc_nxt                  |

# 2 思考题

- 在 ID 阶段比较:可以更早得到跳转结果,更早填入bubble,减少指令的浪费;但必然与寄存器读取串行,导致延迟增加
- 在 EXE 阶段比较:与 ALU 同时进行,不会引入新的延迟;分支错误时,会使更多无关指令进入 流水线

# 3 实验结果

