# BÀI 1: THIẾT KẾ VÀ VIẾT TESTBECH

#### 1. MỤC ĐÍCH

- -Giúp Sinh viên thiết kế các mạch và hệ thống đơn giản dùng ngôn ngữ Verilog.
- -Giúp Sinh viên thực hành viết testbench kiểm tra mạch thiết kế.
- -Giúp Sinh viên thực hành công cụ mô phỏng.

#### 2. THỰC HÀNH

2.1. Thực hiện mạch đếm và quan sát mô phỏng dùng công cu VCS: File: Counter.v module counter (out, clk, reset); input clk, reset; output [3:0] out; reg [3:0] out; wire [3:0] next; // This statement implements reset and increment assign next = reset ? 4'b0 : (out + 4'b1);// This implements the flip-flops always @ (posedge clk) begin out <= #1 next; end endmodule // counter File : Counter\_tb.v // This stuff just sets up the proper time scale and format for the simulation, for now do not modify. `timescale 1ns/10ps module counter\_testbench ( ); wire [3:0] out; reg clk; reg reset;

counter dut (.out (out[3:0]), .reset (reset), .clk (clk));

```
always #10 \text{ clk} = \text{~clk};
    initial begin
      $monitor ("time=%5d ns, clk=%b, reset=%b, out=%b", $time, clk, reset,
out[3:0]);
      clk = 1'b0;
      reset = 1'b0;
      reset = 1'b1;
      @(posedge clk);#1;
      reset = 1'b0;
      @(posedge clk);#1;
      if (out != 4'b0110) begin
          $display("ERROR 1: Out is not equal to 4'b0110");
           $finish;
      end
        $display("All tests completed sucessfully\n\n");
        $finish;
    end
    initial begin
        $vcdplusfile ("counter.vpd");
        $vcdpluson;
    end
endmodule // counter_testbench
Chú ý:
✓ Để chạy chương trình mô phỏng VCS vào linux, mở TERMINAL và gõ lệnh sau
      để biên dịch:
```

Ví dụ: vcs -R -debug\_pp Counter\_tb.v Counter.v

✓ Quan sát dạng sóng sử dụng công cụ DVE: dve

2.2. Thiết kế và viết testbech

$$Y = \overline{A}, \overline{B}, \overline{C} + A, \overline{B}, \overline{C} + A, \overline{B}, C$$

2.3. Thiết kế và viết testbech cho bộ counter



| STT | Tên pin | Số bit | Chiều  | Chức năng |
|-----|---------|--------|--------|-----------|
| 1   | clear   | 1      | input  |           |
| 2   | clock   | 1      | input  |           |
| 3   | state   | 2      | output | data_out  |

#### 2.4. Thiết kế và viết testbech cho bộ thanh ghi 16 bit

#### REGISTER



| STT | Tên pin  | Số bit | Chiều  | Chức năng |
|-----|----------|--------|--------|-----------|
| 1   | rin[]    | 1      | input  | enable    |
| 2   | clock    | 1      | input  |           |
| 3   | buswires | 16     | input  | data_in   |
| 4   | r[]      | 16     | output | data_out  |

# 2.5. Thiết kế và viết testbench cho bộ multiplexer



| STT | Tên pin  | Số bit | Chiều  | Chức năng |
|-----|----------|--------|--------|-----------|
| 1   | din      | 16     | input  | data_in   |
| 2   | r0       | 16     | input  | data_in   |
| 3   | r1       | 16     | input  | data_in   |
| 4   | r2       | 16     | input  | data_in   |
| 5   | r3       | 16     | input  | data_in   |
| 6   | r4       | 16     | input  | data_in   |
| 7   | r5       | 16     | input  | data_in   |
| 8   | r6       | 16     | input  | data_in   |
| 9   | r7       | 16     | input  | data_in   |
|     |          |        |        |           |
| 11  | aluout   | 16     | input  | data_in   |
| 12  | buswires | 16     | output | data_out  |
| 13  | rout     | 3      | i      | selection |
| 14  | din_en   | 1      | i      | selection |

| 15 gout | 1 | i | selection |
|---------|---|---|-----------|
|---------|---|---|-----------|

# 2.6. Thiết kế và viết testbench cho bộ ALU bao gồm ALU và khối điều khiển



| STT | Tên Pin  | Số bit | Chiều | Chức năng  |
|-----|----------|--------|-------|------------|
| 1   | buswires | 16     | input | data_in    |
| 2   | clock    | 1      | input |            |
| 3   | ain      | 1      | input | control_in |
| 4   | gin      | 1      | input | control_in |
| 5   | sub      | 1      | input | control_in |

| 6 aluout 16 output data_out |  |
|-----------------------------|--|
|-----------------------------|--|

Mô tả hoạt động của khối ALU

Khối ALU thực hiện 2 phép toán cộng và trừ 2 số (khác nhau) A và B 16 bit trong hai chu kì:

Chu kì 1: A được đưa vào thanh ghi ain.

Chu kì 2: B được đưa trực tiếp đến ALU và thực hiện phép cộng hoặc trừ. Kết quả được lưu vào thanh ghi gin và đưa ra lối ra.

# BÀI 1: THIẾT KẾ VÀ VIẾT TESTBECH (tiếp theo)

#### 1. MỤC ĐÍCH

- -Giúp Sinh viên thiết kế các hệ thống phức tạp dùng ngôn ngữ Verilog.
- -Giúp Sinh viên thực hành viết testbench kiểm tra mạch thiết kế.
- -Giúp Sinh viên thực hành công cụ mô phỏng thiết kế VCS của Synopsys.

#### 2. THỰC HÀNH

2.1. Thực hiện thiết kế khối CU - Control Unit và viết testbench

| STT | Tên Pin | Độ rộng | Chiều | Chức năng         |
|-----|---------|---------|-------|-------------------|
| 1   | Run     | 1       | i     | Run               |
| 2   | resetn  | 1       | i     | Reset             |
| 3   | Ir      | 9       | i     | inst              |
| 4   | state   | 2       | i     | Inst cycle        |
| 5   | ain     | 1       | О     | Enable A          |
| 6   | gin     | 1       | О     | Enable G          |
| 7   | sub     | 1       | О     | Select add or sub |
| 8   | rin     | 8       | О     | Enable r0-r7      |
| 9   | rout    | 3       | О     | -> mux            |
| 10  | din_en  | 1       | О     | -> mux            |
| 11  | ir_en   | 1       | 0     | Enable ir         |
| 12  | clear   | 1       | О     | Clear counter     |
| 13  | done    | 1       | 0     | complete          |

### Mô tả hoạt động của khối CU:

Khối CU điều khiển hoạt động các khối khác trong thiết kế CPU (phần sau). Chu kì lệnh lớn nhất của CPU là 4 chu kì nên bộ đếm chương trình cần 2 bit. Mỗi trạng thái, CU đưa tín hiệu điều khiển đến từng khối (qui ước các tín hiệu điều khiển tác động mức cao)

- state [1:0]: 4 trạng thái

- ir [8:0]: 9-bit.

ir [8:6] : mã lệnh

3'b 000 : dịch chuyển (move) dữ liệu từ ry đến rx (mv)

3'b 001 : dịch chuyển dữ liệu từ din đến rx (mvi)



3'b 010 : cộng 2 thanh ghi rx và ry, kết quả lưu ở thanh ghi rx (add)

3'b 011 : trừ 2 thanh ghi rx và ry, kết quả lưu ở thanh ghi rx (sub)

3'b 100 : dịch chuyển dữ liệu từ rx ra dout (mvo)

ir [5:3]: địa chỉ rx

ir [2:0] : địa chỉ ry

- reset : reset tất cả trở về trạng thái ban đầu

- a. State 0 : Thanh ghi ir được kích hoạt
- -> done

để đọc giá trị từ din

 $\rightarrow$  ir\_en = 1

• Nếu mã lệnh là add or sub:

Chuyển dữ liệu vào thanh ghi A từ

b. State 1:

• Nếu mã lệnh là mv:

rout = ry

rin = rx

done = 1

 $\rightarrow$  rout = rx

-> ain = 1

• Nếu mã lênh là mvi:

 $\rightarrow$  rin = rx

c. State 2:

rx

• Nếu mã lênh là add/sub:

-> g\_in=1

buswires = ry

d. State 3:

alu thực hiện cộng và giá trị lưu

-> rin = rx

vào thanh ghi G

-> gout=1

-> rout = ry

-> din=1

-> sub=1/0

2.2. Thực hiện thiết kế CPU theo kiến trúc sau:



### CPU bao gồm:

7 thanh ghi 16 bit R0, R1,..., R7: lưu trữ dữ liệu cần thiết

1 bộ mux 9 lối vào, 1 lối ra: điều khiến luồng dữ liệu trong CPU

1 bộ ALU: thực hiện phép toán cộng trừ

1 thanh ghi IR 9 bit giải mã lệnh: giúp CPU hiệu lệnh từ ngoài vào

1 bộ đếm chương trình (2 bit): giúp khối điều khiển quản lý tiến trình đang thực hiện

1 bộ điều khiển (CU – Control Unit): điều tiết toàn bộ hoạt động của CPU

Qui trình hoạt động của CPU

Bảng 1 mô tả mã lệnh của CPU. Thanh ghi IR 9 bit có chuẩn III\_XXX\_YYY, với:

III: tượng trưng cho mã lệnh

XXX: địa chỉ thanh ghi Rx

YYY: địa chỉ thanh ghi Ry

| Lệnh      | Chức năng                   |
|-----------|-----------------------------|
| mv Rx,Ry  | $Rx \leftarrow [Ry]$        |
| mvi Rx,#D | $Rx \leftarrow D$           |
| add Rx,Ry | $Rx \leftarrow [Rx] + [Ry]$ |
| sub Rx,Ry | $Rx \leftarrow [Rx] - [Ry]$ |

Bàng 1: Lệnh thực thi của CPU

#### Chú ý:

- ✓ Lệnh move chỉ thực hiện trong 1 chu kì
- ✓ Lệnh add/sub thực hiện nhiều hơn 1 chu kì
- ✓ Kết thúc mỗi lệnh CPU xuất ra tín hiệu Done (Bảng 2)

|                       | T1                                           | T2                 | Т3               |
|-----------------------|----------------------------------------------|--------------------|------------------|
| (mv): I <sub>0</sub>  | Ryout, Rxin,Done                             |                    |                  |
| (mvi): I <sub>1</sub> | DIN <sub>out</sub> , Rx <sub>in</sub> , Done |                    |                  |
| (add): I <sub>2</sub> | Rx <sub>out</sub> , A <sub>in</sub>          | Ryout, Gin         | Gout, Rxin, Done |
| (sub): I <sub>3</sub> | Rxout, Ain                                   | Ryout, Gin, AddSub | Gout, Rxin, Done |

Bảng 2: Các bước thực thi lệnh

2.3. Thực hiện mô phỏng và quan sát dạng sóng dùng công cụ VCS thiết kế CPU trên

# BÀI 3: TỔNG HỢP THIẾT KẾ

#### 1. MUC ĐÍCH

- Giúp sinh viên tổng hợp và tối ưu hóa thiết kế.
- Giúp sinh viên sử dung công cu tổng hợp và tối ưu mạch
- Giúp sinh viên đoc và hiểu tập tin sau khi tổng hợp mạch

#### 2. HƯỚNG DẪN THỰC HÀNH

```
Bước 1. Khởi động công cụ Design Compiler
Cách 1: Khởi động giao diện hình ảnh
dc_shell -gui
Cách 2: Khởi động giao diện dùng lệnh
dc shell
Bước 2: Thiết đặt thư viên
Cách 1: Vào File->Setup
Cách 2: Dùng lênh
set link library: Các thư viên cần cho việc tổng hợp thiết kế
set target library: Thư viên đích để tối ưu tổng hợp thiết kế
set symbol library: Thư viên biểu tương cho thiết kế sau khi tổng hợp thiết kế
Cú pháp:
set link_library [ list đường dẫn/tên thư viện 1.db đường dẫn/tên thư viện 2.db]
set target library [ list đường dẫn/tên thư viên 1.db
đường dẫn/tên thư viện 2.db]
set symbol_library [ list đường dẫn/tên thư viện 1.db
đường dẫn/tên thư viện 2.sb]
Bước 3: Đoc thiết kế
Cách 1:
File ->Read->verilog file
Cách 2:
read_file -format verilog { đường dẫn/thiết kế 1.v đường dẫn/thiết kế 2.v }
analyze -library WORK -format Verilog { đường dẫn/thiết kế 1.v
đường dẫn/thiết kế 2.v }
```

**Bước 4**: Thiết lập thông số để tổng hợp mạch

elaborate -architecture verilog -library WORK module top

Cách 1:

check design

Tao xung clock: Attributes->Specify clock



Thiết lập các thông số khác như thời gian trễ ngõ vào, ra, cường độ lái tải, tải, môi trường hoạt động, ....: Attributes-> Optimization Contraints

➤ Thời gian trễ ngõ vào/ra (Input/Output delay)

Select  $\rightarrow Ports \rightarrow Pins \rightarrow Input ports$ 

Attributes → Operating Environment → Input/Output delay



➤ Diện tích



#### Cách 2:

Tao clock:

create\_clock -period thời gian -name design\_clk -waveform {T1 T2} tên clock

Ví du:

set\_clock master -period 10 -waveform {0 5} CLK

Thời gian trễ ngõ vào/ra:

set input delav -clock tên clock thời gian [get\_ports tên ngo vào] set output delay thời gian [get ports tên ngõ ra] -clock tên clock

# Sequential circuit example



create\_clock -period 20 -waveform {5 15} clka create clock -period 30 -waveform {10 25} clkb set input delay 10.4 -clock clka in1 set input delay 6.4 -clock clkb -add delay in1 set output delay 1.6 -clock clka -min out1 set\_output\_delay 4.8 -clock clka -max out1

Required clock periods

Arrival at input pin from previous clock edge Setup time of output pin from next clock edge

Diên tích thiết kế

set max area 0 : chọn cell có diện tích tối ưu nhất

Môi trường hoạt động:

set\_operating\_conditions -min\_library tên\_thu viện \

-min điều kiện tương ứng \

-max\_library tên thư viện

-max điều kiên tương ứng

Tương tự thiết đặt thông số còn lại

> Clock uncertainly

set clock uncertainty

➤ Clock latency

set clock latency

➤ Clock transition

set\_clock\_transition

> Set load on all outpus set load

> Set maximum trasition limit set max transition

Bước 5: Tổng hợp mạch

Compile

# Compiling the design

- Compile (and optimize) the design
  - compile —map\_effort \$mapEffort1
    - design hierarchy preserved
    - map\_effort = medium(default) or high
  - compile —ungroup\_all —map\_effort \$mapEffort1
    - design "flattened" (ungrouped all levels collapsed)
  - ullet compile —incremental\_mapping —map\_effort \$mapEffort2
    - work on it some more incremental improvements
- High-effort compile
  - compile\_ultra
  - use on high-performance designs, tight time constraints
  - specify —no\_autoungroup to preserve hierarchy

#### Bước 6: Báo cáo kết quả tổng hợp

report\_area report\_cell report\_qor report\_resources report\_timing

### Bước7: Lưu lại kết quả báo cáo

write\_sdc write

# Synthesis Output Files

- Design.v verilog structural netlist
  - change\_names -rules verilog
  - write -format verilog -output file.v
- Design.sdf std delay file for timing simulation
  - write\_sdf -version 1.0 file.sdf
- Design.rep synthesis report (timing, area, etc)
  - redirect file.rep {report\_timing}
  - redirect —append file.rep {report\_area —hier }
- Design.ddc Synopsys database format (to view in DV)
  - write —format ddc —hierarchy -o file.ddc
- Design.sdc constraints for Encounter place/route
  - write\_sdc file.sdc
- Design.pow power estimate
  - redirect\_file.pow { report\_power }

#### Bước 8: Mô phỏng netlist

vcs –R –debug pp <tên testbench> <tên code> –v lib.v

#### 3. THỰC HÀNH

- 3.1 Thực hiện tổng hợp thiết kế mạch đếm (counter) ở bài 1.
- 3.2 Thực hiện tổng hợp các thiết ở bài 1 và 2
- 3.3 Thực hiện tổng hợp thiết kế CPU ở bài 2 và tối ưu thiết kế theo yêu cầu sau:

a/ Tạo clock có chu kỳ 20ns

- Thời gian trễ lối vào/ra bằng 70% chu kỳ clock
- Latency, transition và uncertainty 5% chu kỳ clock
- set load, set max capacitance and operation conditions tham khảo trong thu viện được cung cấp.
- Báo cáo timing và nhận xét

b/ Tương tự (a) nhưng *Thời gian trễ lối vào/ra* 60% chu kỳ clock

c/ Thực hiện tương tư (a), tìm tần số tối đa thiết kế có thể thực hiện.

#### SCRIPT Mẫu

```
lappend search_path
define_design_lib WORK -path "work"
set link_library [ list ...]
set target library [list ...]
## read the verilog files
read verilog -rtl { counter.v }
analyze -library WORK -format verilog counter.v
elaborate -architecture verilog -library WORK counter
## check if design is consistent
uniquify
check_design
## set enviroment
set_min_library "lib_max.db" -min_version "lib_min.db"
## create constraints
## create constraints
set operating conditions -min fast -max slow
set_load 0.1 [all_outputs]
```

```
set_max_capacitance 1.5 [all_outputs]
set_max_transition 1.5 [all_inputs]
set time_scale 2
set tran [expr (0.05*$time_scale)]
set delay_in [expr (0.6*$time_scale)]
set delay_out_min [expr (0.6*$time_scale)]
#set delay_out_max [expr (0.5*$time_scale)]
create_clock -period $time_scale -waveform {0 1} {clock}
set_clock_uncertainty $tran clock
set_clock_latency $tran clock
set_clock_transition $tran clock
set_input_delay $delay_in [all_inputs] -clock clock
set_output_delay $delay_out_min [all_outputs] -clock clock
## output delay nam trong khoang
## compilation
compile -area effort medium -map effort medium
## below commands report area, cell, and timing information needed to analysis
report_area > synth_area.rpt
report_cell > synth_cells.rpt
report_qor > synth_qor.rpt
report_resources > synth_resources.rpt
report_timing -max_paths 20 > synth_timing.rpt
write_sdc counter.sdc
## dump out the synthesis
write -f ddc -hierarchy -output counter.ddc
write -hierarchy -format verilog -output counter.v
```

# **BÀI 4: PHÂN TÍCH THỜI GIAN TĨNH**

#### 1. MỤC ĐÍCH

- Giúp sinh viên phân tích thời gian thiết kế.
- Giúp sinh viên sử dụng công cụ phân tích thời gian
- Giúp sinh viên đọc và hiểu tập tin sau khi phân tích thời gian

### 2. HƯỚNG DẪN THỰC HÀNH

#### Thiết kế bộ đếm Gray 2 bit 2.1.

#### 2.1.1. Mã Gray

| State | Gray code |
|-------|-----------|
| 1     | 00        |
| 2     | 01        |
| 3     | 11        |
| 4     | 10        |

2.1.2. Thiết kế và viết testbench sử dụng ngôn ngữ verilog và lưu graycounter.v và tb\_graycounter.v

#### 2.2. Tạo script TCL (dc\_script.tcl) với rang buộc sau:

- Tao clock 2ns
- Delay inputs 60% của chu kỳ clock
- Delay outputs 60% của chu kỳ clock
- Latency, transition và uncertainty 5% của chu kỳ clock
- set\_load, set\_max\_capacitance và operation conditions theo thu viện.



### So sánh kết quả mô phỏng giữa RTLvà nettlist.

#### Khởi động công cụ Primetime (PT)

# softPT

# pt\_shell -gui &



**Hình**: Primetime graphic

> Thiết đặt thư viên set link\_library [ list /.../lib/ saed90nm\_typ.db \

.../lib/saed90nm\_max.db \

/.../lib/ saed90nm\_min.db]

set target\_library [ list /.../lib/ saed90nm\_max.db \

/.../lib/ saed90nm\_min.db \ /.../lib/ saed90nm\_typ.db]

- ➤ Đọc thiết kế (netlist) read\_verilog -rtl /.../graycounter.v
- > Thiết lập module top current\_design graycounter
- ➤ Đọc SDC file **source** /.../ graycountersdc.sdc

- > Xuất báo cáo 6 loại phân tích của thiết kế:
  - ✓ Từ inputs đến tất cả flipflop tong thiết kến

report\_timing -max\_paths 20 -from [all\_inputs] to [all\_registers -data\_pins]

- > /.../reports/inputstoflops.rpt
- ✓ Từ flipflop đến flipflop report timing -max paths 20 -from [all registers -clock pins] to [all registers data\_pins] > /.../reports/floptoflop.rpt
- ✓ Từ flipflop đến output report\_timing -max\_paths 20 -from [all\_registers -clock\_pins] to [all\_registers data\_pins] > /.../reports/floptooutputs.rpt
- ✓ Từ inputs đến outputs **report\_timing -max\_paths 20 -from** [all\_inputs] **to** [all\_outputs]
  - > /.../reports/inputstouotputs.rpt
- ✓ Báo cáo setup time và hold time **report timing -from** [all registers -clock pins] **-to** [all registers -data pins] -

delay\_type max > /.../reports/setuptiming.rpt

**report\_timing -from** [all\_registers -clock\_pins] **-to** [all\_registers -data\_pins] -

delay\_type min > /.../reports/holdtiming.rpt

✓ Báo cáo thời gian chuyển mạch transition và tu của các path report\_timing -transition\_time -capacitance -nets -input\_pins -from

[all\_registers -clock\_pins] -to [all\_registers -data\_pins] > reports/tran\_captiming.rpt

Chú ý: Nếu thời gian bị vi phạm bạn phải tổng hợp hoặc thiết kế để đảm bảo thiết kế chuẩn bi cho bước back-end

➤ Giải thích các báo cáo

## 3. THỰC HÀNH

- 3.1. Thực hành tại lớp các mục 2
- 3.2. Bài tập về nhà các mục 2 với thiết kế ở bài 1, 2 và 3
- 3.3. Tao script TCL cho PrimeTime script (pt\_script.tcl). Sinh viên làm báo cáo theo mẫu và nôp lai cho GV sau mỗi buổi học

Chú ý: max-paths với tham số tối thiểu là 20 path cho thiết kế các bài 1, 2 và 3.

# BÀI 5: THIẾT KẾ BACK-END

#### 1. MUC ĐÍCH

- Giúp sinh viên layout thiết kế
- Giúp sinh viên sử dụng công cụ để layout thiết kế

#### 2. YÊU CÂU

Để thực hiện bài thực hành này, Sinh viên cần hoàn thành các bài thực hành trước và chuẩn bị các tập tin sau:

- Netlist
- Tập tin chứa ràng buộc timing được tạo ra từ phần mềm tổng hợp mạch (SDC)

### 3. HƯỚNG DẪN THỰC HÀNH

3.1. Thư viện logical và định nghĩa VDD, VSS

```
#Prepair data
lappend search_path /users/andong/Desktop/lib
set link_library "lib.db"
set target_library "lib.db"
set_min_library lib.db -min_version lib.db
## Reading parasitic information from tlu+ (.tlup) files
set_tlu_plus_files \
-tech2itf_map lib.map \
-max_tluplus lib_max.tlup \
-min_tluplus lib_min.tlup
set mw_logic0_net VSS
set mw_logic1_net VDD

3.2. Tao thu viện Milkway (nếu chưa có)
```

#create\_mw\_lib -technology lib.tf mw\_reference\_library lib.mw

##create milkyway lib //File --> Create lib

#### 3.3. Mở thư viện Milkyway vừa tạo

#### 3.4. Doc netlist

##open milkyway lib //File --> Open lib

open\_mw\_lib lib.mw

##open netlist design //File --> Import

read\_verilog -top top\_cpu {netlist.v}



#### 3.5. Tao liên kết

uniquify\_fp\_mw\_cel

##Link the design

link

current\_design top\_cpu

3.6. Đọc tập tin SDC

read\_sdc -version Latest "file.sdc"

3.7. Lưu thiết kế

##save the design //File -->Save design

save\_mw\_cel -as "top\_cpu"

#### 3.8. Floorplanning

#### 3.8.1. Khởi tạo floorplan

initialize\_floorplan -control\_type \

width\_and\_height -core\_width 200 -core\_height 200 \

-left\_io2core 20 -bottom\_io2core 20 \

*-right\_io2core* 20 *-top\_io2core* 20 \

-pin\_snap -keep\_macro\_place



#### 3.8.2. Tạo các pin power và ground

##connect power and ground

derive\_pg\_connection -power\_net VDD -ground\_net VSS derive\_pg\_connection -power\_net VDD -ground\_net VSS -tie

3.8.3. Power Planning

### +++ create power-rings +++

create\_rectangular\_rings -nets {VSS} \

-left\_offset 0.5 -left\_segment\_layer M3 \

-left\_segment\_width 4\

```
-right_offset 0.5 -right_segment_layer M3\
                   -right_segment_width 4\
                   -bottom_offset
                                     0.5 -bottom_segment_layer M4\
                   -bottom_segment_width 4 \
                   -top_offset 0.5 -top_segment_layer
                                                        M4\
                   -top_segment_width 4
create_rectangular_rings -nets {VDD} \
                   -left_offset 1.8 -left_segment_layer
                                                          M3 \
                   -left_segment_width 3\
                   -right_offset 1.8 -right_segment_layer M3 \
                   -right_segment_width 3\
                   -bottom_offset
                                     1.8 -bottom_segment_layer M4\
                   -bottom_segment_width 3 \
                   -top_offset 1.8 -top_segment_layer
                                                        M4\
                   -top_segment_width 3
##Power strap
create_power_strap -nets "VDD" -layer M3 \
      -direction horizontal -start_at 55 -width 2 -step 50 -num_group 15
create_power_strap -nets "VSS" -layer M3 \
      -direction horizontal -start_at 50 -width 4 -step 50 -num_group 15
create_power_strap -nets "VDD" -layer M4 \
      -direction vertical -start_at 55 -width 2 -step 50 -num_group 15
create_power_strap -nets "VSS" -layer M4 \
      -direction vertical -start_at 50 -width 4 -step 50 -num_group 15
# create power-rail
preroute standard cells -mode rail -nets "VSS VDD"
```



#### 3.8.4. Lưu thiết kế

save\_mw\_cel -as "top\_cpu\_floorplan"

#### 3.9. Placement

Placement and optimization

place\_opt -effort high place\_opt -congestion



#### 3.10. **Clock Tree Synthesis (CTS)**

- 3.10.1. **Clock Tree Synthesis** clock\_opt -effort high
- 3.10.2. Lưu thiết kế và cuất báo cáo timing save mw cel-as "top cpu cts"

report\_placement\_utilization > reports/cpu\_cts\_util.rpt report\_qor\_snapshot > reports/cpu\_cts\_qor\_snapshot.rpt report\_qor > reports/cpu\_cts\_qor.rpt report\_timing -max\_paths 20 -delay max > reports/cpu\_cts.setup.rpt report\_timing -max\_paths 20 -delay min > reports/cpu\_cts.hold.rpt

Tối ưu CTS và lưu thiết kế 3.10.3. clock\_opt -no\_clock\_route -only\_psyn -fix\_hold\_all\_clocks -only\_hold\_time save\_mw\_cel -as "top\_cpu\_cts\_op

#### **3.11. Routing**

- 3.11.1. Routing global first or detail route\_opt
- 3.11.2. Lưu thiết kế và xuất báo cáo timing save\_mw\_cel -as "top\_\_rout"

report\_qor\_snapshot > reports/cpu\_route\_qor\_snapshot.rpt report\_qor > reports/cpu\_route\_qor.rpt report\_timing -max\_paths 20 -delay max > reports/cpu\_route.setup.rpt report\_timing -max\_paths 20 -delay min > reports/cpu\_route.hold.rpt

report\_placement\_utilization > reports/cpu\_route\_util.rpt





#### 3.11.3. Tối ưu Post route và lưu thiết kế route\_opt -skip\_initial\_route

save\_mw\_cel -as "top\_cpu\_rout\_op"

### 4. THỰC HÀNH

- 4.1. Thực hành tại lớp các mục 1 đến mục 6 cho các thiết kế ở bài 1
- 4.2. Bài tập về nhà tương tự 6.1 cho bài 2
- 4.3. Tạo script TCL cho ICC script (icc\_script.tcl).

Sinh viên làm báo cáo theo mẫu và nộp lại cho GV sau mỗi buổi học

# BÁO CÁO THỰC TẬP

| Nhóm:                        |       |
|------------------------------|-------|
| MSSV:                        |       |
| MSSV:                        |       |
| MSSV:                        |       |
| Bài                          |       |
| Thiết kế                     |       |
|                              |       |
|                              |       |
|                              |       |
|                              |       |
| T411                         | ••••• |
| Testbench                    |       |
|                              | ••••• |
|                              | ••••• |
|                              | ••••• |
|                              |       |
| Mô phỏng (phải có dạng sóng) |       |
|                              |       |
|                              |       |
|                              |       |
|                              |       |
|                              |       |