### Fonctionnement des Ordinateurs

# Ch. 4 Eléments de Conception Logique

B. Quoitin (bruno.quoitin@umons.ac.be)

### Table des Matières

#### Introduction



Objectifs

- Circuits logiques
- Algèbre de Commutation
- Portes logiques

#### Logique combinatoire

- Principes
- Décodeur, Multiplexeur, Additionneur, ALU

#### Logique séquentielle

- Principes
- Verrou, Bascule bistable, Registre
- Machines à états
- Mémoire

### Objectifs

#### Des portes logiques aux blocs de base d'un processeur

 Comprendre comment les opérations arithmétiques de base et la logique de contrôle d'un processeur peuvent être réalisées à partir d'un assemblage complexe d'opérations logiques élémentaires : les portes logiques.

- Introduire un formalisme général permettant de raisonner sur un assemblage de portes logiques : algèbre de commutation.
- Donner l'intuition de la correspondance entre le monde logique / digital et le monde physique à l'aide de circuits électriques simples.
- Introduire un certain nombre de blocs de base qui seront utiles pour construire un processeur par la suite.

# Objectifs



Logique combinatoire

Logique séquentielle

#### Monde analogique

- Les systèmes analogiques sont ceux qui traitent des signaux qui lorsqu'ils varient dans le temps peuvent prendre une infinité de valeurs différentes dans un intervalle donné.
- Par exemple: une tension ou un courant électriques, une température, une pression, ...



#### Monde digital

- Dans un monde digital, les signaux peuvent également prendre un nombre infini de valeurs, mais ils sont classés de façon à conserver un nombre fini de valeurs différentes (typiquement 2).
- Un signal logique ou signal digital prend des valeurs désignées conventionnellement par 0/1 (ou off/on, faux/vrai, bas/haut, ...)



#### Correspondance analogique / digital

- Un signal digital est souvent implémenté en segmentant les valeurs prises par un signal analogique en plusieurs intervalles.
- <u>Exemple</u>: **sortie** d'un système digital et **entrée** d'un autre ; signal digital implémenté par signal analogique (tension électrique). Niveaux logiques (0 et 1) associés à des intervalles de tension électrique différents (convention).



#### Avantages du monde digital

- Reproductibilité des résultats
  - pour des signaux en entrée donnés, un système digital produit toujours exactement le même signal digital en sortie.
- Facilité de conception
  - un circuit digital simple peut être compris sans connaître les détails électroniques ou physiques de l'implémentation.
- Programmable
  - les circuits digitaux peuvent être décrits en utilisant des langages de programmation spécifiques: *Hardware Design Languages* (HDL).
     Par exemple: VHDL ou Verilog.
- Vitesse
  - les transistors utilisés pour implémenter les systèmes digitaux contemporains ont des temps de commutation très faibles, de l'ordre de quelques picosecondes (10<sup>-12</sup> secondes).

#### Circuits électriques digitaux

 Afin de donner une intuition du fonctionnement des circuits digitaux, nous nous baserons sur de simples circuits électriques composés de piles, ampoules et interrupteurs.





- Quels sont les états mesurables dans le circuit ci-dessus ?
  - interrupteur SW1 : ouvert / fermé
  - différence de tension entre  $P_1$  et  $P_0$ : **0V / 1,5V**

ampoule L1 : éteinte / allumée

 $L_1 = SW_1$ 

#### **Opérateurs logique - OU**









#### **Opérateurs logique - ET**









#### Combinaison complexe d'opérateurs

 Quelle est la fonction logique implémentée par cette combinaison d'interrupteurs ?



 Conclusion : Nécessité de pouvoir raisonner sur des systèmes digitaux plus complexes.

### Table des Matières

#### Introduction

- Objectifs
- Circuits logiques
- Algèbre de Commutation
  - Portes logiques

#### Logique combinatoire

- Principes
- Décodeur, Multiplexeur, Additionneur, ALU

#### Logique séquentielle

- Principes
- Verrou, Bascule bistable, Registre
- Machines à états
- Mémoire

#### Algèbre de Boole

- Un ensemble E a une structure d'algèbre de Boole s'il est muni de <u>lois de composition internes</u>, addition (notée « + ») et multiplication (notée « . ») qui satisfont les propriétés suivantes :
  - elles sont commutatives
  - elles sont associatives
  - elles sont distributives l'une par rapport à l'autre



Boole

- elles admettent un élément neutre (noté 0 pour l'addition et 1 pour la multiplication)
- elles sont telles que tout élément de E est idempotent pour ces lois, i.e. x + x = x et x . x = x
- et tel que chaque élément x possède un unique complément x' vérifiant
  - -x+x'=1 (loi du tiers exclu)
  - $x \cdot x' = 0$  (principe de contradiction)

#### Algèbre de commutation

"In [...] circuits of complex electrical systems it is frequently necessary to make intricate interconnections of relay contacts and switches. [...] In this paper (1) a mathematical analysis of certain of the properties of such networks will be made."

• Une **algèbre de commutation** est une algèbre de *Boole* à 2 éléments définie sur l'ensemble  $B=\{0,1\}$  et munie de lois de composition internes et d'un complément définis par les **postulats de base** suivants



Shannon

Addition logique / disjonction / OU

$$1+1=1=1+0=0+1$$
 (P1)  
 $0+0=0$  (P2)

Complément / NON

$$0'=1$$
 $1'=0$ 
(P3)
(P3\*)

Multiplication logique / conjonction / ET

$$1.1=1$$
  
 $0.0=0=0.1=1.0$  (P1\*)  
(P2\*)

(1) Shannon, C. E., *A Symbolic Analysis of Relay and Switching Circuits*, American Institute of Electrical Engineers Transactions, 57 (1938).

#### Théorèmes à une variable

#### Neutre

- pour l'addition (T1)
- pour la multiplication (T1\*)

#### Absorbant

- pour l'addition (T2)
- pour la multiplication (T2\*)

#### Idempotence

- pour l'addition (T3)
- pour la multiplication (T3\*)
- Involution (T4)
- Principe du "tiers exclu" (T5)
- Principe de contradiction (T5\*)

$$\forall x \in B, x+0=x$$

$$\forall x \in B, x.1 = x$$

$$\forall x \in B, x+1=1$$

$$\forall x \in B, x.0=0$$

$$\forall x \in B, x+x=x$$

$$\forall x \in B, x.x = x$$

$$\forall x \in B, (x')' = x$$

$$\forall x \in B, x+x'=1$$

$$\forall x \in B, x.x' = 0$$

#### Théorèmes à plusieurs variables

- <u>Commutativité</u>
  - de l'addition (T6)
- $\forall x, y \in B, x+y=y+x$
- de la multiplication (T6\*)  $\forall x, y \in B, x. y = y. x$
- Associativité
  - de l'addition (T7)
  - de la multiplication (T7\*)
- $\forall x, y, z \in B, (x+y)+z=x+(y+z)$
- $\forall x, y, z \in B, (x, y), z = x, (y, z)$

- <u>Distributivité</u>
  - de la multiplication sur l'addition (T8)

$$\forall x, y, z \in B, x.(y+z) = x.y+x.z$$

de l'addition sur la multiplication (T8\*)

$$\forall x, y, z \in B, x + (y.z) = (x + y).(x + z)$$

il est intéressant de remarquer que T8\* n'est pas vrai dans l'algèbre que nous utilisons couramment

#### Théorèmes à plusieurs variables

- Couverture ou absorption
  - (T9)  $\forall x, y \in B, x + x. y = x$
  - (T9\*)  $\forall x, y \in B, x.(x+y)=x$
- Combinaison
  - (T10)  $\forall x, y \in B, x. y + x. y' = x$
  - (T10\*)  $\forall x, y \in B, (x+y).(x+y')=x$
- Consensus
  - (T11)  $\forall x, y, z \in B, (x+y).(x'+z).(y+z) = (x+y).(x'+z)$
  - $(T11^*)$   $\forall x, y, z \in B, x. y + x'. z + y. z = x. y + x'. z$
- De Morgan
  - (T13)  $\forall x, y \in B, (x, y)' = x' + y'$
  - (T13\*)  $\forall x, y \in B, (x+y)' = x'. y'$

Note: T9, T9\*, T10 et T10\* sont à la base de techniques de minimisation telles que les tableaux de Karnaugh et l'algorithme de Quine-McCluskey.

"x couvre x.y"

#### Table de vérité

- Une table de vérité est un moyen d'exprimer une fonction logique en extension. Pour chaque combinaison des entrées de la fonction, le résultat de la fonction est donné dans la table.
- Ainsi, une fonction à N arguments est représentée par une table de vérité à 2<sup>N</sup> lignes et à N+1 colonnes.
- <u>Exemple</u>: fonction de 3 variables (addition modulo 2).

|   | 7 Variables |               |   |          |     |  |  |
|---|-------------|---------------|---|----------|-----|--|--|
|   | $\chi$      | $\mathcal{Y}$ | Z | F(x,y,z) |     |  |  |
| 0 | 0           | 0             | 0 | 0        |     |  |  |
| 1 | 0           | 0             | 1 | 1        |     |  |  |
| 2 | 0           | 1             | 0 | 1        |     |  |  |
| 3 | 0           | 1             | 1 | 0        | \ , |  |  |
| 4 | 1           | 0             | 0 | 1        |     |  |  |
| 5 | 1           | 0             | 1 | 0        |     |  |  |
| 6 | 1           | 1             | 0 | 0        |     |  |  |
| 7 | 1           | 1             | 1 | 1        |     |  |  |

### Table des Matières

#### Introduction

- **Objectifs**
- Circuits logiques
- Algèbre de Commutation



Portes logiques

#### Logique combinatoire

- **Principes**
- Décodeur, Multiplexeur, Additionneur, ALU

#### Logique séquentielle

- **Principes**
- Verrou, Bascule bistable, Registre
- Machines à états
- Mémoire

#### **Définition**

- Une **porte logique** (*logic gate*) est une implémentation, en général électronique, d'une fonction logique  $F(x_1, ..., x_N) : B^N \to B$ .
- Une porte logique est représentée par un symbole indiquant ses entrées (arguments) d'une part et ses sorties (résultats) d'autre part.
  - $x_1$  à  $x_2$  sont les signaux logiques présentés en entrée
  - s est le signal logique émis en sortie



 Les signaux présentés sur les ports d'entrée et émis sur les ports de sorties sont typiquement des tensions électriques qui représentent des états logiques 0 et 1.

#### Portes logiques communes

 Les portes logiques les plus communes sont désignées par des symboles standard.





#### Implémentation matérielle

 Les portes logiques simples peuvent être réalisées simplement à l'aide de quelques composants électroniques. Les portes logiques les plus communes sont également disponibles sous la forme de circuits intégrés.

<u>Exemple</u>: circuit intégré **74**HCT**08**

(quatre portes ET)



- Il existe également des circuits intégrés dans lesquels il est possible de programmer (avec un *Hardware Description Language* HDL) des fonctions logiques plus ou moins complexes.
  - Exemples:



Gate Array Logic (GAL)





Field Programmable Gate Array (FPGA)

#### Intuition basée sur des circuits à relais

- Comment une porte logique est-elle implémentée ? Pour en donner l'intuition, nous utilisons une implémentation basée sur des relais.
- Un relais est un interrupteur commandé électriquement. Un champ magnétique est induit par une bobine lorsqu'elle est traversée par un courant. Ce champ magnétique déplace le contact de l'interrupteur.



#### Intuition basée sur des circuits à relais

 Les exemples ci-dessous illustrent comment un circuit commande la fermeture ou l'ouverture de l'interrupteur du relais.

L'interrupteur SW₁ est ouvert, donc aucun courant ne circule dans la bobine du relais → l'interrupteur du relais est ouvert.



L'interrupteur SW₁ est fermé, un courant circule dans la bobine du relais

→ l'interrupteur du relais est fermé.



#### Circuits à relais



#### Porte NON à relais



Cet exemple illustre le fonctionnement d'une porte **NON** implémentée avec un relais





#### Inconvénients des relais

- Les relais ont été utilisés dans les premiers ordinateurs. Ils ont un certain nombre d'inconvénients.
- Avec l'évolution de l'électronique, les relais ont donc vite été remplacés par des semi-conducteurs: diodes, transistors bipolaires (BJT), puis transistors à effet de champ (FET).

|                                    | Relais                                                           | Transistors                                                                  |
|------------------------------------|------------------------------------------------------------------|------------------------------------------------------------------------------|
| Temps de commutation<br>(~vitesse) | millisecondes (10 <sup>-3</sup> s)<br>(mouvements<br>mécaniques) | picosecondes (10 <sup>-12</sup> s)<br>-<br>nanosecondes (10 <sup>-9</sup> s) |
| Problèmes mécaniques               | Usure des contacts, rebonds                                      | pas d'usure                                                                  |
| Encombrement                       | ~cm³                                                             | nanomètres (10 <sup>-9</sup> m)<br>quelques atomes                           |
| Consommation énergétique           | élevée                                                           | très faible                                                                  |
| Coût de production                 | élevé                                                            | très faible                                                                  |

Note: la taille d'un atome est de l'ordre d'un Ångström, i.e. 10-10 m.

#### **Utilisation de transistors**

• Le **transistor** est un mécanisme électronique inventé en 1947 qui peut faire office d'interrupteur commandé électriquement.

 En électronique logique, les transistors sont de type "à effet de champ" et de technologie MOSFET (Metal-Oxide Semiconductor Field Effect

*Transistor*).

 La taille des transistors (feature size) continue à diminuer...



Intel, 1992 (NMOS) largeur de G: 1,1µm



Intel, 2007 (PMOS) largeur de G: 45 nm



M. T. Bohr and I. A. Young, "CMOS Scaling Trends and Beyond", IEEE Micro, 37(6), 2017

#### Transistors à effet de champ





#### Transistors à effet de champ

- Commutation avec MOSFET de type N (enhancement mode)
- Transistor passant si  $V_{\rm GS}$  > seuil  $V_{\rm T}$





#### Transistors à effet de champ

- Commutation avec MOSFET de type P (enhancement mode)
- Transistor passant si V<sub>GS</sub> > seuil V<sub>T</sub>





#### Technologie CMOS

- La technologie de circuits logiques **CMOS** (*Complementary Metal-Oxide Semiconductor*) utilise des transistors MOSFETs de type **N** et **P**.
- <u>Exemple</u>: porte NON



#### **Portes Logiques CMOS**

 En technologie CMOS, les portes NAND et NOR sont plus simples à implémenter que AND et OR. Les portes NAND et NOR sont universelles : elles permettent d'implémenter toutes les autres portes logiques à elles seules.



### Table des Matières

#### Introduction

- Objectifs
- Circuits logiques
- Algèbre de Commutation
- Portes logiques

#### Logique combinatoire



Décodeur, Multiplexeur, Additionneur, ALU

#### Logique séquentielle

- Principes
- Verrou, Bascule bistable, Registre
- Machines à états
- Mémoire

# Logique Combinatoire

#### **Principes**

- La **logique combinatoire** (*combinational logic*) consiste à combiner des portes logiques entre elles afin d'exprimer d'autres fonctions logiques (en général plus complexes).
- Un circuit logique est la combinaison de plusieurs portes.
- Propriété: En logique combinatoire, la sortie d'une combinaison de portes (résultat) dépend uniquement de l'état actuel des entrées (variables).

#### **Objectifs**

- Comment déterminer un circuit logique à partir d'une expression logique ? et vice-versa ? (table de vérité, somme canonique, tableaux de Karnaugh)
- Quels sont les blocs utiles de la logique combinatoire ?

#### Règles des circuits logiques

Deux sorties ne peuvent pas être directement connectées entre elles.



Supposons que •s1=0 (0V) •s2=1 (5V) → court-circuit

 Pas de boucle : il n'est pas permis de connecter une sortie d'une porte en aval à l'entrée d'une porte en amont.



Les boucles sont utilisées en logique séquentielle pour garder un état ou créer un oscillateur (état change périodiquement).

#### Règles des circuits logiques

- Convention pour les connexions
  - utilisation de "boules noires" pour montrer quand deux fils qui se croisent sont connectés entre eux



la sortie  $s_1$  est connectée aux entrées  $e_1$  et  $e_2$ 



deux fils qui se croisent, sans "boule"

→ non connectés entre eux.

la sortie  $s_1$  est connectée à l'entrée  $e_2$  la sortie  $s_2$  est connectée à l'entrée  $e_1$ 

#### **Contraintes physiques**

 Une sortie de porte logique ne peut pas être connectée à un nombre arbitrairement grand d'entrées. Le nombre de portes logiques en aval à laquelle une sortie peut être connectée est limité. Ce nombre est appelé le *fan-out*.



Chaque porte connectée à une sortie constitue une "charge" supplémentaire pour cette sortie.

- 1). Au delà d'une certaine charge (d'un certain courant à fournir en sortie), la tension électrique en sortie risque de ne plus correspondre à l'état 0 ou 1.
- 2). la charge peut également avoir un impact sur le délai de propagation de la porte.

#### **Contraintes physiques**

 Contrairement aux fonctions logiques qu'elles implémentent, les portes logiques ne réagissent pas instantanément à un changement de leurs entrées. Le <u>résultat en sortie</u> ne sera correct qu'après un délai de propagation Δ.



• Le délai de propagation dépend notamment de la façon dont la porte logique est implémentée. Ce délai est typiquement de l'ordre de quelques nanosecondes. Il diffère d'une porte à l'autre.

#### **Combinaison de portes**

- Il est possible de construire une porte logique avec d'autres portes logiques.
- Exemple: construction des portes NON-ET (NAND) et NON-OU (NOR).













Les 2 implémentations sont équivalentes par

Morgan

De

#### **Autres fonctions logiques**

- Question: Comment exprimer d'autres fonctions logiques que ET, OU, NON, NON-ET et NON-OU?
- <u>Exemple</u>: comment exprimer la fonction OU-exclusif (XOR)?
   Cette fonction ne donne un résultat vrai que si une seule entrée est vraie à la fois.



#### **Autres fonctions logiques**

• <u>Première approche</u>, exprimer la fonction : *XOR* est vrai si *x* est vrai ou si *y* est vrai, mais pas lorsque *x* et *y* sont vrais simultanément.

$$x \oplus y = (x + y).(x.y)'$$



• <u>Seconde approche</u>, dériver une expression logique à partir de la table de vérité.

| x | y | $x \oplus y$ |        |
|---|---|--------------|--------|
| 0 | 0 | 0            |        |
| 0 | 1 | 1            | (x',y) |
| 1 | 0 | 1            | (x.y') |
| 1 | 1 | 0            |        |



#### Somme (ou produit) canonique

- L'exemple précédent illustre un moyen générique de développer une fonction booléenne sous forme d'une somme (ou produit) de termes.
- Point de départ
  - Toute fonction f(x) d'une variable peut être écrite comme f(x)=ax+bx'

- si 
$$x = 1$$
, alors  $f(1) = a + b = a$ 

- si 
$$x = 0$$
, alors  $f(0) = a \cdot 0 + b \cdot 1 = b$ 

- d'où 
$$f(x)=x\cdot f(1)+x'\cdot f(0)$$

- Fonction de *N*=2 variables (et plus...)
  - Par un raisonnement similaire, on peut exprimer f(x,y) comme suit

$$f(x,y)=x \cdot f(1,y) + x' \cdot f(0,y)$$

$$= \underbrace{x \cdot y} \cdot f(1,1) + \underbrace{x \cdot y'} \cdot f(1,0) + \underbrace{x' \cdot y} \cdot f(0,1) + \underbrace{x' \cdot y'} \cdot f(0,0)$$

*minterms* : termes produit normalisés des N variables ou de leur complément

#### Somme (ou produit) canonique

 Cette technique permet d'exprimer n'importe quelle table de vérité sous la forme d'une somme canonique (forme normale disjonctive) ou d'un produit canonique (forme normale conjonctive).

#### • Principe:

 Un produit (resp. somme) normalisé de N variables, appelé minterm (resp. maxterm) ne prend la valeur 1 (0) que pour une unique assignation de valeurs aux N variables.

| • Exemple : | x | y | Z | u | minterm         | maxterm      |
|-------------|---|---|---|---|-----------------|--------------|
|             | 1 | 1 | 0 | 1 | x.y.z'. $u = 1$ | x'+y'+z+u'=0 |

- A chaque ligne de la table de vérité, on peut <u>donc</u> faire correspondre un unique <u>minterm</u> et un unique <u>maxterm</u>.
- Une somme (resp. produit) canonique est un produit de minterms (resp. maxterms)

#### Somme et produit canoniques

• Chaque ligne k de la table de vérité de la fonction F(x,y,z) ci-dessous est complétée avec la paire de *minterm* et *maxterm* qui lui est associée.

|   | x | y | z | F(x,y,z)               | minterms       | maxterms                       |
|---|---|---|---|------------------------|----------------|--------------------------------|
| 0 | 0 | 0 | 0 |                        | x'.y'.z'       | <i>x</i> + <i>y</i> + <i>z</i> |
| 1 | 0 | 0 | 1 | NS NS                  | x'.y'.z        | x+y+z'                         |
| 2 | 0 | 1 | 0 | xtern<br>dants<br>on ! | x'.y.z'        | x+y'+z                         |
| 3 | 0 | 1 | 1 | t ma.<br>pend<br>nctic | $\int x'.y.z$  | x+y'+z'                        |
| 4 | 1 | 0 | 0 | ns e<br>indé<br>Ia fo  | $\int x.y'.z'$ | $\sqrt{x'+y+z}$                |
| 5 | 1 | 0 | 1 | interi<br>don't<br>de  | $\int x.y'.z$  | $\int x'+y+z'$                 |
| 6 | 1 | 1 | 0 | E O                    | / $x.y.z'$     | x'+y'+z                        |
| 7 | 1 | 1 | 1 |                        | x.y.z          | x'+y'+z'                       |
|   |   |   |   |                        |                |                                |

Le *minterm x'.y.z'* vaut

1 à la ligne 2 et

**0** dans toutes les autres.

Le maxterm x+y+z vaut

0 à la ligne 3 et

1 dans toutes les autres.

#### Somme et produit canoniques

- La correspondance entre la table de vérité d'une fonction logique  $F(x_1, ..., x_N)$  et des *minterms | maxterms* permet d'en dériver une expression logique.
- Somme canonique = somme des *minterms* qui correspondent aux lignes de la table de vérité où  $F(x_1, ..., x_N) = 1$ .

$$F(x_1, \dots, x_4) = \sum_{x_1, \dots, x_4} (0, 3, 7, 8, 11)$$
Liste des lignes de la table de vérité où la fonction vaut 1.

• **Produit canonique** = produit des *maxterms* qui correspondent aux lignes de la table de vérité où  $F(x_1, ..., x_N) = \mathbf{0}$ .

$$F(x_1, \dots, x_4) = \prod_{x_1, \dots, x_4} (1, 2, 4, 5, 6, 9, 10, 12, 13, 14, 15)$$

Liste des lignes de la table de vérité où la fonction vaut 0.

#### Somme canonique

• Exemple: F(x,y,z) est une fonction choisie arbitrairement.

|   | x | y | z | F(x,y,z) | minterms               | maxterms                          |
|---|---|---|---|----------|------------------------|-----------------------------------|
| 0 | 0 | 0 | 0 | 1        | x'.y'.z'               | x+y+z                             |
| 1 | 0 | 0 | 1 | 0        | x'.y'.z                | x+y+z'                            |
| 2 | 0 | 1 | 0 | 0        | x'.y.z'                | <i>x</i> + <i>y</i> '+ <i>z</i>   |
| 3 | 0 | 1 | 1 | 1        | x'.y.z                 | <i>x</i> + <i>y</i> '+ <i>z</i> ' |
| 4 | 1 | 0 | 0 | 1        | x.y'.z'                | x'+y+z                            |
| 5 | 1 | 0 | 1 | 0        | <i>x.y</i> '. <i>z</i> | x'+y+z'                           |
| 6 | 1 | 1 | 0 | 1        | x.y.z'                 | x'+y'+z                           |
| 7 | 1 | 1 | 1 | 1        | x.y.z                  | x'+y'+z'                          |

$$F(x,y,z) = \sum_{x,y,z} (0,3,4,6,7)$$
  
= x'. y'.z'+x'.y.z+x.y'.z'+x.y.z'+x.y.z

#### **Produit canonique**

• Exemple: F(x,y,z) est une fonction choisie arbitrairement.

|                                                                           | X | y | z | F(x,y,z) | minterms               | maxterms                           |  |
|---------------------------------------------------------------------------|---|---|---|----------|------------------------|------------------------------------|--|
| 0                                                                         | 0 | 0 | 0 | 1        | x'.y'.z'               | <i>x</i> + <i>y</i> + <i>z</i>     |  |
| 1                                                                         | 0 | 0 | 1 | 0        | x'.y'.z                | x+y+z'                             |  |
| 2                                                                         | 0 | 1 | 0 | 0        | x'.y.z'                | <i>x</i> + <i>y</i> '+ <i>z</i>    |  |
| 3                                                                         | 0 | 1 | 1 | 1        | x'.y.z                 | <i>x</i> + <i>y</i> '+ <i>z</i> '  |  |
| 4                                                                         | 1 | 0 | 0 | 1        | x.y'.z'                | x'+y+z                             |  |
| 5                                                                         | 1 | 0 | 1 | 0        | <i>x.y</i> '. <i>z</i> | x'+y+z'                            |  |
| 6                                                                         | 1 | 1 | 0 | 1        | x.y.z'                 | x'+y'+z                            |  |
| 7                                                                         | 1 | 1 | 1 | 1        | x.y.z                  | <i>x</i> '+ <i>y</i> '+ <i>z</i> ' |  |
| $F(x, y, z) = \prod_{x, y, z} (1,2,5)$<br>= $(x+y+z').(x+y'+z).(x'+y+z')$ |   |   |   |          |                        |                                    |  |



#### Somme et produit canoniques

- Exercice: Afficheur à 7 segments (question d'examen d'août 2012)
  - Un afficheur à 7 segments est un dispositif électronique composé de 7 segments lumineux (notés  $\{a, b, ..., g\}$ ) qui peuvent être allumés / éteints individuellement.



- Etablir une fonction logique donnant la valeur du segment 'e' en fonction d'un code c de 4 bits qui représente le chiffre hexadécimal à afficher.
- Utiliser à cet effet une somme ou un produit canonique.

#### **Optimalité**

- L'expression donnée par la somme canonique est-elle optimale ?
- Nombre de minterms croît comme une fonction exponentielle du nombre de variables (2<sup>N</sup>)
- Il existe des techniques visant à réduire la taille de l'expression logique et par conséquent le nombre de portes logiques requises et le nombre de leurs entrées.
  - des <u>trucs</u> (p. ex. tableaux de Karnaugh)
  - des <u>algorithmes</u> (p. ex. algorithme de Quine-McCluskey<sup>(1)</sup>)
  - des <u>outils</u> implémentant certaines de ces techniques (p. ex. LogiSim<sup>(2)</sup>)

<sup>(1)</sup> Quine-McCluskey a une complexité élevée (exponentielle dans le nombre d'entrées) → utilisation d'heuristiques.

<sup>(2)</sup> LogiSim est disponible gratuitement à l'adresse http://www.cburch.com/logisim/index.html









## Table des Matières

#### Introduction

- Objectifs
- Circuits logiques
- Algèbre de Commutation
- Portes logiques

#### Logique combinatoire

Principes



Décodeur, Multiplexeur, Additionneur, ALU

#### Logique séquentielle

- Principes
- Verrou, Bascule bistable, Registre
- Machines à états
- Mémoire

#### **Blocs importants**

- L'objectif de cette section est la description et la compréhension de blocs logiques réalisés en logique combinatoire.
- Les blocs logiques couverts par cette section sont
  - Décodeur binaire
  - Multiplexeur binaire
  - Demi-additionneur
  - Additionneur complet
- Ces blocs logiques nous serviront notamment à construire une unité arithmétique et logique (ALU) et la logique de contrôle d'un processeur complet...

#### **Principes**

- Un décodeur binaire sert typiquement à choisir parmi plusieurs actions. Par exemple: l'opération qui doit être effectuée par une unité arithmétique et logique (ALU).
- Un **décodeur binaire** possède N entrées  $E_i \in B$  et  $M=2^N$  sorties  $S_i \in B$ . A tout moment, seule la sortie  $S_E$  est activée où E est le code présenté en entrée.
- Exemple : décodeur N=3 vers M=8





#### **Implémentation**

- Le décodeur binaire peut être implémenté simplement en établissant sa table de vérité.
  - Le décodeur binaire est une fonction de  $B^N \to B^M$ . Chaque sortie correspond à une fonction qui n'est vraie que pour une combinaison unique des entrées  $E_i \in B$ . Un seul *minterm* suffit donc à exprimer la fonction qui correspond à chaque sortie.



#### **Implémentation**



#### Variante - Décodeur binaire désactivable

- Un décodeur binaire possède parfois une entrée supplémentaire appelée "output enable" (OE) permettant de désactiver toutes les sorties.
  - Si OE=0, aucune sortie n'est activée.
  - Si OE=1, le décodeur fonctionne comme précédemment.
- On peut "voir" l'entrée OE comme faisant partie du code en entrée. Tous les codes dans lesquels OE=0 donnent le même résultat en sortie : toutes les sorties sont désactivées.
- Exemple : décodeur 2 vers 4 désactivable



#### Décodeur binaire désactivable



#### Décodeur binaire désactivable



#### Cascade de décodeurs binaires

• Il est possible de construire un décodeur à N entrées à partir de décodeurs à N-1 entrées, avec N > 2.



#### **Principes**

- Un multiplexeur binaire permet de sélectionner un signal binaire parmi plusieurs.
- Un **multiplexeur binaire** possède M entrées  $E_i \in B$ , un code C de N bits (avec  $M=2^N$ ) ainsi qu'une unique sortie  $S \in B$ . La valeur de S est celle de l'entrée sélectionnée par C, autrement dit,  $S=E_C$ .
- Exemple : multiplexeur binaire à 8 entreés





#### **Implémentation**

- Le multiplexeur binaire possède typiquement N+2<sup>N</sup> entrées et une sortie unique.
- Nous recherchons donc une fonction logique de  $N+2^N$  variables.
- Le multiplexeur binaire a un fonctionnement similaire à un décodeur binaire dans le sens où le code de N bits sélectionne une des  $2^N$  entrées. Cela correspond à associer à chaque entrée k un minterm unique sur les variables du code (noté minterm C(k))
- La sortie S prend la valeur de l'entrée k ssi le i lié est vrai.
   Par exemple :

$$minterm_C(1) = C_0.C_1'.E_1$$

Au final :

$$S = \sum_{i=0}^{M-1} minterm_{C}(i). E_{i}$$



#### **Implémentation**

• Exemple : multiplexeur binaire à 2 entrées



#### **Implémentation**

<u>Exemple</u>: multiplexeur binaire à 2 entrées



### Additioneur

#### Additionneur à propagation de report

• L'addition peut être réalisée avec une cascade d'additionneurs (*ripple-carry-adder*). Le premier additionneur ne prend pas de report entrant et est appelé demi-additionneur.



### Additioneur

#### **Demi-additionneur**

- Le <u>demi-additionneur</u> permet d'additionner 2 bits (x et y) et de déterminer la somme s (modulo 2) et un report c<sub>out</sub>.
- Il s'agit d'une fonction logique de B<sup>2</sup> vers B<sup>2</sup>.



#### **Additionneur (complet)**

- L'additionneur complet effectue l'addition de 2 bits (x et y) et d'un report entrant  $c_{\text{in}}$ . Il produit en sortie une somme s (modulo 2) et un report sortant  $c_{\text{out}}$ .
- Il s'agit d'une fonction logique de  $B^3$  vers  $B^2$ .



### Additioneur

#### Implémentation – Demi-additionneur

- Afin d'implémenter le demi-additionneur, il est aisé d'établir sa table de vérité, puis d'en dériver une expression logique.
- Remarquons que
  - s est obtenu en effectuant un OU exclusif (XOR) entre x et y,
  - $c_{\text{out}}$  n'est vrai que si x et y sont vrais simultanément (ET).

| x | y | S | $c_{ m out}$ |
|---|---|---|--------------|
| 0 | 0 | 0 | 0            |
| 0 | 1 | 1 | 0            |
| 1 | 0 | 1 | 0            |
| 1 | 1 | 0 | 1            |

$$s = x \oplus y$$

$$c_{\text{out}} = x \cdot y$$

 Note : il est également possible de dériver ces fonctions logiques en utilisant les *minterms* ou les *maxterms*.

### Implémentation – Demi-additionneur

– Les expressions logiques pour s et  $c_{\rm out}$  donnent lieu au circuit logique suivant.



$$s = x \oplus y$$
$$c_{\text{out}} = x \cdot y$$

- En montrant l'implémentation interne de la fonction XOR, on constate que le calcul du *carry-out* est déjà présent.



### Implémentation – Additionneur complet

- L'implémentation de l'additionneur complet peut également être dérivée à partir de la table de vérité. Une approche possible consiste à séparer les cas où le report entrant  $c_{\rm in}$  vaut 1 des cas où il vaut 0.

| $c_{in}$ | x | y | S | $c_{out}$ |
|----------|---|---|---|-----------|
| 0        | 0 | 0 | 0 | 0         |
| 0        | 0 | 1 | 1 | 0         |
| 0        | 1 | 0 | 1 | 0         |
| 0        | 1 | 1 | 0 | 1         |
| 1        | 0 | 0 | 1 | 0         |
| 1        | 0 | 1 | 0 | 1         |
| 1        | 1 | 0 | 0 | 1         |
| 1        | 1 | 1 | 1 | 1         |

$$s = (c_{\text{in}}' \cdot (x \oplus y)) + (c_{\text{in}} \cdot (x \oplus y)') = c_{\text{in}} \oplus x \oplus y$$

$$c_{\text{out}} = (x \cdot y) + c_{\text{in}} \cdot (x \oplus y)$$

### Implémentation – Additionneur complet

Les expressions logiques mènent au circuit logique suivant.



### Implémentation – Additionneur complet

 L'additionneur complet peut également être obtenu en utilisant deux demi-additionneurs.



#### Additionneur N-bits

 L'additionneur N-bits (ripple-carry adder) additionne deux nombres de N bits. Il donne également 1 bit de report qui permet de déterminer s'il y a dépassement.



#### Soustraction *N*-bits

 La soustraction de x et y est transformée en addition de x avec l'opposé de y (rappel Chapitre 2). L'opposé de y est calculé en complémentant tous les bits de y, puis en ajoutant 1 au nombre obtenu (report entrant initial de 1).

$$x-y=x+(-y)$$

$$=x+((2^{N}-1)-y+1)$$

$$=x+((2^{N}-1)-y)+1$$
Report initial ( $c_{in}$ )
vaut 1
$$=x+((2^{N}-1)-y)+1$$
Complémenter les bits de  $y$ 

Pour complémenter les bits de y en cas de soustraction, des portes XOR peuvent être utilisées. Le circuit logique suivant permet d'agir de manière contrôlable comme identité ou complément sur un mot de N bits



### Implémentation – Addition / soustraction N-bits



# Unité Arithmétique et Logique (ALU)

### **Principes**

- L'unité arithmétique et logique (arithmetic and logic unit ALU) est un bloc de base important dans un processeur. L'ALU est capable d'effectuer des opérations arithmétiques diverses sur une ou plusieurs (typiquement 2) données présentées sur ces entrées.
- Les opérations suivantes sont généralement supportées
  - addition, soustraction, multiplication, division, opposé
  - comparaisons: égalité, plus grand que, strictement plus grand que, plus petit que, strictement plus petit que
  - décalages à gauche / à droite, rotations à gauche / à droite
  - valeurs constantes (p.ex. 0)
  - opérations bit à bit: ET, OU, NON (complément), OU-exclusif
- L'opération arithmétique effectuée est sélectionnée par un code d'opération présenté sur un autre ensemble d'entrées.

# Unité Arithmétique et Logique (ALU)

### Représentation standard



## Table des Matières

#### Introduction

- Objectifs
- Circuits logiques
- Algèbre de Commutation
- Portes logiques

### Logique combinatoire

- Principes
- Décodeur, Multiplexeur, Additionneur, ALU

### Logique séquentielle



- Verrou, Bascule bistable, Registre
- Machines à états
- Mémoire

#### Introduction

- En logique combinatoire, les valeurs des sorties d'un circuit ne dépendent que des valeurs des entrées. Pour cela, il ne doit pas y avoir de boucle dans le circuit.
- En logique séquentielle (sequential logic), les sorties dépendent des entrées ainsi que de l'historique du circuit (les valeurs précédentes des entrées). Les circuits séquentiels contiennent généralement des boucles de rétroaction (feedback loop) qui permettent de conserver un état.
- La logique séquentielle permet d'implémenter des machine à états (state-machines).

#### Introduction

 Revenons à nos circuits électriques à relais. Quel est le comportement du circuit ci-dessous ?



 Le relais a un impact sur le circuit qui le commande. En effet, le contact normalement ouvert du relais est en parallèle avec SW1!
 Il s'agit d'une boucle de rétroaction.

#### Introduction



### **Expérience – Oscillateur**

Circuit intégré 74LS14 – hex schmitt-trigger NOT gates









• 
$$V_{T-} = 0.8V$$

Délais de propagation (typ.)

• 
$$t_{pLH} = 15 \text{ ns}$$

•  $t_{pHL} = 15 \text{ ns}$ 



$$f = \frac{1}{t_{\text{pLH}} + t_{\text{pHL}}} \approx 33 \,\text{MHz}$$

#### Verrous et bascules bistables

- Les verrous (latches) et les bascules bistables (flip-flops) sont les éléments de base de la plupart des circuits en logique séquentielle.
- Les objectifs des verrous et des bascules bistables sont très similaires: permettre la conservation d'un état logique (1/0). La façon dont les verrous et les bascules bistables sont utilisés et leurs fonctionnements sont différents.
- Il existe différentes versions des verrous et des bascules bistables. Ce cours n'en introduit que quelques-unes.

## Table des Matières

#### Introduction

- Objectifs
- Circuits logiques
- Algèbre de Commutation
- Portes logiques

### Logique combinatoire

- Principes
- Décodeur, Multiplexeur, Additionneur, ALU

### Logique séquentielle

- Principes
- Verrou, Bascule bistable, Registre
  - Machines à états
  - Mémoire

#### Verrou S-R

- Le **verrou S-R** (*SR-latch*) a pour objectif de maintenir un état. Il s'agit donc d'une implémentation possible pour une mémoire à 1 bit.
- Le verrou S-R repose sur l'utilisation de 2 portes NON-OU
- Ce qui le distingue d'un "banal" circuit combinatoire c'est qu'il contient une boucle :
  - sortie de porte NON-OU 1 → entrée de porte NON-OU 2
  - sortie de porte NON-OU 2 → entrée de porte NON-OU 1



#### Verrou S-R

- Le verrou possède **deux états stables**. Ceux-ci sont atteints lorsque les entrées S et R sont toutes les deux inactives (i.e. elles valent 0). Ces deux états sont montrés ci-dessous:
  - Etat de gauche : sortie Q à 1 (et complément Q' à 0)
  - Etat de droite : sortie Q à 0 (et complément Q' à 1)





#### Verrou S-R

- Les deux entrées S et R permettent de forcer un changement de l'état du verrou, i.e. une **transition**, en imposant une valeur dans la boucle de rétroaction.
  - L'entrée S (Set) force la sortie Q à 1
  - L'entrée R (Reset) force la sortie Q à 0





#### Verrou S-R

Le diagramme suivant illustre le fonctionnement d'un verrou S-R.



Note: le décalage entre le moment où S (resp. R) passe à 1 et celui où Q passe à 1 change (resp. Q passe à 0) illustre le délai de réaction du verrou.

#### Méta-stabilité

- Que se passe-t-il si les entrées S et R sont activées simultanément ?
- Le verrou entre alors dans un état contradictoire. Les deux sorties Q et Q' qui devraient être complémentaires valent toutes les deux 0. Cet état est appelé **méta-stable**.
- Lorsque S et R sont désactivés (0) simultanément, le verrou passe dans un état indéfini! (non prévisible)



#### Verrou S-R avec "enable"

- Un verrou S-R réagit dès que les entrées S ou R sont activées. Il est parfois nécessaire que cette prise en compte ne soit possible que lorsqu'un signal "enable" le permet explicitement.
- Cela peut être réalisé par l'ajout de deux portes ET.



### Verrou de type D

- Le verrou de type D permet d'éviter le problème de méta-stabilité du verrou S-R. De plus, il correspond mieux à l'idée d'une cellule permettant de mémoriser 1 bit car il possède une entrée D qui représente la valeur de la donnée à stocker.
- La donnée présentée est prise en compte lorsqu'une seconde entrée WE (*write enable*) est activée.



### Verrou de type D

Le diagramme suivant illustre le fonctionnement d'un verrou de type D.



### Bascule bistable de type D

- La bascule bistable de type D (D flip-flop) a pour objectif le stockage d'un bit. A la différence du verrou de type D, la bascule bistable change son contenu uniquement lorsque le signal CLK change de bas vers haut. On dit aussi que la bascule bistable de type D échantillonne sur le flanc montant de CLK (edge-triggered).
- La bascule bistable de type D contient deux verrous de type D.



### Bascule bistable de type D

Distinguons plusieurs états et transitions de CLK



Verrou A: suit l'état dicté par D

Verrou B : conserve son état précédent (WE=0)



Verrou A : conserve son état précédent (WE=0)

Verrou B : suit l'état  $D_{\text{interne}}$  (ne change pas)



Verrou A : bloque son état sur Q=D<sub>interne</sub>=D au moment de la transition (échantillonne)



Verrou B : bloque son état sur Q=D<sub>interne</sub> au moment de la transition (échantillonne)

### Bascule bistable de type D

 Le diagramme suivant illustre le fonctionnement d'une bascule bistable de type D.



### Bascule bistable de type D

- Les bascules bistables sont prévues pour un fonctionnement synchronisé avec une horloge, contrairement aux verrous qui prennent en compte leurs entrées à tout moment.
- La bascule bistable de type D que nous venons d'étudier prend en compte la donnée D sur un flanc montant de CLK (positive edgetriggered) mais il existe des versions fonctionnant sur un flanc descendant de CLK (negative edge-triggered).
- Le symbole utilisé pour représenter une bascule bistable de type D est le suivant. Le triangle sur l'entrée CLK indique la prise en compte sur un flanc du signal.



### Registre

- Un **registre** est un élément permettant de stocker N bits. Il repose sur l'utilisation de N bascules bistables (par exemple de type D). Les N bits du registre constituent un **mot**. L'accès au registre est effectué par mot, i.e. tous les bits du registre sont écrits/ lus simultanément (les entrées CLK de toutes les bascules sont reliées entre elles).
- Les registres ont généralement des tailles de 8, 16, 32 et 64 bits.
- Par exemple: registre de taille N=4 bits.



### Registre

- Un registre contient généralement des signaux de contrôle supplémentaires :
  - WE (write enable): l'écriture sur un flanc montant de l'horloge n'a lieu que si WE=1
  - OE (output enable): le contenu des cellules du registre (bascules) n'est présenté en sortie que si OE=1. Dans le cas contraire, les sorties sont isolées des cellules.



Ce symbole figure un "tampon" (buffer) qui permet d'isoler la sortie  $Q_i$  de la cellule i en fonction d'un signal (OE). L'état isolé est souvent dénommé "haute-impédance" (high-Z or tri-state).

### Banque de registres

- Un processeur contient un ensemble de plusieurs registres d'usage général (GPR – General Purpose Registers ou scratchpad registers).
   Les opérations réalisées par le processeur utilisent ces registres comme source et destination. L'ensemble des registres et les mécanismes qui permettent d'y accéder est appelé banque de registres (register file).
- Une banque de registres permet généralement la lecture et l'écriture de plusieurs registres simultanément. On parle de mémoire multi-ports.
- Chaque registre est identifié par un nombre appelé index ou adresse.

### Banque de 16 registres de 8 bits

- Deux registres peuvent être lus simultanément.
- Un registre peut être écrit.
- Il y a 16 registres → une adresse est encodée sur 4 bits.
- Les opérations de lecture/écriture se font de façon synchrone : il n'y a qu'une entrée pour un signal d'horloge.



### Banque de 16 registres de 8 bits

- Pour l'écriture, l'adresse (A3) permet d'activer l'entrée WE d'un seul registre, au travers d'un décodeur binaire 4:16.
- L'écriture a lieu lorsque WE=1 et lors du flanc montant de CLK.
- Pour la lecture, les adresses (A1 et A2) contrôlent chacune un multiplexeur 16:1.



## Table des Matières

#### Introduction

- Objectifs
- Circuits logiques
- Algèbre de Commutation
- Portes logiques

### Logique combinatoire

- Principes
- Décodeur, Multiplexeur, Additionneur, ALU

### Logique séquentielle

- Principes
- Verrou, Bascule bistable, Registre
- Machines à états
  - Mémoire

## Machines à états

### **Principes**

- Une machine à états est un circuit logique séquentiel. Ses sorties dépendent de ses entrées et d'un état mémorisé.
- Nous étudions les machines à états synchrones avec horloge. Une telle machine à états conserve son état courant dans une mémoire d'état composée de N bascules bistables (2<sup>N</sup> états sont possibles).
- Le changement d'état est réalisé de façon synchrone, lors de la réception d'un signal d'horloge.



## Machines à états

#### **Définition**

#### Machines à états

- On distingue les machines à états de Moore et les machines à états de Mealy.
- Moore : les sorties ne dépendent que de l'état courant.



Mealy : les sorties dépendent de l'état courant et des entrées.

$$S^* = F(S, I)$$
 Entrées (I)  $G$  Sorties (O)  $G$  Etat courant (S)  $G$  Sorties (O)  $G$  Etat courant (S)

### Contrôleur de feux de signalisation

 Une application simple et classique des machine à états est l'implémentation d'un contrôleur pour les feux de signalisation utilisés au croisement de deux routes.



| Etat |       | Feu A  |      | Feu B |        |      |  |
|------|-------|--------|------|-------|--------|------|--|
| Liai | Rouge | Orange | Vert | Rouge | Orange | Vert |  |
| 0    | 1     | 0      | 0    | 1     | 0      | 0    |  |
| 1    | 0     | 0      | 1    | 1     | 0      | 0    |  |
| 2    | 0     | 1      | 0    | 1     | 0      | 0    |  |
| 3    | 1     | 0      | 0    | 1     | 0      | 0    |  |
| 4    | 1     | 0      | 0    | 0     | 0      | 1    |  |
| 5    | 1     | 0      | 0    | 0     | 1      | 0    |  |

### Contrôleur de feux de signalisation

 Le contrôleur de feux de signalisation peut être implémenté avec une machine à états de Moore, sans entrée.



- <u>Mémoire d'état</u>: l'état doit pouvoir prendre les valeurs entières de 0 à 5. Il peut donc être représenté en utilisant 3 bits  $(S_0, S_1, S_2)$  et donc 3 bascules bistables.
- Fonction F: l'état suivant  $(S^*)$  ne dépend que de l'état courant (S).
- Fonction G: la sortie est obtenue sur base de l'état courant uniquement (Moore).

### Contrôleur de feux de signalisation

Etablissons la table des états et transitions (vers les états suivants).

| Etat    |         | Etat<br>suivant |         | Feu A   |         |       | Feu B  |      |       |        |      |
|---------|---------|-----------------|---------|---------|---------|-------|--------|------|-------|--------|------|
| $S_{0}$ | $S_{1}$ | $S_{2}$         | $S_0^*$ | $S_1^*$ | $S_2^*$ | Rouge | Orange | Vert | Rouge | Orange | Vert |
| 0       | 0       | 0               | 1       | 0       | 0       | 1     | 0      | 0    | 1     | 0      | 0    |
| 1       | 0       | 0               | 0       | 1       | 0       | 0     | 0      | 1    | 1     | 0      | 0    |
| 0       | 1       | 0               | 1       | 1       | 0       | 0     | 1      | 0    | 1     | 0      | 0    |
| 1       | 1       | 0               | 0       | 0       | 1       | 1     | 0      | 0    | 1     | 0      | 0    |
| 0       | 0       | 1               | 1       | 0       | 1       | 1     | 0      | 0    | 0     | 0      | 1    |
| 1       | 0       | 1               | 0       | 0       | 0       | 1     | 0      | 0    | 0     | 1      | 0    |

En utilisant une somme canonique, il est aisé de dériver la fonction F calculant l'état suivant.

$$S_{0}^{*} = S_{0}' . S_{1}' . S_{2}' + S_{0}' . S_{1} . S_{2}' + S_{0}' . S_{1}' . S_{2} = \sum_{S_{0}, S_{1}, S_{2}} (0, 2, 4)$$

$$S_{1}^{*} = S_{0} . S_{1}' . S_{2}' + S_{0}' . S_{1} . S_{2}' = \sum_{S_{0}, S_{1}, S_{2}} (1, 2)$$

$$S_{2}^{*} = S_{0} . S_{1} . S_{2}' + S_{0}' . S_{1}' . S_{2} = \sum_{S_{0}, S_{1}, S_{2}} (3, 4)$$

### Contrôleur de feux de signalisation

Etablissons la table des états et transitions.

|         | Etat Etat suivant |         | Feu A   |         |         | Feu B |        |      |       |        |      |
|---------|-------------------|---------|---------|---------|---------|-------|--------|------|-------|--------|------|
| $S_{0}$ | $S_{1}$           | $S_{2}$ | $S_0^*$ | $S_1^*$ | $S_2^*$ | Rouge | Orange | Vert | Rouge | Orange | Vert |
| 0       | 0                 | 0       | 1       | 0       | 0       | 1     | 0      | 0    | 1     | 0      | 0    |
| 1       | 0                 | 0       | 0       | 1       | 0       | 0     | 0      | 1    | 1     | 0      | 0    |
| 0       | 1                 | 0       | 1       | 1       | 0       | 0     | 1      | 0    | 1     | 0      | 0    |
| 1       | 1                 | 0       | 0       | 0       | 1       | 1     | 0      | 0    | 1     | 0      | 0    |
| 0       | 0                 | 1       | 1       | 0       | 1       | 1     | 0      | 0    | 0     | 0      | 1    |
| 1       | 0                 | 1       | 0       | 0       | 0       | 1     | 0      | 0    | 0     | 1      | 0    |

De la même façon,
il est possible
d'exprimer la fonction *G*donnant les sorties
en fonction de l'état courant.

$$\begin{split} A_R &= \sum_{S_0, S_1, S_2} (0, 3, 4, 5) & B_R &= \sum_{S_0, S_1, S_2} (0, 1, 2, 3) \\ A_O &= \sum_{S_0, S_1, S_2} (2) & B_O &= \sum_{S_0, S_1, S_2} (5) \\ A_V &= \sum_{S_0, S_1, S_2} (1) & B_V &= \sum_{S_0, S_1, S_2} (4) \end{split}$$

### Contrôleur de feux de signalisation



### Compteur

- Un compteur est une machine à états extrêmement utile. Un compteur a des applications dans le fonctionnement d'un processeur, de timers, etc.
- Un compteur est composé d'un état sur N bits qui représente une valeur comprise entre 0 et  $2^N$ -1. La logique calculant l'état suivant est celle de l'addition modulo  $2^N$ .
- Exemple : compteur 3 bits



# Table des Matières

#### Introduction

- Objectifs
- Circuits logiques
- Algèbre de Commutation
- Portes logiques

### Logique combinatoire

- Principes
- Décodeur, Multiplexeur, Additionneur, ALU

### Logique séquentielle

- Principes
- Verrou, Bascule bistable, Registre
- Machines à états
- Mémoire

#### Mémoire

- Une mémoire à accès aléatoire (random access memory RAM)
   permet de stocker 2<sup>M</sup> mots de N bits, ce qui représente un total de 2<sup>M</sup>.N
   bits. Chaque mot est accessible individuellement, dans un ordre
   quelconque (accès aléatoire random access).
- Une **adresse** désigne quel mot doit être lu ou écrit. Une adresse est fournie à la mémoire sous forme d'un mot binaire. Une adresse de M bits permet d'identifier un mot parmi  $2^{M}$ .
- Chaque accès lit ou écrit un mot de N bits à la fois. La taille d'un mot est la **largeur de la mémoire**.



### **Organisation**

- Une RAM est souvent organisée en deux parties.
  - D'une part, une série de **cellules** (par exemple implémentées en utilisant des bascules bistables) organisées en  $2^M$  mots de N bits.
  - D'autre part un **décodeur d'adresse** qui active un mot unique parmi  $2^{M}$ .



### **Implémentation**

• Exemple : mémoire de 4 x 4 bits



### **Types de Mémoires**

- Il existe une grande variété de mémoires.
- RAM Mémoire à accès aléatoire (random access memory)
  - SRAM : RAM statique, cellule implémentée uniquement avec des semiconducteurs
  - DRAM : RAM dynamique, cellule implémentée avec notamment un condensateur
  - SDRAM : RAM dynamique synchrone (p.ex. DDRx)

- ...

- ROM Mémoire en lecture seule (read only memory)
  - Typiquement utilisées pour contenir le firmware d'un système (p.ex. BIOS sur les PC)
  - Certaines ROM sont programmables ou reprogrammables<sup>(1)</sup>
     (OT)PROM, EPROM, EEPROM, ...

- ...

(1) OTPROM = One-Time Programmable ROM, EPROM = Erasable Programmable ROM, EEPROM = Electrically Erasable Programmable ROM

#### Bus

 Un bus est un système de communication permettant le transfert de données entre différentes entités d'un système informatique (p.ex. entre processeur, mémoire et entrées/sorties).



- Un bus regroupe de nombreux signaux logiques : adresses, données, signaux de contrôle (RW, WE, OE)
- L'accès au bus est régi par un protocole d'arbitrage. Celui-ci définit quel composant peut accéder au bus à quel moment, afin d'éviter que plusieurs communications n'entre en collision.
- Seuls les éléments respectant le protocole de ce bus peuvent être connectés ensemble.
- Exemples de bus
  - ISA, PCI, PCI Express, AGP, I<sup>2</sup>C, USB, QuickPathInterconnect (QPI), HyperTransport, ...

#### Hiérarchie de bus

- Des bus différents sont utilisés pour accéder à différents types de composants, en fonction de leur <u>débit</u> (nombre de bits par seconde) et de leur <u>latence</u> (temps de réaction en secondes).
- Ces bus sont souvent organisés de façon hiérarchique et interconnectés avec des ponts (bridges).



### **Etude de cas SRAM Cypress CY7C199**

Topologie : 32K x 8 (2<sup>15</sup> mots de 8 bits)



**Mémoire** (2<sup>15</sup> x 8 bits)



#### Protocole d'accès à la mémoire



t<sub>AA</sub>: address access

 $t_{OLZ}$ : output low-Z

toe:

toнz : output high-Z

- Lecture de la donnée D à l'adresse A
  - 1. Mémoire en lecture (/WE=1) : transfert mémoire → processeur
  - 2. L'adresse est présentée à la mémoire sur le bus d'adresses.
  - 3. Activation sortie mémoire (/OE=0)
  - 4. Les données sont disponibles sur le bus de données.
  - 5. Désactivation sortie mémoire (/OE=1) moment de la lecture

#### Protocole d'accès à la mémoire



*t<sub>AS</sub>*: address setup

t<sub>DW</sub>: data-to-write

t<sub>DH</sub> : data hold

*t<sub>WP</sub>*: write pulse

#### Ecriture de la donnée D à l'adresse A

- 1. La sortie de la mémoire est désactivée (/OE=1)
- 2. L'adresse *A* est présentée sur le bus d'adresses.
- 3. La donnée *D* est présentée sur le bus de données.
- 4. Le signal d'écriture est activé (/WE=0) durant  $t_{WP}$ .
- 5. Le signal d'écriture est désactivé (/WE=1) moment de l'écriture

### Combiner plusieurs mémoires

- Ex. 2 mémoires SRAM + 1 mémoire EPROM
- Décodage d'adresses : réserve un intervalle d'adresses disjoint pour chaque mémoire



### Combiner plusieurs mémoires

- Augmenter la largeur des mots mémoire
- Ex. 2 SRAM de même taille, de 8 bits de large, sur processeur avec bus de 16 bits





#### Modèle de mémoire

 Maintenant que nous avons une intuition de l'organisation et du fonctionnement internes d'une mémoire, nous ne préciserons plus ces détails. Nous utiliserons le modèle suivant :



#### Modèle de mémoire

- La mémoire permet la réalisation de <u>deux opérations</u>:
- <u>LOAD(A)</u>: lit la donnée contenue dans la cellule d'adresse A.
  - 1. L'adresse *A* doit être présentée à la mémoire sur le bus d'adresses.
  - 2. Le signal de lecture est activé.
  - 3. Les données sont disponibles sur le bus de données.
- STORE(A, D): écrit la donnée D dans la cellule d'adresse A.
  - 1. L'adresse *A* est présentée sur le bus d'adresses.
  - 2. La donnée *D* est présentée sur le bus de données.
  - 3. Le signal d'écriture est activé.

### Adressage par le processeur

- Afin qu'un processeur puisse effectuer un accès (lecture ou écriture) en mémoire, il faut qu'il dispose de l'<u>adresse à laquelle l'accès doit être</u> <u>effectué</u>.
- Cette adresse est typiquement conservée dans un registre interne du processeur.



### Adressage par le processeur

• Il existe une différence entre l'adresse utilisée dans un programme exécuté par le processeur et l'adresse présentée à la mémoire.

#### Adressage par cellule ou par mot

 Un accès mémoire concerne toujours une cellule entière. Dans une mémoire composée de mots de M octets, une adresse mémoire désigne <u>une cellule complète de M octets</u>.



#### Adressage par octet

- Le processeur peut voir la mémoire comme un tableau d'octets<sup>(1)</sup>.
   Une adresse utilisée en interne par le processeur désigne <u>un octet</u> particulier en mémoire.
- L'adresse d'un mot est l'adresse du premier octet de ce mot.

 La différence d'adressage processeur / mémoire amène à s'intéresser à l'alignement des données et à l'ordre des octets (endianness).



(1) cas de l'architecture MIPS.

### Alignement en mémoire

- <u>Def.</u> Une adresse est **alignée sur un mot** de  $2^k$  octets ssi elle est un multiple entier de  $2^k$ .
- Importance de l'alignement
  - L'accès à des données non alignées peut être moins efficace si plusieurs accès en mémoire doivent être effectués → plus lent.
  - Certains processeurs et/ou systèmes informatiques <u>imposent</u> que les adresses processeur soient alignées sur un mot d'une certaine taille (typ. 2, 4, 8 octets).
- Exemple : format d'adresses processeur alignées

| Type de données | Taille (octets) | Derniers bits<br>de l'adresse |
|-----------------|-----------------|-------------------------------|
| byte            | $2^0 = 1$       | quelconque                    |
| short           | $2^1 = 2$       | 0                             |
| int             | $2^2 = 4$       | 00                            |
| double          | $2^3 = 8$       | 000                           |

Une adresse alignée sur 2<sup>k</sup> octets aura ses *k* derniers bits à 0

### Alignement en mémoire

- Exemple: Mémoire de 512MB organisée en 2<sup>27</sup> mots de 4 octets
  - Accès par le processeur à un mot de 4 octets (32 bits).
  - Adresse alignée sur une cellule A<sub>CPU</sub> = 0xA4 (164)

$$\rightarrow A_{MEM} = 0 \times 29$$
 (41).



- Adresse non-alignée sur une cellule  $A_{CPII} = 0 \times A7$  (167)
  - $\rightarrow A_{MEM} = 0x29$  (41) et 0x2A (42).



### Alignement en mémoire

 Certains processeurs refusent les accès non-alignés sur la taille d'un mot. Ils génèrent une erreur si un tel accès est effectué (bus error ou alignment exception).

#### Exemples

- Processeurs MIPS32 (sujets du chapitre 5)
  - Imposent que les adresses d'un mot de taille N soient alignées sur la taille de ce mot (i.e. multiple de N).
- Processeurs IA-32 (Intel)
  - Configurables : soit générer une exception lors d'un accès nonaligné soit effectuer plusieurs accès mémoire et reconstruire le mot.
  - Certaines instructions (comme SSEx) traitent des vecteurs de 16 octets et imposent que les adresses soient alignées sur 16 octets.

Sources: MIPS® Architecture For Programmers Volume II-A: The MIPS32® Instruction Set, Revision 3.02, MIPS Technologies, 2011 Intel® 64 and IA-32 Architectures Software Developer's Manual, Intel Corporation, 2013

### Adressage de données multi-octets

- Un processeur considère la mémoire comme un tableau d'octets.
   Certains types de données (p.ex. short, int, double) sont constitués de multiples octets.
- Dans quel ordre considérer ces octets ?
- <u>Exemple</u>: la valeur d'un mot de 16 bits x = 0xB24D pourrait être représentée par 2 octets en mémoire à l'adresse k avec les 2 ordres différents suivants :



### Adressage de données multi-octets

- Il est nécessaire d'établir une **convention** indiquant dans quel ordre les octets d'un mot sont organisés en mémoire. Cette convention est appelée **endianness**. L'endianness d'un processeur est décidée lors de sa conception.
- Il existe deux endianness principales:
- Gros-boutistes (big-endian)
  - Les octets de poids fort apparaissent d'abord, i.e. aux adresses les plus basses.
  - Exemples: SPARC, PowerPC, certains processeurs ARM, MIPS
- Petit-boutistes (little-endian)
  - Les octets de poids faible apparaissent d'abord, i.e. aux adresses les plus basses.
  - Exemples: IA-32, certains processeurs ARM, MIPS
- D'autres conventions sont possibles mais sont beaucoup plus rares.

#### **Endianness**

- Exemple illustrant les conventions big-endian et little-endian.
- Supposons la suite de 6 octets suivante située à l'adresse k. Le processeur doit y lire un entier m de 16-bits suivi d'un naturel n de 32bits.

0x12
 0x8D
 0x0E
 0xBA
 0x87
 0x21

 
$$k$$
 $j=k+2$ 

```
m = \text{LOAD}(k) + \text{LOAD}(k+1) << 8
= 0x8D12
= -29422 (complément à 2)
n = \text{LOAD}(j) + \text{LOAD}(j+1) << 8 + \text{LOAD}(j+2) << 16 + \text{LOAD}(j+3) << 24
= 0x2187BA0E
= 562543118
```

**little-endian** 

(bits de poids faible d'abord)

<u>big-endian</u>

(bits de poids fort d'abord)

# Résumé / Conclusion

#### Résumé

- Les portes logiques et l'algèbre de commutation nous ont permis de concevoir les circuits logiques de base qui vont nous servir à créer un processeur.
- Nous avons exploré rapidement certains aspects matériels de l'implémentation d'un processeur en traversant différents niveaux d'abstraction: transistor (relais) → porte logique → bloc logique → fonctions utiles → décodeur, ALU, registre, mémoire, ...

### **Etape suivante**

construction d'un processeur...

# Références

**Digital Design: Principles and Practices**, 3rd edition, J. Wakerly, Prentice Hall, 2001

**CODE: The Hidden Language of Computer Hardware and Software**, C. Petzold, Microsoft Press, 1999

A Practical Introduction to Computer Architecture, D. Page, Springer-Verlag, 2009

Computer Organization and Design: The Hardware/Software Interface, 4th edition, D. Patterson and J. Henessy, Morgan Kauffmann, 2008

MIPS® Architecture For Programmers Volume II-A: The MIPS32® Instruction Set, Revision 3.02, MIPS Technologies, 2011

Intel® 64 and IA-32 Architectures Software Developer's Manual, Intel Corporation, 2013

### Remerciements

Merci à Alain BUYS, Jason BURY (BA1 info 2013), Guillaume Huysmans (BA1 info 2013), Mehdi BENEZZINE (BA1 info 2014), Kévin VAN MIEGHEM (BA2 math 2014) et Damien GALANT (BA2 math 2017) pour leurs remarques concernant des versions antérieures de ce document.

### **Annexe**

# Logique Séquentielle

### **Expérience – Oscillateur**

Circuit intégré 74HC04 – hex NOT gates





# Logique Séquentielle

### Horloge

Une horloge (clock) fournit un signal qui alterne entre niveaux logiques
 0 et 1 à une période fixe T. Sa fréquence vaut 1/T.



- Un signal d'horloge peut être utilisé pour contrôler un circuit séquentiel.
  Le signal d'horloge détermine à quel moment les entrées des éléments
  de mémoire (p.ex. bascules, registres) prennent en compte leurs
  entrées.
- Les circuits qui changent leur état au rythme d'une horloge sont appelés synchrones.

# Logique Combinatoire

#### **Barrel shifter**

- Un barrel-shifter est un circuit logique permettant d'effectuer le décalage et la rotation d'un mot binaire.
- Commençons par le décalage et la rotation d'une seule position vers la gauche ou vers la droite



# Logique Combinatoire

#### **Barrel shifter**

 Afin d'effectuer un décalage de plus d'une position, il est possible d'appliquer le barrel shifter à une position (1BS) de manière répétée avec un circuit en logique séquentielle.



- Effectuer un décalage / une rotation de k positions nécessite k cycles d'horloge.
- Le délai du chemin critique est  $\Delta_{\rm MUX}$  +  $\Delta_{\rm BS}$  +  $\Delta_{\rm REG}$

# Logique Combinatoire

#### **Barrel shifter**

- Il est également possible d'implémenter un barrel shifter à plusieurs positions en logique combinatoire.
- Une implémentation naïve consistera à appliquer jusqu'à N barrel-shifter à une position (1BS) en série, avec des multiplexeurs permettant de sélectionner le décalage voulu. Le délai du chemin critique d'une telle implémentation est cependant  $N \times \Delta_{\rm BS} + \Delta_{\rm MUX}$
- Une variante, plus efficace, est appelée barrel shifter logarithmique. Il repose sur l'usage de barrel shifters à 1, 2, 4, ... positions. Le délai du chemin critique d'une telle implémentation est  $\log_2(N) \times (\Delta_{BS} + \Delta_{MUX})$



# **ALU**

### **Objectif**

Unité Arithmétique et Logique



### **Exemple**

### Alignement en mémoire

- Les compilateurs peuvent aligner automatiquement les données en mémoire, en fonction de l'architecture cible.
- L'exemple ci-dessous illustre la déclaration en langage C d'une structure de données composée de plusieurs champs. Le compilateur aligne les données en mémoire pour le processeur et le système utilisés (ici Linux, 32 bits).

```
struct {
  int a;
  char b;
  double c;
  char d;
  short e;
  int f;
} ma_structure;
```



### **Exemple**

Alignement en mémoire

Programme en langage C permettant de vérifier la position des champs d'une structure

```
#include <stddef.h>
                                  bash-3.2$ ./padding
#include <stdio.h>
                                   size of structure: 24
                                   offset of a: 0
struct s
  int
         a;
 char
         b;
                                              c: 8
 double c;
 char
         d;
                                              e: 18
 short
         e;
                                              f: 20
 int
         f:
                                                                     32 bits
};
int main() {
                                                                        a
 printf("size of structure: %zu\n", sizeof(struct s));
 printf("offset of a: %u\n", offsetof(struct s, a));
                                                               b
 printf("
                    b: %zu\n", offsetof(struct s, b));
 printf("
                    c: %zu\n", offsetof(struct s, c));
                                                                        C
                    d: %zu\n", offsetof(struct s, d));
 printf("
                                                           12
 printf("
                    e: %zu\n", offsetof(struct s, e));
                                                           16
                                                                             e
                    f: %zu\n", offsetof(struct s, f));
 printf("
 return 0;
                                                          20
```

#### **Problème**

#### Endianness

- Au sein d'un même processeur, la même endianness est utilisée. En revanche, lorsque des données sont échangées entre processeurs d'endianness différentes, il y a un risque d'interprétation erronée.
- Ces risques surviennent typiquement lors
  - d'échanges de fichiers
  - de communications réseau



### **Exemple**

#### Endianness

 Création d'un fichier binaire contenant un entier non signé de 32 bits de valeur 0xFEBA8721. La création est effectuée sur une machine Intel Core Duo (Mac OS X) → little-endian.

```
mortimer bqu$ gcc -Wall -Werror -o write_file exp.c
mortimer bqu$ gcc -Wall -Werror -DREADER -o read_file exp.c
mortimer bqu$ ./write_file
mortimer bqu$ ls -l
-rw-r--r-- 1 bqu bqu 4 Feb 16 11:43 mon_fichier.bin
mortimer bqu$ ./read_file
Valeur lue: feba8721
mortimer bqu$ hexdump -C mon_fichier.bin
00000000 21 87 ba fe | !...|
00000004
mortimer bqu$
```

### **Exemple**

#### Endianness

Le fichier créé est ensuite copié sur une machine UltraSPARC-III
 (Solaris) → big-endian. Le fichier est relu avec le même programme
 (recompilé pour cette plateforme). Au lieu de lire 0xFEBA8721, le
 programme lit 0x2187BAFE. Le contenu du fichier semble
 incorrect !...

```
mortimer bqu$ scp mon_fichier.bin bqu@sirius.info.ucl.ac.be:/tmp
mortimer bqu$
```

```
-bash-3.00$ gcc -Wall -Werror -DREADER -o read_file exp.c
-bash-3.00$ ls -l
-rw-r--r- 1 bqu stafinfo 4 Feb 16 11:50 mon_fichier.bin
-bash-3.00$ /opt/csw/bin/hexdump -C mon_fichier.bin
0000 21 87 ba fe !...
-bash-3.00$ ./read_file
Valeur lue: 2187bafe
-bash-3.00$
```

### Exemple

#### Endianness

```
#include <assert.h>
                                                    Programme en langage C
#include <fcntl.h>
                                                    utilisé dans l'exemple
#include <stdint.h>
#include <stdio.h>
#include <unistd.h>
int main() {
  uint32 t var= 0xFEBA8721;
#ifdef READER
  int fd= open("mon fichier.bin", O RDONLY, 0);
  assert (fd >= 0);
  assert(read(fd, &var, sizeof(var)) >= 0);
  printf("Valeur lue: %x\n", var);
#else
  int fd= open("mon fichier.bin", O WRONLY | O CREAT, 0644);
  assert (fd >= 0);
  assert(write(fd, &var, sizeof(var)) >= 0);
#endif /* READER */
  close (fd);
  return 0;
```

### **Exemple**

#### Quid de Java ?

- L'endianness interne de la JVM n'a a priori pas d'importance car le langage ne permet pas d'accéder octet par octet à un mot de plusieurs octets (la notion de pointeur n'existe pas en Java).
- Cependant, la JVM utilise la convention big-endian pour la lecture/écriture de mots multi-octets dans des fichiers ainsi que pour la représentation des fichiers .class.

#### - Illustration

- Machine little-endian (Intel Core 2 Duo) exécutant JVM
- Programme Java : écrit variable de type int de valeur 0x12345678 dans fichier data.bin
- Programme C : lit fichier ; charge valeur dans variable de type int



Documentation de DataOutputStream.writeInt()

"Writes an int to the underlying output stream as four bytes, high byte first." (big-endian)

En C, read () lit 4 octets à partir du fichier et les écrit dans le même ordre en mémoire à l'adresse &x, l'adresse du 1<sup>er</sup> octet de x.

```
#include <assert.h>
#include <fcntl.h>
#include <stdio.h>
#include <stdlib.h>
#include <unistd.h>

int main()
{
   int x;
   assert(sizeof(x) == 4);
   int fd= open("data.bin", O_RDONLY);
   assert(fd >= 0);
   assert(read(fd, &x, 4) == 4);
   assert(close(fd) >= 0);
   printf("C's x = 0x%X\n", x);
   return EXIT_SUCCESS;
}
```

#### **Example**

- Endianness des fichiers
  - Certains formats de fichiers imposent l'ordre des octets dans les mots qu'ils contiennent.
    - Exemple: le format d'image PNG utilise la convention big-endian
    - http://www.w3.org/TR/2003/REC-PNG-20031110/#7Integers-and-byte-or der
  - D'autres formats permettent de préciser à l'intérieur du fichier si celui-ci a été écrit en little-/big-endian.
    - Exemple: le **format d'image TIFF/IT** permet de stocker l'endianness du fichier dans l'en-tête de celui-ci.
    - ISO 12639:2004 Graphic technology -- Prepress digital data exchange --Tag image file format for image technology (TIFF/IT)

Bytes 0-1: The pair of bytes at offset 0 of the file contains the ISO/IEC 646 characters "II" (4949h) or "MM"

(4D4Dh). "II" signifies that the file is stored in little-endian byte order. "MM" signifies that the file is stored in big-endian byte order. A writer may write either of the two-byte orders. A reader shall interpret both byte orders.