## Universidade de Aveiro – Dep. de Electrónica, Telecomunicações e Informática Laboratório de Sistemas Digitais - Ano Letivo 2016/17 - Exame de Recurso

LSDig - Recurso 4/07/2017 N. Mec:



|     | <br> |  |  |  |
|-----|------|--|--|--|
| me: |      |  |  |  |

1. Verifique, para todas as questões, qual a resposta correta e assinale com um "X" a sua escolha na tabela ao lado. Por cada resposta incorreta será descontada, à cotação global, 1/3 da cotação da respetiva pergunta.

**Notas Importantes!** 

- 2. Pode usar até um máximo de 4 respostas duplas (por cada dupla: 0 respostas certas desconta 2/3; 1 resposta certa conta 2/3). Se usar mais de 4 duplas, serão aceites as 4 primeiras e as restantes serão consideradas respostas erradas.
- 3. Durante a realização do teste não é permitida a permanência junto do aluno, mesmo que desligado, de qualquer dispositivo eletrónico não expressamente autorizado (nesta lista incluem-se calculadoras, telemóveis, smartwatches e qualquer outro dispositivo de captura de imagem e/ou comunicação). A sua deteção durante a realização do exame implica a imediata anulação do mesmo.
- 4. Não é permitido escrever na área branca em torno da matriz de respostas.
- 5. Cotações: Grupo I cada 0.5 valores; Grupo II cada 0.75 valores

## Grupo I

1. Um período de um sinal de relógio possui as especificações apresentadas na figura ao lado, pelo que a frequência e o duty-cycle são, respetivamente:



a) 10 MHz e 60%

No

- **b)** 10 MHz e 40%
- c) 100 MHz e 60%
- **d)** 100 MHz e 40%
- 2. VHDL é uma linguagem que permite a descrição de sistemas digitais, através de
- a) processos, atribuições concorrentes, instanciação e interligação de entidades
- b) instanciação de entidades dentro de processos sequenciais
- c) atribuições combinatórias na declaração de entidades
- d) instanciação e interligação de componentes em packages
- 3. No Quartus, as etapas da compilação de um projeto incluem, por ordem,
- a) fitter, analysis & synthesis, generate programming files
- **b)** fitter, generate programming files, analysis & synthesis
- c) analysis & synthesis, generate programming files, fitter
- **d)** analysis & synthesis, fitter, generate programming files
- seguintes atribuições <u>não</u> é válida do ponto de vista sintático em VHDL. Qual?
- a) s a <= "T1";
- b) s a <= "UL";</pre>

4. Sendo o sinal s a do tipo std logic vector (1 downto 0), só uma das

- c) s a  $\leq$  "ZZ";
- 5. Tendo em conta a numeração dos segmentos, apresentada na figura ao lado, qual das seguintes linhas de código deve ser usada para mostrar a letra L no display HEXO do kit DE2-115?
- a) HEX0(6 downto 0) <= "0111000";
- b) HEX0(6 downto 0) <= "1110001";</pre>
- c) HEX0(6 downto 0) <= "1000111";
- d) HEX0(6 downto 0) <= "0001110";</pre>
- 6. Para efeitos de simulação, a lista de sensibilidade de um processo em VHDL contém
- a) as entradas e saídas do respetivo processo
- **b)** os sinais e portos de saída do respetivo processo
- c) os portos de entrada nos quais são espoletados eventos através de atribuições realizadas no corpo do respetivo
- d) os sinais e portos cujos eventos desencadeiam a execução do respetivo processo



7. Analise o seguinte trecho de código VHDL quanto a erros.

Da análise do código fornecido, pode-se concluir que:

- a) há erros originados por uso indiferenciado de caracteres minúsculos e maiúsculos em identificadores
- b) há erros originados apenas por uso de identificadores inválidos
- c) há erros por incompatibilidade entre tipos
- d) não há quaisquer erros
- 8. Considerando as seguintes declarações:

**9.** Para descrever um comparador de igualdade meramente combinatório baseado num processo, qual das seguintes alternativas é a correta?

```
a)
                     b)
                                                                 d)
process(a,b)
                     process(a,b)
                                           process(a,b)
                                                                 process(a,b)
begin
                     begin
                                           begin
                                                                 begin
  if (a <> b) then
                       if (a = b) then
                                             if (a == b) then
                                                                   if (a = b) then
    c <= '0';
                         c <= '1';
                                               c <= '1';
                                                                     c <= '1';
                                             end if;
                                                                   end if;
    c <= '1';
                         c <= '0';
                                           end process;
                                                                 end process;
                       end if;
  end if:
end process;
                     end process;
```

- 10. Uma testbench em VHDL
- a) deve ter portos de entrada e de saída
- b) deve ter apenas portos de entrada

- c) não deve ter nem portos de entrada nem de saída
- d) deve ter apenas portos de saída
- 11. Considerando as seguintes declarações:

```
signal w, x : unsigned(7 downto 0);
signal y, z : std logic vector(7 downto 0);
```

Qual das seguintes atribuições em VHDL <u>não</u> apresenta erros de sintaxe (assumindo que no módulo onde ocorrem, <u>apenas são usadas</u> as packages STD\_LOGIC\_1164 e NUMERIC\_STD)?

```
a) z <= std_logic_vector(w + unsigned(y));</pre>
```

- b) z <= std logic vector(w) + y;</pre>
- c) x <= unsigned(w + y);</pre>
- d) x <= unsigned(std logic vector(w) + y);</pre>
- 12. A gama de representação de um sinal declarado como unsigned (7 downto 0) é:
- a) -127 a +127
- **b)** -128 a +127
- c) 0 a +255
- **d)** 0 a +127

**13.** O diagrama temporal seguinte representa os resultados de simulação de um circuito com entradas **a** e **b** e saída **c**. Este circuito

é um



- a) descodificador binário 2:4 com enable ativo baixo
- b) descodificador binário 2:4 com enable ativo alto
- c) codificador binário 4:2 com enable ativo baixo
- d) codificador binário 4:2 com enable ativo alto

14. Considere o seguinte código:

```
process
begin
  if (rising_edge(clock)) then
  if (dataIn = '1') then
    dataOut <= '1';
    s_cnt <= 9;
  elsif (s_cnt /= 0) then
    s_cnt <= s_cnt - 1;
  else
    dataOut <= '0';
  end if;
end process;</pre>
```

Para simulação <u>correta</u> e <u>eficiente</u> deste processo, a primeira linha do código (**process**) deve ser:

- a) substituída por process ( clock )
- b) substituída por process ( clock, dataIn, s cnt )
- c) substituída por process ( clock, dataIn, s cnt, dataOut )
- d) mantida sem qualquer alteração
- **15.** Um contador binário natural de 18 bits pode ser usado como divisor de frequência, podendo, entre outras hipóteses, dividir a frequência do *clock* de entrada por:
- **a)** 9

**b)** 18

**c)** 32

**d)** 36

- **16.** Um barrel shifter
- a) nunca permite a realização de deslocamentos aritméticos
- b) realiza deslocamentos sem necessitar de um sinal de relógio
- c) é construído com flip-flops e lógica adicional
- d) necessita de "N" ciclos de relógio para deslocar "N" bits

## Grupo II

17. O componente cujo comportamento é apresentado no diagrama seguinte é:



- a) uma latch em que a é a entrada de dados e b é o sinal de enable
- **b)** uma *latch* em que **b** é a entrada de dados e **a** é o sinal de *enable*
- c) um flip-flop em que a é a entrada de dados e b é o sinal de enable
- d) um flip-flop em que b é a entrada de dados e a é o sinal de enable

**18.** A *lookup table* (tabela de verdade) da figura ao lado implementa a seguinte função lógica:

```
a) z <= a and b;
b) z <= a or b;
c) z <= a nor b;
```

d)  $z \le a \times b$ ;

```
Ligação da LUT

a | 10 | 11 | Out | z | 3 | 0 |

12 | 2 | 4 | 1 |

5 | 1 | 5 | 1 |

6 | 0 |

7 | 1
```

19. Considere o trecho de código VHDL ao lado, relativo a um comparador com duas saídas (gtSigned e gtUnsigned). Pressupondo que a="1111" e b="0001" as saídas vão possuir, respetivamente, os valores

```
port(a, b : in std_logic_vector (3 downto 0);
...
gtSigned <= '1' when (signed(a) > signed(b)) else '0';
gtUnsigned <= '1' when (unsigned(a) > unsigned(b)) else '0';

a) gtSigned <= '0' e gtUnsigned <= '0'
b) gtSigned <= '0' e gtUnsigned <= '1'
c) gtSigned <= '1' e gtUnsigned <= '0'
d) gtSigned <= '1' e gtUnsigned <= '1'</pre>
```

- 20. Para atribuir a um sinal dataOut o resultado do deslocamento aritmético de 1 bit para a direita do sinal dataIn, do tipo std\_logic\_vector(N-1 downto 0), o código VHDL a usar é:
- a) dataOut <= dataIn(N-2 downto 0) & dataIn(N-1);</pre>
- b) dataOut <= dataIn(N-2 downto 0) & dataIn(0);</pre>
- c) dataOut <= '0' & dataIn(N-1 downto 1);</pre>
- d) dataOut <= dataIn(N-1) & dataIn(N-1 downto 1);</pre>
- **21.** Um codificador binário de prioridade 4:2, com sinal **validOut**, pode ser implementado com:
- a) 2 LUTs de 2 entradas
- b) 2 LUTs de 3 entradas
- c) 3 LUTs de 2 entradas
- d) 3 LUTs de 4 entradas
- 22. Considere o seguinte código:

```
library IEEE; use IEEE.STD LOGIC 1164.all;
entity customFreqDivider is
  port(clockIn : in std_logic;
       clockOut : out std logic);
end customFreqDivider;
architecture state machine of customFreqDivider is
  type state t is (S0,S1,S2,S3);
  signal state : state t := S0;
begin
  process (clockIn)
  begin
    if rising_edge(clockIn) then
      case state is
        when S0 => state <= S1; clockOut <= '0';
        when S1 => state <= S2; clockOut <= '1';
        when S2 => state <= S3; clockOut <= '1';
        when S3 => state <= S0; clockOut <= '0';
      end case;
    end if;
  end process;
end state machine;
```

O sinal de entrada, **clockIn**, tem frequência 100 MHz e *duty-cycle* 40%. Nestas condições, a frequência e *duty-cycle* do sinal de saída, **clockOut**, são, respectivamente:

- a) 50 MHz e 40%
- **b)** 50 MHz e 50%
- c) 25 MHz e 50%
- d) 25 MHz e 40%
- 23. O diagrama de estados correspondente ao código da questão anterior é:



**24.** Uma memória RAM com a seguinte interface:

foi instanciada preenchendo o **generic** map da seguinte maneira:

```
generic map(addrBusSize => 2, dataBusSize => 8)
```

No total, quantos bits de armazenamento contém a memória instanciada?

a) 16

**b)** 32

c) 64

- d) 128
- 25. A memória RAM da questão anterior possui a seguinte implementação:

```
architecture Behavioral of RAM is
   subtype TDataWord is std_logic_vector((dataBusSize - 1) downto 0);
   type TMemory is array (0 to (2 ** addrBusSize)-1) of TDataWord;
   signal s_memory: TMemory;

begin
   process(clk)
   begin
   if (rising_edge(clk)) then
        if (writeEnable = '1') then
            s_memory(to_integer(unsigned(writeAddress)) <= writeData;
        end if;
        readData <= s_memory(to_integer(unsigned(readAddress)));
        end if;
   end process;
end Behavioral;</pre>
```

Da análise do código fornecido podemos concluir que

- a) tanto a leitura como a escrita são síncronas
- c) a leitura é síncrona e a escrita é assíncrona
- **b)** tanto a leitura como a escrita são assíncronas
- d) a leitura é assíncrona e a escrita é síncrona

26. O seguinte trecho de código:

```
FF: for i in 0 to 8 generate
II:    if (i rem 2 = 0) generate
E0:        entity work.flip_flop_d port map(clock=>clk, d=>dIn(i), q=>dOut(i));
        else generate
E1:        entity work.not_gate port map(s_in=>dIn(i), s_out=>dOut(i));
        end generate;
    end generate;
```

instancia

- a) 9 entidades flip flop d
- c) 5 entidades flip flop de 4 entidades not gate
- b) 9 entidades not gate
- d) 4 entidades flip\_flop\_d e 5 entidades not\_gate

**27.** A síntese dos seguintes excertos de código resulta, respetivamente, nos seguintes componentes:

```
i)
                                            ii)
o \le i0 when (s = '0') else
                                            process(c)
     i1;
                                            begin
                                              if (rising edge(c)) then
                                                q \le q + d;
                                              end if;
                                            end process;
iii)
                                            iv)
process(e, d)
                                            process(c)
begin
                                              if (c'event and c = '1') then
  if (e = '1') then
    q \le d;
                                                q \leq q + 1;
  end if;
                                              end if;
                                            end process;
end process;
```

- a) multiplexador, acumulador, latch e contador
- **b)** demultiplexador, somador, flip-flop e acumulador
- c) descodificador 1:2, flip-flop, latch e flip-flop
- d) codificador de prioridade, somador, registo e contador
- **28.** Analise o seguinte diagrama de blocos de um sistema de contagem de pontos que permite *undo*.



Se só pudesse aplicar *debounce* a um dos quatro sinais de entrada, qual escolheria no sentido de tornar o funcionamento do sistema o mais fiável possível?

a) SW[0]

c) SW[2]

b) SW[1]

d) sw[3]

29. Analise o seguinte módulo descrito em VHDL

```
entity Circuito1 is
    generic(K : positive);
                    : in std logic;
    port(clk
         enable : in std_logic;
         outSecret1 : out std_logic);
end Circuito1;
architecture Behavioral of Circuito1 is
    signal s counter : natural range 0 to K := 0;
    signal s_secret : std_logic;
begin
    process(clk)
    begin
       if (rising_edge(clk)) then
          if (enable = '1') then
             if (s counter >= K) then
                s counter <= 0;
                s_secret <= not s_secret;</pre>
                s counter <= s counter + 1;</pre>
             end if;
          end if:
        end if;
    end process;
    outSecret1 <= s_secret;</pre>
end Behavioral;
```

O trecho de código fornecido descreve um

- a) temporizador que ativa a saída outSecret1 durante K ciclos de relógio após a deteção do nível lógico '1' na entrada enable
- b) temporizador que ativa a saída outSecret1 durante 1 ciclo de relógio após a entrada enable permanecer ativa durante K ciclos de relógio
- c) divisor da frequência do sinal de clock de entrada, sendo K+1 o fator de divisão
- d) divisor da frequência do sinal de clock de entrada, sendo 2 (K+1) o fator de divisão
- 30. No trecho de código

```
process(clock 50)
begin
  if rising edge(clock 50) then
    k0 \le not key(0);
    k1 \le k0;
    s0 <= '0';
     if ((k0 = '1') \text{ and } (k1 = '0')) then
       s0 <= '1';
    end if;
  end if;
end process;
s1 \le '1' when ((k0 = '1') \text{ and } (k1 = '0')) \text{ else } '0';
a) s0 fica a '0' quando há uma mudança qualquer no nível lógico de key (0)
b) s0 fica a '1' quando há uma mudança qualquer no nível lógico de key (0)
c) sempre que so passa a '1' no ciclo de relógio seguinte so volta a '0'
d) s0 fica sempre a '0'
```

- 31. Ainda relativamente ao trecho de código da questão anterior, e desprezando os atrasos de propagação,
- a) tanto s0 como s1 ficam sempre a '0'
- b) s0 e s1 mudam de nível lógico ao mesmo tempo
- c) as mudanças de nível lógico de s0 ocorrem um ciclo de relógio antes das de s1
- d) as mudanças de nível lógico de s0 ocorrem um ciclo de relógio depois das de s1

32. Analise o seguinte módulo descrito em VHDL:

```
entity Circuito2 is
    generic(K : positive := 5);
port(alk : in std logic;
    port(clk
                    : in std logic;
         enable : in std_logic;
         outSecret2 : out std logic);
end Circuito2;
architecture Behavioral of Circuito2 is
    signal s count : natural range 0 to K := 0;
begin
   process(clk)
   begin
      if (rising edge(clk)) then
         if (s count = 0) then
             if (enable = '1') then
                outSecret2 <= '1';</pre>
                s_count <= s_count + 1;</pre>
                outSecret2 <= '0';</pre>
            end if;
         else
            if (s_count >= K) then
                outSecret2 <= '0';</pre>
                s_count <= 0;
             else
                outSecret2 <= '1';</pre>
                s count <= s count + 1;
            end if;
         end if:
      end if;
   end process;
end Behavioral;
```

O trecho de código fornecido descreve um

- a) temporizador que ativa a saída outSecret2 durante K ciclos de relógio após a deteção do nível lógico '1' na entrada enable
- b) temporizador que ativa a saída outSecret2 durante 1 ciclo de relógio após a entrada enable permanecer ativa durante κ ciclos de relógio
- c) divisor da frequência do sinal de *clock* de entrada, sendo **K** o fator de divisão
- d) divisor da frequência do sinal de clock de entrada, sendo K+1 o fator de divisão

| Oι | ıestão | extra: |
|----|--------|--------|
|    |        |        |

Efetue em binário a seguinte operação: 1011<sub>2</sub> + 1010<sub>2</sub> =

Assumindo que os operandos estão representados com sinal, em complemento para 2, qual o valor dos operandos e do resultado em decimal?