### 数电判断疑;

#### 22-24:

线与具用MOCI]/ODI]

(1) 多个三态门电路的输出可以直接并联,实现逻辑与。(2) 如果一个译码器有十六个输出,那么需要三个输入端。

(3) TTL 门悬空相当于输入高电平,CMOS 门悬空相当于输入低电平。

(4) 电路测试时, SAO和 SAI 故障模型可以覆盖所有的故障。

(5) 单稳态触发器暂稳态的时长取决于触发脉冲的宽度。

(6) 设计可测试性的重要特性包括高的可靠性和高的观察性。

X(7) TTL和CMOS 与非门的多余输入端均可通过电阻接电源端。了作门接口设制(XV)

(8) 双稳态触发器和施密特触发器是常用的脉冲信号整形电路。

(9) 在 Verilog 中,信号赋值语句按程序列出的顺序依次执行。

△(10) 流水线操作算法结构一定比并行算法结构所需要的运行时间少。 (X)

(11) PROM 的与阵列是全译码不可编程阵列。或阵列可以编程

(12) 目前所有产品数字部件都提供边界扫描。

(13) 一条微指令的有效持续时间为两个系统基本周期。

(14) 异步触发信号在整个时钟周期有效,无论时钟电平是高电平还是低电平。

(15) 内建自测试技术可以实现由电路自己决定所得到的测试结果是否正确。

### 1.三左门:



控制端低电平有效,可以输出高电平、低电平、高阻三种状态。

# 5. 可测试性设计:

一种方法是让电路自测试(self-test)。电路自测试并不需要外部的向量并且可以以很高的速度进行。可测试性设计有两个重要特性:可控性和可观察性。

可控性表示只利用输入引线就可以使一个电路节点进入某一指定状态的难易程度。如果只用一个输入向量就可以把一个节点带到任何状态,那么容易控制。

-45-

一个具有低可控性的节点或电路需要一个很长的向量序列才能到预期的状态。 可测性设计希望有高的可控性。

可观察性表示在输出引线上观察一个节点值的难易程度。对于一个可观察性高的节点,可以在输出引线上直接监测到节点的值。一个可观察性低的节点则需要多个周期才能使节点状态出现在输出口上。当电路的复杂性和输出引脚数目一定时,一个可测试电路应当具有较高的可观察性。

组合电路属于易观察和可控制的电路。时序电路的可测试设计方法划分成3类:专门测试、扫描测试和自测试。

## 10. 算法结构:

(1)采用顺序算法结构: 在 $\triangle t_{l}$ 、 $\triangle t_{2}$  和 $\triangle t_{3}$  的三段时间中分别完成 $a_{i} \times b_{i}$ 、 $a_{i} \times b_{i} + c_{i}$  以及 $\sqrt{a_{i} \times b_{i} + c_{i}}$  运算。为分析方便,设 $\triangle t I = \triangle t 2 = \triangle t 3 = \triangle t$ ,其顺序算法结构的时间关系图如图 8.41 所示。



#### 图 8.41 顺序算法结构时间关系

不难看出,第 i 个数据元素在完成前两步运算之后,只有求平方根电路在工作, 而乘法和加法电路均处在闲置的等待状态,待求平方根运算完成后再接受数据流中的 (i+1)个数据元素,这样完成整个运算的时间为

 $T_s = 3 \times m \times \Delta t$ 

。 (2)采用流水线操作算法结构:为提高运算速度,又不增加运算器的硬件成本,改 用流水线操作算法结构,如图 8.42 所示。



图 8.42 流水线操作算法结构时间关系

由图可以看出,完成全部数据计算所需要的时间为

 $T = 3 \times \Delta t + (m-1) \times \Delta t$ 

ZI-ZZ F= ABC. ABC = B.C

1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可通过电阻接地。X

2、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。

3、只使用与非门的逻辑电路不是时序逻辑电路。

( LXX)

(X)

(VX)

(X)

(X)

(X)

(X)

4、只有一个变量不同的两个最大项的乘积等于各相同变量之和。 📈 🗸

5、一个三个门可以通过使能电平控制实现输入或输出双向数据传输。人

6、因为 EPROM 属于只读存储器,所以正常工作时无法对它进行写操作。

7、单稳态触发器有一个稳定状态,两个暂稳状态。

8、固0和固1故障模型可以覆盖所有开路固定故障和短路固定故障。

9、逻辑函数化简中无关项、任意项可以为0或1、约束项一般只能取0值。

10、将 JK 触发器的两个输入端连在一起作为 D 端就可以构成 D 触发器。人

11、门电路内部三极管作为开关使用时,要提高开关速度,可以增加饱和深度。 📉 🧹

12、对于一个由与非门组成的 SR 锁存器,要让该锁存器保持原态,输入信号应为 S=R=1。✓

13、摩尔型时序电路的输出既与外输入也与内部状态有关。 🗸 🧹

14、64K×16 位 E²PROM 芯片有 16 条地址线和 16 条数据线。 🤈 🕺 ✓

15、数字系统的控制部件通过控制线向执行部件发出的各种控制信号称为微操作。?

# 2. 半年原因复输入信号的时间延迟

导致输出尖峰干扰脉冲.

# 4. 先复习下最大项:和最小项复页着平15·括号内复加,外发乘:(A+B)·(A+B) = B. V

\* 2. 最大项

在n变量逻辑函数中,若M为n个变量之和,而且这n个变量均以原变量或反变量的形式在M中出现一次,则称M为该组变量的最大项。

例如,三变量A、B、C 的最大项有(A'+B'+C')、(A'+B'+C)、(A'+B+C')、(A'+B+C)、(A'+B+C)、(A+B'+C')、(A+B+C')、(A+B+C) 共 8 个 (即  $2^3$  个)。对于n 个变量则有 $2^n$  个最大项。可见,n 变量的最大项数目和最小项数目是相等的。

输入变量的每一组取值都使一个对应的最大项的值为 0。例如,在三变量 A、B、C 的最大项中,当 A=1、B=0、C=1时,(A'+B+C')=0。若将使最大项为 0 的 ABC 取值视为一个二进制数,并以其对应的十进制数给最大项编号,则(A'+B+C')可记作 M5。由此得到的三变量最大项编号表,如表 2.5.6 所示。

表 2.5.6 三变量最大项的编号表

| 最大項       | 使最大项为 0 的变量取值 |   |   | 对应的十进制数 | 编号           |
|-----------|---------------|---|---|---------|--------------|
|           | A             | B | C | 对应的干班制效 | 細写           |
| A + B + C | 0             | 0 | 0 | 0       | $M_{0}$      |
| A+B+C'    | 0             | 0 | 1 | 1.      | $M_{\pm}$    |
| A+B'+C    | 0             | 1 | 0 | 2       | $M_2$        |
| A+B'+C'   | 0             | 1 | 1 | 3       | $M_3$        |
| A'+B+C    | 1             | 0 | 0 | 4       | $M_4$        |
| A'+B+C'   | 1             | 0 | 1 | 5       | $M_3$        |
| A'+B'+C   | 1             | 1 | 0 | 6       | $M_{_6}$     |
| A'+B'+C'  | 1             | 1 | 1 | 7       | $M_{\gamma}$ |

#### ★ 单稳态触发器有一个稳定状态,两个暂稳状态(★)

单稳态触发器一个稳态**一个暂稳态** 

多谐振荡电路是两个暂稳态

施密特触发器两个稳态

将这些恒等于0的最小项称为函数Y。和Y,的约束项。

# 14. 地址/内在计算问题



即求的K影11倍. 64×1024=211 -1.16任线V

# 15 接利部件が接到16号→ 4枚命令 一串微命令→ 微指令 执行部件操作 → 微操作・

#### 20-21:

1、三态门输出高阻时,其输出线上电压为高电平。χ

3、可以通过接入滤波电容消除竞争-冒险现象且不会影响输出电压波形。 🗙 🗶 乙氧化工品

4、一个 1024\*4 位的 SRAM 中基本存储单元的数量为 1024 个。X

5、单稳态电路暂稳态维持时间的长短只取决于本身的参数,与触发脉冲无关。

6、为避免状态机运行中进入未定义的状态,设计时需要对所有可能状态进行完全编码。✓

7、在微码控制器中,微指令测试判别信息编码为"1",表示执行这条微指令时要对系统的有关"状态标志"进行测试。

8、sa0-sa1模型可以覆盖集成电路中可能的所有故障,故将其作为一种标准模型。 X /

10、冯诺依曼结构将程序和数据存储分别放在不同的物理存储空间,具有更好的灵活性和稳定性。

11、时序电路的扫描测试和自测试都不需要外部的测试向量就可以进行。 🗸 レ

12、流水线操作算法结构一定比并行算法结构所需要的运算时间少。

13、不同的逻辑函数表达式其逻辑功能也不同。 🗸 🧹

14、故障覆盖率定义为由测试序列检测到的故障总数除以电路的节点数。

15、CMOS 与非门的多余脚悬空等效于低电平。X 不好 多家

·竹草点, Sav. Sal

AB+CD = AB+CD

(A+B)(C+D) = AB. CD

.. ABCD

2. 对偶规则负义: "·" 和"+" 互换. "0"和"|" 互换. 其余

# 不变

# 3. 滤波电台会影响波形.

#### 一、接入滤波电容

由于竞争-冒险而产生的尖峰脉冲一般都很窄(多在几十纳秒以内),所以只要在输出端并接一个很小的滤波电容  $C_r$ (如图 4. 9. 5(a) 所示),就足以把尖峰脉冲的幅度削弱至门电路的阈值电压以下。在 TTL 电路中,  $C_r$  的数值通常在几十至几百皮法的范围内。对于输出电阻较高的 CMOS 电路,  $C_r$  的数值可以选得更小一些。

这种方法的优点是简单易行,而缺点是增加了输出电压波形的上升时间和下降时间,使波形变坏。

#### 二、引入选通脉冲

第二种常用的方法是在电路中引入一个选通脉冲p,如图 4.9.5(a)所示。因为p的高电平出现在电路到达稳定状态以后,所以  $G_0 \sim G_3$ 每个门的输出端都不会出现尖峰脉冲。但需注意,这时  $G_0 \sim G_3$ 正常的输出信号也将变成脉冲信号,而且它们的宽度与选通脉冲相同。例如,当输入信号 AB 变成 11 以后, $Y_3$  并不马上变成高电平,而要等到 p 端的正脉冲出现时才给出一个正脉冲。

## 4. SRAM: 102U2X4: 4096午初旗单元.

#### 10、冯诺依曼结构将程序和数据存储分别放在不同的物理存储空间,具有更好的灵活性和稳定性(💢)

#### 这题有两个错误

- 冯诺依曼结构是存放到相同的物理空间
- 具有更好的硬件效率
- 改成哈佛就对了

微处理器主要有两种结构,一种是<mark>冯诺依曼结构</mark>也称普林斯顿结构,一种是<mark>哈佛</mark>

结构,两者的区别是前者<mark>将程序存储和数据存储放在同一物理存储空间</mark>,后者将程序

存储和数据存储分别放在不同的物理存储空间。冯诺依曼结构<mark>具有更好的硬件效率</mark>,

哈佛结构具有更好的灵活性和稳定性

# 11. 自测试不用外部向量 扫描需要

19-20

2 化公车J=K'

1. 十进制数 "29" 用 8 位二进制补码表示为 11100011。

2. 若取 J=K',则可仅用 JK 触发器构成 D 触发器 → T&+T'Q

3. 在控制器的设计中,控制时序不能有多余状态,要达到状态最

4. 因为逻辑表达式 A+B+AB=A+B 成立, 所以 AB O。X (

5. 任何布尔函数都可以用与非门实现。V 6. 静态 RAM 需要周期性刷新以保持数据。 V

8. 拥有 8 个状态的计数器内部至少要含有 8 个触发器 X 128 = 2 メ = 15 9. 存储容量为 128K×8 位的 RAM 存储器, 其地址线为 7 条、数据线为 8 条。 X ・

10. 将 OD 门的输出端直接相连,就可以实现线与结构。(V)

11. 同步时序电路和异步时序电路的主要区别是输出是否只与内部状态有关。X

13. 冯诺依曼结构相比于哈佛体系结构具有更好的灵活性和稳定性,而哈佛体系结构 具有更好的硬件效率。 X

14. 时序电路的扫描测试和自测试都不需要外部的测试向量就可以进行。X

15. 微处理器设计除了数据通路及控制器外, 还需要设计指令集。

1. 29: 16+8+ K+1 000|1101 ZZZ: 111000|0 Zh: 111000|1

2. Q=JK'+J'K

b.静态·PAM无须刷新。→ SPAM 动态RAM 需要更时刷新→ DR AM

7 731

8. 平时管的时候我们就用:

9. 128 K X 8

地址城: 21×210=217,17条

数据线: 8条.

### 10.缺上拉电阻:

的高、低电平  $V_{DD1}/0$  V变换为输出的高、低电平  $V_{DD2}/0$  V 了。OD 门的另一个重要应用是可以将几个 OD 门的输出端直接相连,实现线与逻辑。图 3. 3. 33 是用两个 OD 输出与非门  $G_1$  和  $G_2$  接成线与逻辑的例子。由图 3. 3. 33 (a) 可见,当  $Y_1$  或  $Y_2$  任何一个为低电平时,Y 都为低电平;只有  $Y_1$ 、 $Y_2$  同时为高电平时,Y 才为高电平,所以  $Y_1$ 、 $Y_2$  和 Y 之间是与逻辑关系,即



12. 最小顶和最大顶面补。

1. 2019 个 1 异或的结果再和 42 个 0 同或,得到的结果是 1。
2. 摩尔(Moore)型时序电路可以转化为米利(Mealy)型时序电路,反之则不行。
3. 产生尖峰脉冲是因为存在竞争现象,有竞争就一定会引起尖峰脉冲。
4. 最小项 m3(A'BC)和 m4(AB'C')具有相邻性。
5. 能够实现任何逻辑函数的逻辑门类型的集合,被称为逻辑门的完全集,与非门构成了完全集。
6. 一个存储容量为 32×4 位的存储器,可以实现四输入、五输出的逻辑函数。
7. 冯诺依曼结构使用共用的地址和数据总线,而哈佛结构使用分离的地址总线和数据总线。
8. 在不附加其他电路的情况下,JK 触发器和 T 触发器可以相互转换。
9. 数字系统中,并行算法结构一定比流水线操作算法结构所需要的运算时间少。
10. 可以用 包 稳 态电路 将不规则的矩形波变换为幅度与宽度都相同的矩形波。
11. CPU 的 ALU 需要时钟信号协助完成运算。
12. 时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。
13. 一种处理器指令架构只有一种硬件实现方式。

14. 在测试电路中, 边界扫描电路用于测试电路板的好坏, 而内建自测试电路用于测试芯片内部的好坏。X

15. 多个三态门电路的输出可以直接并接,实现逻辑与。X



- 2. Moore 和Mealy 可以互相转他;
- b. 32个地址: 25. 最大处路与输入 \ 4位数据宽度, 最大处路4输出 \
- 7. 两有区别是程序和数据有没有分开效量.
- 8, 复了一下触发器闪轻化:

