#### Lab2

# 一、实验目的

- 1.理解操作系统与硬件的接口方法
- 2.实现一个可打印字符的宏(非系统调用),用于后续的调 试和开发

# 二、实验过程

## 1.在Linux中安装设备树格式转换工具

设备树(Device Tree,简称DT)是一种描述硬件配置的数据结构,主要用于嵌入式系统(如Linux内核)中,以标准化的方式传递硬件信息,使操作系统无需依赖硬编码即可适配多种硬件平台。

apt-get install device-tree-compiler

# 2.通过QEMU导出设备树并转成可读格式

```
qemu-system-aarch64 -machine
virt,dumpdtb=virt.dtb -cpu cortex-a53 -
nographic
dtc -I dtb -O dts -o virt.dts virt.dtb
```

- dtc: 设备树编译器 (Device Tree Compiler) 工具。
- -I dtb: 指定输入格式为二进制设备树(.dtb)。
- -O dts: 指定输出格式为文本设备树(.dts)。
- -o virt.dts: 将输出保存到文件 virt.dts。
- **virt.dtb**: 输入的二进制设备树文件。 virt.dtb转换后生成的virt.dts中可找到如下内容:

```
pl011@9000000 {
      clock-names = "uartclk\0apb_pclk";
      clocks = <0x8000 0x8000>;
      interrupts = <0x00 0x01 0x04>;
      reg = <0x00 0x9000000 0x00
0x1000>;
      compatible =
"arm,pl011\0arm,primecell";
    };
    chosen {
      stdout-path = "/pl011@9000000";
    };
```

由上可以看出, virt机器包含有pl011的设备, 该设备的寄存器在0x9000000开始处。pl011实际上是一个UART设备, 即串口。可以看到virt选择使用pl011作为标准输出, 这是因为与PC不同, 大部分嵌入式系统默认情况下并不包含VGA设备。

- **UART** (Universal Asynchronous Receiver/Transmitter, 通用异步收发传输器)
- **串口** (Serial Port) 是一种用于**逐位 (bit-by-bit)** 传输数据的通信接口,与"并口"(并行传输)相对。其核心特点是**通过单条数据线(或少量线路)依次发送数据**

# 3.实现 PRT\_Printf 函数

#### PRT\_Printf 可能表示 通过指定端口输出数据, 其中 PRT

可能表示端口 port 的缩写



# 4.调用PRT\_printf函数



## 5.将新增文件纳入构建系统



# 6.在start.S中启用FPU



## 三、测试及分析



# 四、作业

作业1:不启用 FIFO,通过检测 UARTFR 寄存器的 TXFE 位来发送数据。

#### 1.禁用FIFO

FIFO (先进先出缓冲区) 在UART中的作用是作为数据中转站, 发送时暂存CPU写入的待发送数据, 接收时缓存外部设备发来的数据, 通过批量处理降低CPU中断频率。

```
U32 PRT_UartInit(void)

{

U32 result = 0;

U32 reg_base = UART_0_REG_BASE;

// LCR寄存器: https://developer.arm.com/documentation/ddi0183/g/
programmers-model/register-descriptions/line-control-register--uartlcr-h?

lang=en
result = UART_REG_READ((unsigned long)(reg_base + DW_UART_LCR_HR));

UART_REG_WRITE(result | DW_FIFO_ENABLE, (unsigned long)(reg_base + DW_UART_LCR_HR));

// 启用 FIFO

return OS_OK;

// PRT_UartInit(void)

// LOR Sexult = 0;
//
```

#### 分析源代码:

- reg\_base: UART O控制器的基地址,即它在内存空间的起始位置
- DW\_UART\_LCR\_HR: LCR 寄存器的偏移地址(相对于 reg\_base)。
- DW\_FIFO\_ENABLE: FIFO的使能位,原代码通过将 result 和DW\_FIFO\_ENABLE 做位或启用FIFO,所以只要 去掉这个位或操作就实现了禁用FIFO的效果,如下图所 示

```
U32 PRT_UartInit(void)

{

U32 result = 0;

U32 reg_base = UART_0_REG_BASE;

// LCR寄存器: https://developer.arm.com/documentation/ddi0183/g/
programmers-model/register-descriptions/line-control-register--uartlcr-h?
lang=en
result = UART_REG_READ((unsigned long)(reg_base + DW_UART_LCR_HR));

// UART_REG_WRITE(result | DW_FIFO_ENABLE, (unsigned long)(reg_base + DW_UART_LCR_HR));

// LORST_REG_WRITE(result | DW_FIFO_ENABLE, (unsigned long)(reg_base + DW_UART_LCR_HR));

// EART_LCR_HR)); // 启用 FIFO

return OS_OK;
```

### 2.查阅用户手册

```
Transmit FIFO empty. The meaning of this bit depends on the state of the FEN bit in the Line Control Register, UARTLCR_H.

If the FIFO is disabled, this bit is set when the transmit holding register is empty.

If the FIFO is enabled, the TXFE bit is set when the transmit FIFO is empty.

This bit does not indicate if there is data in the transmit shift register.
```

#### Holding Register

• **发送保持寄存器**(THR)是 UART 控制器中用于暂存待发送数据的核心寄存器。 CPU 将需要发送的数据写入 THR, UART 控制器随后将数据转移到发送移位寄存器(TSR)进行串行化发送。

#### • 关键特性:

- 单字节缓冲: 在FIFO禁用模式下, THR 只能暂存1 字节数据。
- 。写入阻塞:若THR未空(前一个字节未转移到 TSR),新数据写入会被忽略或覆盖(取决于UART 设计)。

查阅用户手册,可以发现,当FIFO禁用时,TXFE会在holding register为空的时候被设置为1,为了取出Flag register中的TXFE位,我们设置一个新的掩码DW\_XHR\_NOT\_FULL为0x80(从右至左Bits=7,故为第八位,将0x80转成二进制,对应就是第八位为1,其他位为0,取出第八位)。

#define DW\_XHR\_NOT\_FULL 0x080 // 发送缓冲 区满置位

- \*\*名称解析\*\*
- \*\*DW\*\*: DesignWare (Synopsys公司的IP核 命名前缀)
- \*\*XHR\*\*: Transmit Holding Register (发 送保持寄存器) 的缩写
- \*\*NOT\_FULL\*\*: 状态指示信号 ("非满")

组合含义: \*\*"DesignWare UART的发送保持寄存器未满"状态信号\*\*

#### 3.修改检查函数为查看TXFE位:

```
      45
      // 通过检查 holding register寄存器确定缓冲是否满,满时返回1.

      46
      $32 uart_is_hr_full($32 uartno)

      47
      {

      48
      $32 ret;

      49
      $0.

      50
      ret = uart_reg_read(uartno, DW_UART_FR, &usr);

      52
      if (ret) {

      53
      return OS_OK;

      54
      }

      55
      return !(usr & DW_XHR_NOT_FULL);

      57
      }
```

# 4.修改轮询的函数,将检测缓冲区是否已满的函数改成uart\_is\_hr\_full

```
82
     // 通过轮询的方式发送字符到串口
     void uart poll_send(unsigned char ch)
 83
 85
        $32 timeout = 0;
         S32 max timeout = UART BUSY TIMEOUT;
 87
         // 轮询发送缓冲区是否满
 89
         int result = uart is hr full(0);
         while (result) {
92
            timeout++;
            if (timeout >= max timeout) {
                return;
            result = uart_is_hr_full(0);
 96
         // 如果缓冲区没满,通过往数据寄存器写入数据发送字符到串口
99
         uart_reg_write(0, DW_UART_THR, (U32)(U8)ch);
100
101
         return;
102
```

### 5.重新构建项目并执行,发现顺利输出

