### Lab8

## 一、 实验目的

- 1. 系统掌握分页式内存管理机制的核心原理与实现方式
- 2. 掌握页表访问机制及虚拟地址到物理地址的转换过程
- 3. 在操作系统内核层面实现完整的内存管理功能

## 二、实验过程

## 1.首先需要理解Armv8架构的地址转换:

Armv8架构采用双页表基址寄存器设计: TTBR0\_ELn和TTBR1\_ELn。TTBR0负责管理虚拟地址空间的下半部分,通常分配给用户应用程序使用; TTBR1则管理虚拟地址空间的上半部分,主要供内核使用。值得注意的是, TTBR0在EL1、EL2和EL3三个异常级别都存在,而TTBR1仅存在于EL1级别。

虚拟地址的最高位决定了使用哪个基址寄存器进行转换: 当最高位为1时使用TTBR1\_ELx, 为 0时则使用TTBR0\_ELx。这种设计理念表明, 不是寄存器选择决定了地址空间的使用, 而是地址空间的选择决定了使用哪个寄存器进行转换。

下图展示了一个典型的48位虚拟地址转换示例,采用4级页表结构,每页大小为4KB:



页表从左到右依次为0级页表到3级页表。

举例说明转换过程:

输入虚拟地址: 0xFFFF FFFF F000

转换步骤如下:

- 1. 使用bit[47:39]作为索引,从页表基址获取下一级页表基址(0x1000)
- 2. 使用bit[38:30]作为索引,从0x1000获取下一级页表基址(0x2000)
- 3. 使用bit[29:21]作为索引,从0x2000获取下一级页表基址(0x3000)
- 4. 使用bit[20:12]作为索引,从0x3000获取物理页地址(0x80000000)
- 5. 最终物理地址为页地址加上偏移量: 0x80000000 + 0x0000 = 0x80000000

输出物理地址: 0x80000000

这个例子展示了4级页表模式下,将虚拟地址0xFFFF FFFF F000映射到物理地址0X80000000的完整过程。每级页表最多包含512个表项,整个映射过程仅占用16KB内存空间,相比单级页表显著减少了内存占用。

### 2.接着分版块对本实验的核心代码mmu.c进行分析:

```
static mmu mmap region s g mem map info[] = {
            .virt
                    = 0x0,
                     = 0x0,
            .phys
            .size
                     = 0x40000000, // 1G size
            .max level = 0x2, // 不应大于3
                     = MMU_ATTR_DEVICE_NGNRNE | MMU_ACCESS_RWX, // 设备
            .attrs
        }, {
21
            .virt = 0x40000000,
            .phys
                     = 0 \times 400000000
            .size = 0x40000000, // 1G size
            .max_level = 0x2, // // 不应大于3
            .attrs
                      = MMU ATTR CACHE SHARE | MMU ACCESS RWX, // 内存
```

这个数组g\_mem\_map\_info定义了虚拟地址到物理地址的映射关系,每个数组元素表示一个内存映射区域,包含以下信息:虚拟起始地址、物理起始地址、映射区域大小、最大页表级别以及内存属性。

这个函数的主要功能是根据g\_mem\_map\_info提供的内存映射信息,计算并构建ARM处理器 MMU所需的TCR(转换控制寄存器)值。该寄存器负责配置内存管理单元的地址转换机制。

根据Armv8架构手册, TCR寄存器各字段功能如下:

| 比特位   | 长度            | 功能说明                 |
|-------|---------------|----------------------|
| IPS   | b001 << 32    | 36位地址空间,支持64GB寻址     |
| TG1   | b10 << 30     | TTBR1_EL1使用4KB页大小    |
| SH1   | b11 << 28     | 页表内存区域设置为内部可共享       |
| ORGN1 | b01 << 26     | 页表内存使用外部可写回缓存策略      |
| IRGN1 | b01 << 24     | 页表内存使用内部可写回缓存策略      |
| EPD1  | b0 << 23      | 启用TTBR1_EL1进行页表遍历    |
| A1    | b1 << 22      | TTBR1_EL1.ASID定义ASID |
| T1SZ  | b011100 << 16 | 虚拟地址空间为36位           |
| TG0   | b00 << 14     | 使用4KB页大小             |
| SH0   | b11 << 12     | 页表内存区域设置为内部可共享       |
| ORGN0 | b01 << 10     | 页表内存使用外部可写回缓存策略      |
| IRGN0 | b01 << 8      | 页表内存使用内部可写回缓存策略      |
| EPD0  | b0 << 7       | 启用TTBR0_EL1进行页表遍历    |
| 0     | b0 << 6       | 保留位                  |
| TOSZ  | b011100 << 0  | 虚拟地址空间为36位           |

第一个函数用于获取页表项类型,第二个函数则根据页表级别返回对应的位移量,用于计算每个页表项所表示的地址范围。

```
static U64 *mmu find pte(U64 addr, U32 level)
         U64 *pte = NULL;
         U64 idx;
110
         U32 i;
111
112
         if (Level < g mmu ctrl.start level) {</pre>
             return NULL;
114
115
116
         pte = (U64 *)g_mmu_ctrl.tlb_addr;
117
         // 从顶级页表开始,直到找到所需level级别的页表项或返回NULL
118
         for (i = g mmu ctrl.start level; i < MMU LEVEL MAX; ++i) {</pre>
119
             // 依据级别i计算页表项在页表中的索引idx
             if (g mmu ctrl.granule == MMU GRANULE 4K) {
121
                 idx = (addr >> mmu level2shift(i)) & 0x1FF;
             } else {
123
124
                 idx = (addr >> mmu level2shift(i)) & 0x1FFF;
             }
```

这个函数的功能是在页表中定位给定地址和级别的页表项地址。

```
| 153 | static U64 *mmu_create_table(void) |
| 154 | { | U32 pt_len; | U64 *new_table = (U64 *)g_mmu_ctrl.tlb_fillptr; |
| 157 | | if (g_mmu_ctrl.granule == MMU_GRANULE_4K) { | pt_len = MAX_PTE_ENTRIES_4K * sizeof(U64); |
| 160 | } else { | pt_len = MAX_PTE_ENTRIES_64K * sizeof(U64); |
| 162 | } |
| 163 | | // 根据页表粒度在页表区域新建一个页表(4k或64K) |
| 165 | g_mmu_ctrl.tlb_fillptr += pt_len; |
| 166 | if (g_mmu_ctrl.tlb_fillptr - g_mmu_ctrl.tlb_addr > g_mmu_ctrl. |
| 168 | return NULL; |
| 169 | }
```

mmu\_creat\_table函数根据指定的页表粒度(4KB或64KB)在页表区域创建新页表。新创建的页表初始状态为空,所有表项均设置为PTE\_TYPE\_FAULT类型,最后返回该页表的起始地址。

```
static S32 mmu add map(mmu mmap region s const *map)
216
217
      {
218
          U64 virt = map->virt;
219
          U64 phys = map->phys;
          U64 max level = map->max level;
220
          U64 start level = g mmu ctrl.start level;
221
          U64 block size = 0;
222
          U64 \text{ map\_size} = 0;
          U32 level;
          U64 *pte = NULL;
225
226
          532 ret;
228
          if (map->max level <= start level) {</pre>
              return -2;
230
231
```

这个函数实现向MMU添加映射的核心功能:通过循环从起始级别开始,为指定地址范围建立映射关系。在每一级别,它首先尝试定位对应的页表项(调用mmu\_find\_pte函数),若查找失败则返回错误。对于找到的页表项,调用mmu\_add\_map\_pte\_process函数进行处理,包括创建下级页表(当前页表项无效且非末级)或直接设置页表项值(末级页表或达到指定级别)。成功添加映射后,更新虚拟地址、物理地址和已映射大小,继续处理剩余部分,直到完成整个映射区域的设置。

这个函数通过嵌入式汇编指令直接操作处理器寄存器,设置TTBR、TCR和MAIR寄存器的值。这些寄存器共同配置处理器的内存管理单元,控制虚拟地址到物理地址的转换过程。

根据Armv8架构手册,MAIR寄存器支持定义8种预设内存属性,可分为memory类型和device 类型。memory类型可配置缓存策略(如write back、write through等),device类型则不可缓存,主要用于外设寄存器访问。

#### MAIR寄存器主要包含三种属性:

• G (Gathering): 是否允许访问合并

• R (Re-ordering): 是否支持访问重排序

• E(Early Write Acknowledgement):是否允许总线提前返回写响应

### 3.启用MMU

```
45  // 启用 MMU
46  BL  mmu_init
47  // 进入 main 函数
48  B  OsEnterMain
49
```

## 三、测试及分析

程序执行结果正常:

```
Jounthinideurch

Queur-system-parch64 - machine virt,gic-version=2 -m 1024M -cpu cortex-a53 -nographic -kernel build/miniEuler -s

Ctr-a h: print help of gemu emulator. ctr-a x: quit emulator.

task 2 run ...

task 1 run ...

task 2 run ...

task 2 run ...

task 2 run ...

task 2 run ...

task 1 run ...
```

# 四、Lab8作业

启用TTBR1,将地址映射到虚拟地址空间的高半部分,使用高地址访问串口,具体修改如下:

1. 在src/bsp目录下的print.c文件中添加宏定义:

```
#define UART_0_REG_BASE (0xffffffff000000000 + 0x090000000)
```

2. 在src/bsp目录下的hwi\_init.c文件中添加宏定义:

```
#define GIC_DIST_BASE (0xffffffff00000000 + 0x08000000)
#define GIC_CPU_BASE (0xffffffff000000000 + 0x08010000)
```

3. 设置虚拟地址高半部分的页表基地址 (Translation Table Base Register 1 (EL1)) (修改 mmu.c 的 mmu\_set\_ttbr\_tcr\_mair 函数)

当前代码中只写入了 TTBR0\_EL1,而 TTBR1\_EL1 的写入被注释掉。应恢复写入 TTBR1\_EL1,例如:

```
OS_EMBED_ASM("msr ttbr1_el1, %0" : : "r"(table) : "memory");
```

4. 设置 TTBR1 区域大小 (TCR\_T1SZ) (修改 mmu.c 的 TCR 配置代码)

函数 mmu\_get\_tcr 目前只设置了 TCR\_T0SZ, 对应映射低地址空间大小。要启用高地址区, 需额外设置 TCR\_T1SZ, 例如:

```
tcr |= ((64 - g_mmu_ctrl.va_bits) << 16); // 相当于
TCR_T1SZ(va_bits)
```

- 这样设置了 TCR\_EL1 寄存器中的 T1SZ 字段,即虚拟地址的高半部分(由 TTBR1\_EL1 处理)使用多少位地址空间。
- T1SZ 表示: 高地址空间使用多少位虚拟地址(由 TTBR1 管理)
- 它的值为 (64 虚拟地址位数), 这是 ARM 架构的规定
- 5. 修改 g mem map info 映射表 (在 mmu.c 顶部)

在现有映射表  $g_mem_map_info$  中新增外设的高地址映射项。例如,在数组末尾添加:

```
C
{
   .virt = 0xffffffff08000000, // 高地址空间 GIC 映射起始
   .phys = 0 \times 08000000,
                             // GIC 物理基地址
                             // 覆盖 0x08000000~0x08100000 范
   .size = 0x00200000,
围 (2MB 对齐)
   .max level = 0x2,
   .attrs = MMU ATTR DEVICE NGNRNE | MMU ACCESS RW, // 设备类
型、可读写
},
{
   .virt = 0xffffffff99000000,
   .phys = 0x090000000, // UART 物理基址
                      // 1MB 对齐
   .size = 0x00100000,
   .max level = 0x2,
   .attrs = MMU_ATTR_DEVICE_NGNRNE | MMU_ACCESS_RW,
}
```

这会在 TTBR1 映射空间内建立从 **0xffffffff08000000** 和 **0xffffffff09000000** 起的虚拟映射,分别对应物理 **0x08000000** (GIC) 和 **0x09000000** (UART)。

MMU\_ATTR\_DEVICE\_NGNRNE 保证设备类型映射无缓存, MMU\_ACCESS\_RW 允许读写。

#### 6. 运行结果:

