# 算术逻辑单元

算术逻辑单元是一种功能较强的组合逻辑 电路,其简称ALU。

(1) ALU 电路



实例: 四位 ALU74181

#### (2) 快速进位链

#### 1) 并行加法器



#### 2) 串行进位链

进位链 传送进位的电路

串行进位链 进位串行传送

以4位全加器为例,每一位的进位表达式为

$$C_0 = d_0 + t_0 C_{-1} = \overline{\overline{d_0} \cdot \overline{t_0 C_{-1}}}$$

$$C_1 = d_1 + t_1 C_0$$

$$C_2 = d_2 + t_2 C_1$$

设与非门的级延迟时间为t,

$$C_3 = d_3 + t_3 C_2$$



4位全加器产生进位的全部时间为8t<sub>v</sub>

n 位全加器产生进位的全部时间为 2nt,

#### 3) 并行进位链 (先行进位, 跳跃进位)

刀位加法器的进位同时产生 以4位加法器为例  $C_0 = d_0 + t_0 C_{-1}$ **当 d<sub>i</sub> t<sub>i</sub> 形成后,只需 2.5t<sub>v</sub>**  $C_1 = d_1 + t_1 C_0 = d_1 + t_1 d_0 + t_1 t_0 C_1$  产生全部进位  $C_2 = d_2 + t_2 C_1 = d_2 + t_2 d_1 + t_2 t_1 d_0 + t_2 t_1 t_0 C_{-1}$  $C_3 = d_3 + t_3 C_2 = d_3 + t_3 d_2 + t_3 t_2 d_1 + t_3 t_2 t_1 d_0 + t_3 t_2 t_1 t_0 C_{-1}$ 设与或非门的延  $C_2$ 迟时间为1.5t<sub>v</sub> >1 &

#### a) 单重分组跳跃进位链

n位全加器分若干小组,小组中的进位同时产生, 小组与小组之间采用串行进位 以n=16为例



#### b) 双重分组跳跃进位链

n 位全加器分若干大组,大组中又包含若干小组。每个大组中小组的最高位进位同时产生。大组与大组之间采用串行进位。

以 n = 32 为例



#### c) 双重分组跳跃进位链 大组进位分析

以第8小组为例

$$C_{3} = d_{3} + t_{3}C_{2} = \underbrace{d_{3} + t_{3}d_{2} + t_{3}t_{2}d_{1} + t_{3}t_{2}t_{1}d_{0}}_{=} + \underbrace{t_{3}t_{2}t_{1}t_{0}C_{-1}}_{=} + \underbrace{t_{3}t_{2}t_{1}t_{0}C_{-1}}_{=}$$

D<sub>8</sub> 小组的本地进位 与外来进位无关

T<sub>8</sub> 小组的传送条件 与外来进位无关 传递外来进位

同理 第7小组 
$$C_7 = D_7 + T_7 C_3$$

第 6 小组 
$$C_{11} = D_6 + T_6 C_7$$

第5小组 
$$C_{15} = D_5 + T_5 C_{11}$$

进一步展开得

$$C_3 = D_8 + T_8 C_{-1}$$

$$C_7 = D_7 + T_7 C_3 = D_7 + T_7 D_8 + T_7 T_8 C_{-1}$$

$$C_{11} = D_6 + T_6 C_7 = D_6 + T_6 D_7 + T_6 T_7 D_8 + T_6 T_7 T_8 C_{-1}$$

$$C_{15} = D_5 + T_5 C_{11} = D_5 + T_5 D_6 + T_5 T_6 D_7 + T_5 T_6 T_7 D_8 + T_5 T_6 T_7 T_8 C_{-1}$$

### d) 双重分组跳跃进位链的 大组 进位线路

#### 以第2大组为例



## e) 双重分组跳跃进位链的 小组 进位线路

以第8小组为例

只产生低3位的进位和本小组的 $D_8T_8$ 



## f) n=16 双重分组跳跃进位链



串行进位链 经32tv 产生 全部进位

单重分组跳跃进位链 经10ty 产生 全部进位

## (7) n=32 双重分组跳跃进位链



当 
$$d_i t_i$$
 形成后 经  $2.5 t_y$  产生  $C_2$ 、 $C_1$ 、 $C_0$ 、 $D_1 \sim D_8$ 、 $T_1 \sim T_8$ 

$$5 t_y$$
 产生  $C_{15}$ 、 $C_{11}$ 、 $C_7$ 、 $C_3$ 

$$7.5 t_y$$
 产生  $C_{18} \sim C_{16}$ 、 $C_{14} \sim C_{12}$ 、 $C_{10} \sim C_8$ 、 $C_6 \sim C_4$ 
 $C_{31}$ 、 $C_{27}$ 、 $C_{23}$ 、 $C_{19}$ 

$$10 t_y$$
 产生  $C_{30} \sim C_{28}$ 、 $C_{26} \sim C_{24}$ 、 $C_{22} \sim C_{20}$ 

图中片内进位是快速的,而片间进位是逐 片传递的,因此形成F<sub>0</sub>~F<sub>15</sub>的时间比较长。



图 4片74181 构成16位ALU

若把16位ALU中的每4位作为一组,用类似四位超前加法器"位间快速进位"的形成方法来实现16位ALU中的"组间快速进位",那么就能得到16位快速ALU,如下图所示:



16位快速ALU