# 数据手册

**Datasheet** 

MM32F003

32 位基于 ARM® Cortex® M0 核心的微控制器

版本: 1.21\_q

# 目录

| 1 | 总介                     |                |                                             | 1          |
|---|------------------------|----------------|---------------------------------------------|------------|
|   | 1.1                    | 概述 .           |                                             | 1          |
|   | 1.2                    | 产品特            | 性                                           | 1          |
| 2 | 规格                     | 说明             |                                             | 3          |
|   | 2.1                    |                | 比                                           | 3          |
|   | 2.2                    |                |                                             |            |
|   |                        | 2.2.1          | ARM 的 Cortex-M0 核心并内嵌闪存和 SRAM               |            |
|   |                        | 2.2.2          | 内置闪存存储器                                     |            |
|   |                        | 2.2.3          | 内置 SRAM                                     | 4          |
|   |                        | 2.2.4          | 嵌套的向量式中断控制器(NVIC)                           | 4          |
|   |                        | 2.2.5          | 外部中断/事件控制器( <b>EXTI</b> )                   | 4          |
|   |                        | 2.2.6          | 时钟和启动                                       | 4          |
|   |                        | 2.2.7          | 供电方案                                        | 4          |
|   |                        | 2.2.8          | 供电监控器                                       | 4          |
|   |                        | 2.2.9          | 电压调压器                                       | 5          |
|   |                        | 2.2.10         | 低功耗模式                                       | 5          |
|   |                        | 2.2.11         | DMA                                         | 5          |
|   |                        | 2.2.12         | 定时器和看门狗                                     | 5          |
|   |                        | 2.2.13         | 通用异步收发器 (UART)                              | 7          |
|   |                        | 2.2.14         | I2C 总线                                      | 8          |
|   |                        | 2.2.15         | 串行外设接口 (SPI)                                | 8          |
|   |                        | 2.2.16         | 通用输入输出接口 (GPIO)                             | 8          |
|   |                        | 2.2.17         | ADC(模拟/数字转换器)                               | 8          |
|   |                        | 2.2.18         | 硬件除法                                        | 8          |
|   |                        | 2.2.19         | 温度传感器                                       | 8          |
|   |                        | 2.2.20         | 串行单线 SWD 调试口 (SW-DP)                        | 8          |
| 3 | 引脚                     | 定义             |                                             | 11         |
| 4 | 左佬:                    | 器映像            |                                             | 16         |
|   |                        |                |                                             | 18         |
| 5 | 电气 <sup>2</sup><br>5.1 |                | 件                                           |            |
|   | 5.1                    |                | ↑↑                                          |            |
|   |                        | 5.1.1<br>5.1.2 | 典型数值                                        |            |
|   |                        | 5.1.2          | 典型曲线                                        |            |
|   |                        | 5.1.4          | 典望曲线 · · · · · · · · · · · · · · · · · · ·  |            |
|   |                        | 5.1.4          | 列脚输入电压                                      |            |
|   |                        | 5.1.6          | <b>切脚制へ电応</b>                               |            |
|   |                        | 5.1.6          | 供电方条                                        |            |
|   | 5.2                    | _              | 电流消耗测重                                      |            |
|   |                        |                | 人砌足徂                                        |            |
|   | J.J                    | 工作余<br>5.3.1   | #                                           |            |
|   |                        | J.J. I         | 咫川上中か日 ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | <b>4</b> I |

|   | 5.3.2    | 上电和掉电时的工作条件   |    |
|---|----------|---------------|----|
|   | 5.3.3    | 内嵌复位和电源控制模块特性 |    |
|   | 5.3.4    | 供电电流特性        |    |
|   | 5.3.5    | 外部时钟源特性       | 25 |
|   | 5.3.6    | 内部时钟源特性       | 27 |
|   | 5.3.7    | 存储器特性         | 28 |
|   | 5.3.8    | EMC 特性        | 29 |
|   | 5.3.9    | 绝对最大值 (电气敏感性) | 30 |
|   | 5.3.10   | I/O 端口特性      | 30 |
|   | 5.3.11   | NRST 引脚特性     | 33 |
|   | 5.3.12   | TIM 定时器特性     | 34 |
|   | 5.3.13   | 通信接口          | 35 |
|   | 5.3.14   | 12 位 ADC 特性   | 39 |
|   | 5.3.15   | 温度传感器特性       | 42 |
| 6 | 封装特性     |               | 43 |
|   | 6.1 封装 C | QFN20         | 43 |
|   | 6.2 封装 T | SSOP20        | 45 |
| 7 | 修改记录     |               | 47 |

# 插图

| 1  | 模块框图                                         | 9  |
|----|----------------------------------------------|----|
| 2  | 时钟树                                          | 10 |
| 3  | QFN20 引脚分布                                   | 11 |
| 4  | TSSOP20 引脚分布                                 | 11 |
| 5  | 引脚的负载条件                                      | 18 |
| 6  | 引脚输入电压                                       | 19 |
| 7  | 供电方案                                         | 19 |
| 8  | 电流消耗测量方案                                     | 20 |
| 9  | 待机模式下的典型电流消耗在 V <sub>DD</sub> = 3.3V 时与温度的对比 | 23 |
| 10 | 停机模式下的典型电流消耗在 V <sub>DD</sub> = 3.3V 时与温度的对比 | 24 |
| 11 | 外部高速时钟源的交流时序图                                | 26 |
| 12 | 使用 8MHz 晶体的典型应用                              | 27 |
| 13 | 输入输出交流特性定义                                   | 33 |
| 14 | 建议的 NRST 引脚保护                                | 34 |
| 15 | <b>I2C</b> 总线交流波形和测量电路 <sup>(1)</sup>        | 36 |
| 16 | SPI 时序图-从模式和 CPHA = 0                        | 37 |
| 17 | SPI 时序图-从模式和 CPHA = 1 <sup>(1)</sup>         | 38 |
| 18 | SPI 时序图-主模式 <sup>(1)</sup>                   | 39 |
| 19 | 使用 ADC 典型的连接图                                | 41 |
| 20 | 供电电源和参考电源去藕线路                                | 42 |
| 21 | QFN20, 20 脚方形扁平无引线封装外形封装图                    | 43 |
| 22 | TSSOP20, 20 脚低剖面长方形扁平封装图                     | 45 |

# 表格

| 1  | 产品功能和外设配置                                                    | 3  |
|----|--------------------------------------------------------------|----|
| 2  | 定时器功能比较                                                      | 6  |
| 3  | 引脚定义                                                         | 12 |
| 4  | 端口功能复用                                                       | 14 |
| 5  | 附加功能                                                         | 15 |
| 6  | 存储器映像                                                        | 16 |
| 7  | 电压特性                                                         | 20 |
| 8  | 电流特性                                                         | 20 |
| 9  | 温度特性                                                         | 21 |
| 10 | 通用工作条件                                                       | 21 |
| 11 | 上电和掉电时的工作条件                                                  | 22 |
| 12 | 内嵌复位和电源控制模块特性                                                | 22 |
| 13 | 停机和待机模式下的典型和最大电流消耗 <sup>(2)</sup>                            | 23 |
| 14 | 运行模式下的典型电流消耗,数据处理代码从内部 Flash 中运行                             | 24 |
| 15 | 睡眠模式下的典型电流消耗,数据处理代码从内部 Flash 或 RAM 中运行                       | 25 |
| 16 | 内置外设的电流消耗 <sup>(1)</sup>                                     | 25 |
| 17 | 高速外部用户时钟特性                                                   | 26 |
| 18 | HSE 2 ~ 24MHz 振荡器特性 <sup>(1)(2)</sup>                        | 26 |
| 19 | HSI 振荡器特性 <sup>(1)(2)</sup>                                  |    |
| 20 | LSI 振荡器特性 <sup>(1)</sup>                                     | 28 |
| 21 | 低功耗模式的唤醒时间                                                   | 28 |
| 22 | 闪存存储器特性                                                      | 29 |
| 23 | 闪存存储器寿命和数据保存期限 <sup>(1)(2)</sup>                             | 29 |
| 24 | EMS 特性                                                       |    |
| 25 | ESD 特性                                                       | 30 |
| 26 | I/O 静态特性                                                     | 31 |
| 27 | 输出电压特性                                                       | 32 |
| 28 | 输入输出交流特性 <sup>(1)</sup>                                      | 32 |
| 29 | NRST 引脚特性                                                    | 33 |
| 30 | TIMx <sup>(1)</sup> 特性                                       | 34 |
| 31 | I2C 接口特性                                                     | 35 |
| 32 | SPI 特性 <sup>(1)</sup>                                        | 36 |
| 33 | ADC 特性                                                       | 39 |
| 34 | f <sub>ADC</sub> =15MHz <sup>(1)</sup> 时的最大 R <sub>AIN</sub> | 40 |
| 35 | ADC 精度 - 局限的测试条件 <sup>(1)(2)</sup>                           | 41 |
| 36 | 温度传感器特性 <sup>(3)(4)</sup>                                    | 42 |
| 37 | QFN20 尺寸说明                                                   | 44 |
| 38 | TSSOP20 尺寸说明                                                 | 45 |
| 39 | 修改记录                                                         | 47 |

# 1 总介

总介

### 1.1 概述

本产品使用高性能的 ARM® Cortex®-M0 为内核的 32 位微控制器,最高工作频率可达 48MHz,内置高速存储器,丰富的增强型 I/O 端口和外设连接到外部总线。本产品包含 1个 12 位的 ADC、1个 16 位通用定时器、1个 32 位通用定时器、3个 16 位基本定时器、1个 16 位高级定时器。还包含标准的通信接口: 1个 I2C 接口、1个 SPI 接口和 1个 UART 接口。

本产品产品系列工作电压为 2.0V ~ 5.5V, 工作温度范围包含-40°C ~ +85°C 常规型和-40°C ~ +105°C 扩展型。多种省电工作模式保证低功耗应用的要求。

本产品提供 QFN20 和 TSSOP20 共 2 种封装形式。

根据不同的封装形式,器件中的外设配置不尽相同。

这些丰富的外设配置,使得本产品微控制器适合于多种应用场合:

- 电机驱动和应用控制
- 医疗和手持设备
- PC 游戏外设和 GPS 平台
- 工业应用: 可编程控制器 (PLC)、变频器、打印机和扫描仪
- 警报系统、视频对讲、和暖气通风空调系统等

## 1.2 产品特性

- 内核与系统
  - 32 位 ARM® Cortex®-M0 处理器内核
  - 最高工作频率可达 48MHz
  - 单指令周期 32 位硬件乘法器
- 存储器
  - 高达 16K 字节的闪存程序存储器
  - 高达 2K 字节的 SRAM
  - Boot loader 支持片内 Flash
- 时钟、复位和电源管理
  - 2.0V~5.5V供电
  - 上电/断电复位 (POR/PDR)、可编程电压监测器 (PVD)
  - 外部 2 ~ 24MHz 高速晶体振荡器
  - 内嵌经出厂调校的 48MHz 高速振荡器
  - 内嵌 40KHz 低速振荡器
- 低功耗

- 睡眠、停机和待机模式
- 1 个 12 位模数转换器, 1µS 转换时间(多达 8 个输入通道)
  - 转换范围: 0 ~ V<sub>DDA</sub>
  - 支持采样时间和分辨率配置
  - 片上温度传感器
  - 片上电压传感器
- 5 通道 DMA 控制器
  - 支持的外设: Timer、UART、I2C、SPI 和 ADC
- 多达 16 个快速 I/O 端口:
  - 所有 I/O 口可以映像到 16 个外部中断
  - 所有端口均可输入输出 5V 信号
- 调试模式
  - 串行单线调试 (SWD)
- 多达 9 个定时器
  - 1 个 16 位 4 通道高级控制定时器,有 4 通道 PWM 输出,以及死区生成和紧急停止功能
  - 1 个 16 位定时器和 1 个 32 位定时器,有高达 4 个输入捕获/输出比较,可用于 IR 控制解码
  - 2 个 16 位定时器,有 1 个输入捕获/输出比较和 1 个 OCN,死区生成,紧急停止,调制器门电路用于 IR 控制
  - 1 个 16 位定时器,有 1 个输入捕获/输出比较
  - 2 个看门狗定时器(独立的和窗口型的)
  - 1 系统时间定时器: 24 位自减型计数器
- 多达 3 个通信接口
  - 1 个 UART 接口
  - 1 个 I2C 接口
  - 1 个 SPI 接口
- 96 位的芯片唯一 ID (UID)
- 采用 QFN20 和 TSSOP20 封装

有关完整的本产品的详细信息,请参考本产品数据手册第2.2节。

| 有关 Cortex®-M0 核心的相关信息,请参考《Cortex®-M0 技术参考手册》。

# 2

# 规格说明

规格说明

# 2.1 器件对比

表 1. 产品功能和外设配置

| 外围          | 接口            | MM32F003NW | MM32F003TW |  |  |
|-------------|---------------|------------|------------|--|--|
| 闪存 -        | K 字节          | 16         |            |  |  |
| SRAM        | - <b>K</b> 字节 | 2          |            |  |  |
| 通用 (16 bit) |               | 1          |            |  |  |
| 定时器         | 通用 (32 bit)   | 1          |            |  |  |
|             | 基本            | 3          |            |  |  |
|             | 高级            | 1          |            |  |  |
|             | UART          | 1          |            |  |  |
| 通讯接口        | I2C           | 1          |            |  |  |
|             | SPI           | 1          |            |  |  |
| GPIO        | 端口数           | 16         |            |  |  |
| 40 A A D O  | 个数            | 1          |            |  |  |
| 12 位 ADC    | 通道数           | 8          |            |  |  |
|             | (channels)    |            |            |  |  |
| CPU         | 频率            | 48 MI      | -lz        |  |  |
| 工作          | 电压            | 2.0V ~ :   | 5.5V       |  |  |
|             | 装             | QFN20      | TSSOP20    |  |  |

# 2.2 概述

### 2.2.1 ARM 的 Cortex-M0 核心并内嵌闪存和 SRAM

ARM®的 Cortex®-M0 处理器是最新一代的嵌入式 ARM 处理器,它为实现 MCU 的需要提供了低成本的平台、缩减的引脚数目、降低的系统功耗,同时提供卓越的计算性能和先进的中断系统响应。

ARM® 的 Cortex®-M0 是 32 位的 RISC 处理器,提供额外的代码效率,在通常 8 和 16 位系统的存储空间上发挥了 ARM 内核的高性能。

本产品拥有内置的 ARM 核心,因此它与所有的 ARM 工具和软件兼容。

### 2.2.2 内置闪存存储器

最大 16K 字节的内置闪存存储器,用于存放程序和数据。

### 2.2.3 内置 SRAM

最大 2K 字节的内置 SRAM。

### 2.2.4 嵌套的向量式中断控制器 (NVIC)

本产品内置嵌套的向量式中断控制器,能够处理多个可屏蔽中断通道(不包括 16 个 Cortex™-M0 的中断线)和 16 个可编程优先级。

- · 紧耦合的 NVIC 能够达到低延迟的中断响应处理
- 中断向量入口地址直接进入内核
- · 紧耦合的 NVIC 接口
- 允许中断的早期处理
- 处理晚到的较高优先级中断
- 支持中断尾部链接功能
- 自动保存处理器状态
- 中断返回时自动恢复, 无需额外指令开销

该模块以最小的中断延迟提供灵活的中断管理功能。

### 2.2.5 外部中断/事件控制器(EXTI)

外部中断/事件控制器包含多个边沿检测器,用于产生中断/事件请求。每个中断线都可以独立地配置它的触发事件(上升沿或下降沿或双边沿),并能够单独地被屏蔽;有一个挂起寄存器维持所有中断请求的状态。EXTI可以检测到脉冲宽度小于内部 APB2 的时钟周期。所有通用 I/O 口连接到 16 个外部中断线。

### 2.2.6 时钟和启动

系统时钟的选择是在启动时进行,复位时内部 48 MHz 的振荡器被选为默认的 CPU 时钟,复位后默认为 6 分频,但是,在分频寄存器中描述下选择 HSI 的时候最小必须设 2 分频。随后可以选择外部的、具失效监控的 2~24 MHz 时钟;当检测到外部时钟失效时,它将被隔离,系统将自动地切换到内部的振荡器,如果使能了中断,软件可以接收到相应的中断。

多个预分频器用于配置 AHB 的频率、高速 APB (APB2 和 APB1) 区域。AHB 和高速 APB 的最高频率是 48MHz。参考图 2的时钟驱动框图。

### 2.2.7 供电方案

- V<sub>DD</sub> = 2.0V ~ 5.5V: V<sub>DD</sub> 引脚为 I/O 引脚和内部调压器供电。
- V<sub>SSA</sub>, V<sub>DDA</sub> = 2.0V ~ 5.5V: 为复位模块和振荡器提供供电。V<sub>DDA</sub> 和 V<sub>SSA</sub> 必须分别连接 到 V<sub>DD</sub> 和 V<sub>SS</sub>。

### 2.2.8 供电监控器

本产品内部集成了上电复位 (POR)/掉电复位 (PDR) 电路,该电路始终处于工作状态,保证系统供电超过 1.8V 时工作; 当  $V_{DD}$  低于设定的阈值 ( $V_{POR/PDR}$ ) 时,置器件于复位状态,而不必使用外部复位电路。

器件中还有一个可编程电压监测器 (PVD),它监视  $V_{DD}/V_{DDA}$  供电并与阈值  $V_{PVD}$  比较,当  $V_{DD}$  低于或高于阈值  $V_{PVD}$  时产生中断,中断处理程序可以发出警告信息或将微控制器转入安全模式。PVD 功能需要通过程序开启。

### 2.2.9 电压调压器

调压器将外部电压转成内部数字逻辑工作的电压,该调压器在复位后始终处于工作状态。

### 2.2.10 低功耗模式

产品支持低功耗模式,可以在要求低功耗、短启动时间和多种唤醒事件之间达到最佳的平衡。

### 睡眠模式

在睡眠模式,只有 CPU 停止,所有外设处于工作状态并可在发生中断/事件时唤醒 CPU。

### 停机模式

在保持 SRAM 和寄存器内容不丢失的情况下,停机模式可以达到最低的电能消耗。在停机模式下,HSI 的振荡器和 HSE 晶体振荡器被关闭。可以通过任一配置成 EXTI 的信号把微控制器从停机模式中唤醒,EXTI 信号可以是 16 个外部 I/O 口之一、PVD 的输出的唤醒信号。

### 待机模式

待机模式可实现系统的最低功耗。该模式是在 CPU 深睡眠模式时关闭电压调节器。内部所有的 1.5V 部分的供电区域被断开。HSI 和 HSE 振荡器也都关闭,可以通过 WKUP 引脚的上升沿、NRST 引脚的外部复位、IWDG 复位唤醒或者看门狗定时器唤醒不复位。SRAM和寄存器的内容将被丢失。

#### 2.2.11 DMA

灵活的 5 路通用 DMA 可以管理存储器到存储器、设备到存储器和存储器到设备的数据传输; DMA 控制器支持环形缓冲区的管理,避免了控制器传输到达缓冲区结尾时所产生的中断。

每个通道都有专门的硬件 DMA 请求逻辑,同时可以由软件触发每个通道; 传输的长度、传输的源地址和目标地址都可以通过软件单独设置。

DMA 可以用于主要的外设:用 UART、I2C、SPI、ADC 和通用/基本/高级控制定时器 TIMx。

### 2.2.12 定时器和看门狗

产品包含 1 个高级定时器、2 个通用定时器、3 个基本定时器。以及 2 个看门狗定时器和 1 个系统嘀嗒定时器。

下表比较了高级控制定时器、通用定时器和基本定时器的功能:

表 2. 定时器功能比较

| 定时器类型          | Timer   | 计数器分辨率 | 计数器类型 | 预分频系数               | DMA 请求生成 | 捕获/比较通道 | 互补输出 |
|----------------|---------|--------|-------|---------------------|----------|---------|------|
|                |         |        | 递增、递  | 1 ~ 65536           |          |         |      |
| 高级             | TIM1    | 16 位   | 减、递   | 之间的任意               | 有        | 4       | 有    |
|                |         |        | 增/递减  | 整数                  |          |         |      |
|                |         |        | 递增、递  | $1 \sim 2^{32} - 1$ |          |         |      |
|                | TIM2    | 32 位   | 减、递   | 之间的任意               | 有        | 4       | 无    |
| 通用             |         |        | 增/递减  | 整数                  |          |         |      |
| .他/11          | TIM3    |        | 递增、递  | 1 ~ 65536           |          |         |      |
|                |         | 16 位   | 减、递   | 之间的任意               | 有        | 4       | 无    |
|                |         |        | 增/递减  | 整数                  |          |         |      |
|                |         |        |       | 1 ~ 65536           |          |         |      |
|                | TIM14   | 16 位   | 递增    | 之间的任意               | 有        | 1       | 无    |
| 基本             |         |        |       | 整数                  |          |         |      |
| <del>坐</del> 个 | TIM16 / |        |       | 1 ~ 65536           |          |         |      |
|                |         | 16 位   | 递增    | 之间的任意               | 有        | 1       | 有    |
|                | TIM17   |        |       | 整数                  |          |         |      |

### 高级控制定时器(TIM1)

高级控制定时器是由 16 位计数器、4 个捕获/比较通道以及三相互补 PWM 发生器组成,它具有带死区插入的互补 PWM 输出,还可以被当成完整的通用定时器。四个独立的通道可以用于:

- 输入捕获
- 输出比较
- 产生 PWM(边缘或中心对齐模式)
- 单脉冲输出

配置为 16 位通用定时器时,它与 TIMx 定时器具有相同的功能。配置为 16 位 PWM 发生器时,它具有全调制能力 (0~100%)。

在调试模式下,计数器可以被冻结,同时 PWM 输出被禁止,从而切断由这些输出所控制的开关。

很多功能都与通用的 TIM 定时器相同,内部结构也相同,因此高级控制定时器可以通过定时器链接功能与 TIM 定时器协同操作,提供同步或事件链接功能。

### 通用定时器 (TIMx)

产品中,内置了多达 2 个可同步运行的通用定时器 (TIM2、TIM3)。定时器有一个 32 位的自动加载递加/递减计数器、一个 16 位的预分频器和 4 个独立的通道,每个通道都可用于输入捕获、输出比较、PWM 和单脉冲模式输出。

### 通用定时器 \_32 位

定时器有一个 32 位的自动加载递加/递减计数器、一个 16 位的预分频器和 4 个独立的通道,每个通道都可用于输入捕获、输出比较、PWM 和单脉冲模式输出。

### 通用定时器 16 位

每个定时器有一个 16 位的自动加载递加/递减计数器、一个 16 位的预分频器和 4 个独立的通道,每个通道都可用于输入捕获、输出比较、PWM 和单脉冲模式输出。

它们还能通过定时器链接功能与高级控制定时器共同工作,提供同步或事件链接功能。在调试模式下,计数器可以被冻结。任一通用定时器都能用于产生 PWM 输出。每个定时器都有独立的 DMA 请求机制。

这些定时器还能够处理增量编码器的信号,也能处理 1~4个霍尔传感器的数字输出。每个定时器都 PWM 输出,或作为简单时间基准。

### 基本定时器

#### **TIM14**

该定时器基于一个 16 位自动重载递增计数器和一个 16 位预分频器。具有一个单通道,用于输入捕获/输出比较,PWM 或单脉冲模式输出。在调试模式下,其计数器可被冻结。

#### **TIM16 / TIM17**

定时器均基于一个 16 位自动重载递增计数器和一个 16 位预分频器。有一个单通道,用于输入捕获/输出比较,PWM 或单脉冲模式输出。有互补输出,带死区生成和独立 DMA 请求生成功能。在调试模式下,定时器处于关闭状态。

### 独立看门狗

独立的看门狗是基于一个 12 位的递减计数器和一个 8 位的预分频器,它由一个内部独立的 40KHz 的振荡器提供时钟;因为这个振荡器独立于主时钟,所以它可运行于停机和待机模式。它可以用在系统发生问题时复位整个系统或作为一个自由定时器为应用程序提供超时管理。通过选项字节可以配置成是软件或硬件启动看门狗。在调试模式下,看门狗被关闭。

### 窗口看门狗

窗口看门狗内有一个7位的递减计数器,并可以设置成自由运行。它可以被当成看门狗用于在发生问题时复位整个系统。它由主时钟驱动,具有早期预警中断功能;在调试模式下,看门狗被关闭。

### 系统时基定时器

这个定时器是专用于实时操作系统,也可当成一个标准的递减计数器。它具有下述特性:

- 24 位的递减计数器
- 自动重加载功能
- 当计数器为 0 时能产生一个可屏蔽系统中断
- 可编程时钟源

### 2.2.13 通用异步收发器 (UART)

UART 接口支持 LIN 主从功能。兼容 ISO7816 智能卡模式。UART 接口支持输出数据长度 可为 5 位、6 位、7 位、8 位、9 位均可配置。

所有 UART 接口都可以使用 DMA 操作。

### 2.2.14 I2C 总线

I2C 总线接口,能够工作于多主模式或从模式,支持标准和快速模式。

I2C 接口支持 7 位或 10 位寻址, 7 位从模式时支持双从地址寻址。

### 2.2.15 串行外设接口 (SPI)

SPI接口,在从或主模式下,可配置成每帧 1~32位。

所有的 SPI 接口都可以使用 DMA 操作。

### 2.2.16 通用输入输出接口 (GPIO)

每个 GPIO 引脚都可以由软件配置成输出 (推挽或开漏)、输入 (带或不带上拉或下拉) 或复用的外设功能端口。多数 GPIO 引脚都与数字或模拟的复用外设共用。所有的 GPIO 引脚都有大电流通过能力。

在需要的情况下,I/O 引脚的外设功能可以通过一个特定的操作锁定,以避免意外的写入I/O 寄存器。

### 2.2.17 ADC(模拟/数字转换器)

产品内嵌 1 个 12 位的模拟/数字转换器 (ADC), ADC 可用多达 8 个外部通道,可以实现单次、单周期和连续扫描转换。在扫描模式下,自动进行已选定的一组模拟输入上的采集值转换。

ADC 可以使用 DMA 操作。

模拟看门狗功能允许非常精准地监视一路或所有选中的通道,当被监视的信号超出预置的阈值时,将产生中断。

由通用定时器 (TIMx) 和高级控制定时器产生的事件,可以分别内部级联到 ADC 的触发,应用程序能使 ADC 转换与时钟同步。

#### 2.2.18 硬件除法

硬件除法单元包括 4 个 32 位数据寄存器,分别为被除数,除数,商和余数,可以做有符号或者无符号的 32 位除法运算。通过硬件除法控制寄存器 USIGN 可以选择是有符号除法还是无符号除法。

每一次写入除数寄存器,会自动触发除法运算,在运算结束后,结果会写入到商和余数寄存器里。如果在结束前读商寄存器、余数寄存器或者状态寄存器,读操作会被暂停,直到结束才返回运算结果。

如果除数为零, 会产生溢出中断标志位。

### 2.2.19 温度传感器

温度传感器产生一个随温度线性变化的电压。温度传感器在内部被连接到 ADC 的输入通道上,用于将传感器的输出转换到数字数值。

### 2.2.20 串行单线 SWD 调试口 (SW-DP)

内嵌 ARM 的两线串行调试端口 (SW-DP)。

### ARM 的 SW-DP 接口允许通过串行线调试工具连接到单片机。



图 1. 模块框图



图 2. 时钟树

# 3 引脚定义

引脚定义



图 3. QFN20 引脚分布



图 4. TSSOP20 引脚分布

注: Vcap 建议不连接

表 3. 引脚定义

| 引脚编码  |         | 可肿丸丸         | (1) <b>(1) (1)</b> | 10 th 75 (2) | - <del>}-</del> }              | 可选品有田本公                                                                   | Ιζ <del>ί Ι</del> πτ∔ <del>Δ</del> Ε |
|-------|---------|--------------|--------------------|--------------|--------------------------------|---------------------------------------------------------------------------|--------------------------------------|
| QFN20 | TSSOP20 |              |                    | 可选的复用功能      | 附加功能                           |                                                                           |                                      |
| 1     | 4       | nRST         | I/O                | FT           | Reset                          | -                                                                         | -                                    |
| 2     | 5       | PD0/OSC_IN   | I/O                | FT           | PD0                            | I2C1_SDA                                                                  | -                                    |
| 3     | 6       | PD1/OSC_OUT  | I/O                | FT PD1       |                                | I2C1_SCL                                                                  | -                                    |
| 4     | 7       | VSSA/VSS     | S                  | -            | ground                         | -                                                                         | -                                    |
| 5     | 8       | VCap         | S                  | -            | 1.5V<br>regulator<br>capacitor | -                                                                         | -                                    |
| 6     | 9       | VDD/VDDA     | S                  | -            | power                          | -                                                                         | -                                    |
| 7     | 10      | PA0-<br>WKUP | I/O                | TC           | PA0                            | TIM2_CH1_ETR/<br>SPI2_NSS/<br>TIM2_CH3                                    | ADC1_VIN[0]                          |
| 8     | 11      | PA4          | I/O                | тс           | PA4                            | TIM1_BKIN /<br>TIM14_CH1 /<br>I2C1_SDA                                    | ADC1_VIN[4                           |
| 9     | 12      | PA5          | I/O                | TC           | PA5                            | TIM2_CH1_ETR / TIM1_ETR / I2C1_SCL / TIM1_CH3N                            | ADC1_VIN[5]                          |
| 10    | 13      | PB0          | I/O                | TC           | PB0                            | TIM3_CH3 / TIM1_CH2N / TIM1_CH1N / TIM1_CH3                               | -                                    |
| 11    | 14      | PB1          | I/O                | TC           | PB1                            | TIM14_CH1 / TIM3_CH4 / TIM1_CH3N / TIM1_CH4 / TIM1_CH2N / MCO/ TIM1_CH2 / | ADC1_VIN[9]                          |

| 12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 引脚编码  |         | 可阳石粉 | 类型 <sup>(1)</sup> <b>I/O</b> 电平 <sup>(2)</sup> |           | <b>→</b> 74.66 | 可类的有用科色      | 附加功能         |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|---------|------|------------------------------------------------|-----------|----------------|--------------|--------------|-------------|------------|------|------------|-------------|-----|-----|-----|-----|-----|-----|-----|-----|------------|--------------|-----|-----|-----|-----|-----|--|--|-----|-----|--|-----|-----|------------|----------------------|
| 12   15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | QFN20 | TSSOP20 | 引脚名称 | 英堡(1)                                          | 1/0 电干(=) | 主功能            | 可选的复用功能      | 附加均能         |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | SPI2_SCK /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | SPI2_MISO /  |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 12 15 PB13 I/O FT PB13 SPI2_MOSI/                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |       |         |      |                                                |           |                | TIM1_CH1N /  |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| SPIZ_MOSI/   IZC1_SCL /   TIM1_CH3N /   TIM2_CH1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 10    | 15      | DD12 | 1/0                                            | СТ        | DD12           | SPI2_NSS /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM1_CH3N / TIM2_CH1   SPI2_MISO / SPI2_SCK / SPI2_SCK / SPI2_NISO / SPI2_NISO / TIM1_CH3 / TIM1_CH3 / TIM1_CH1   SWDIO / SPI2_MISO / MISO / SPI2_MISO / TIM1_CH1   SWDIO / SPI2_MISO / TIM1_CH2 / TIM1_BKIN    15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 12    | 15      | FBIS | 1/0                                            | FI        | FDIS           | SPI2_MOSI /  | -            |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM2_CH1   SPI2_MISO / SPI2_MISO / SPI2_MOSI / TIM1_CH2N / SPI2_SCK / SPI2_NSS / I2C1_SDA / TIM1_CH3 / TIM1_CH1   SWDIO / SPI2_MISO / SP   |       |         |      |                                                |           |                | I2C1_SCL /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | TIM1_CH3N /  |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | TIM2_CH1     |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | SPI2_MISO /  |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 13                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | SPI2_MOSI /  |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 13 16 PB14 I/O FT PB14 SPI2_NSS / I2C1_SDA / TIM1_CH3 / TIM1_CH3 / TIM1_CH1 SWDIO / SPI2_MISO / SPI2_MISO / TIM1_CH2 / TIM2_CH3 / TIM2_CH3 / TIM2_CH3 / TIM1_CH1 / TIM2_CH1 / TIM2_CH1 / TIM2_CH1 / TIM2_CH1 / TIM1_CH2 / TIM1_CH2 / TIM1_CH2 / TIM1_CH2 / TIM1_CH2 / TIM1_CH2 / TIM2_CH2 / TIM2_CH1 / TI |       |         |      |                                                |           |                |              |              |             |            |      |            | TIM1_CH2N / |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| SPI2_NSS /   I2C1_SDA /   TIM1_CH3 /   TIM1_CH1   SWDIO /   SPI2_MISO /   SPI2_MISO /   SPI2_MISO /   SPI2_MISO /   TIM1_CH2 /   TIM1_BKIN     SWDCLK /   UART2_TX                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 40    | 40      | DD44 | 1/0                                            |           | DD44           | SPI2_SCK /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM1_CH3 / TIM1_CH1  SWDIO / SPI2_MISO / SPI2_MISO / SPI2_MISO / SPI2_MISO / TIM1_CH2 / TIM1_CH2 / TIM1_EBKIN  15 18 PA14 I/O FT PA14 SWDCLK / UART2_TX  16 19 PB3 I/O TC PB3 TIM2_CH3 / TIM2_CH3 / TIM2_CH1 / TIM2_CH1  17 20 PB4 I/O TC PB4 TIM2_CH1 / TIM1_CH2 / TIM2_CH2 / TIM2_CH2 / TIM2_CH2 / TIM2_CH2 / TIM2_CH2 / TIM2_CH1 / TIM1_CH2 / TIM1_CH2 / TIM1_CH2 / TIM1_CH2 / TIM2_CH2  18 1 PB6 I/O FT PB6 TIM16_CH1N / - TIM16_CH1N / - TIM16_CH1N / TIM16_CH1N / - TIM16_CH1 / TIM16_CH1N / - TIM16_CH1 / TIM16_CH1N / - TIM16_CH1 / TIM16_CH1  | 13    | 10      | PB14 | 1/0                                            | FI        | FI             | FI           | ГІ           | PB14        | SPI2_NSS / | -    |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM1_CH1   SWDIO / SPI2_MISO / SPI2_MISO / SPI2_MISO / SPI2_MISO / TIM1_CH2 / TIM1_CH2 / TIM1_CH2 / TIM1_EKIN                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |       |         |      |                                                |           |                | I2C1_SDA /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                |              |              |             |            |      | TIM1_CH3 / |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | TIM1_CH1     |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 14 17 PA13 I/O FT PA13 MCO / - TIM1_CH2 / TIM1_CH2 / TIM1_BKIN  15 18 PA14 I/O FT PA14 SWDCLK / UART2_TX - TIM2_CH2 / TIM2_CH3 / TIM2_CH3 / TIM2_CH3 / TIM2_CH1 / TIM2_CH1 / TIM2_CH1 / TIM2_CH1 / TIM2_CH1 / TIM2_CH1 / TIM2_CH2 / TIM2_CH1 / TIM |       |         |      |                                                |           |                | SWDIO /      |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM1_CH2 / TIM1_BKIN     15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |       |         |      |                                                | FT        | FT             | FT           |              | SPI2_MISO / |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM1_BKIN  15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 14    | 17      | PA13 | I/O                                            |           |                |              | FT           | FT          | FT         | PA13 | MCO/       | -           |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 15 18 PA14 I/O FT PA14 SWDCLK / UART2_TX  16 19 PB3 I/O TC PB3 TIM2_CH2 / TIM2_CH3 / TIM1_CH1 / TIM2_CH1  17 20 PB4 I/O TC PB4 TIM1_CH2 / TIM2_CH2  18 1 PB6 I/O FT PB6 TIM1_CH1 / TIM1_CH2 / TIM2_CH2  18 1 PB6 I/O FT PB6 TIM16_CH1 / TIM1_CH2 / TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1 / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |       |         |      |                                                |           |                | TIM1_CH2 /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | TIM1_BKIN    |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 4.5   | 40      | DA44 | 1/0                                            | ЕТ        | DA44           | SWDCLK /     |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 15    | 18      | PA14 | 1/0                                            | FI        | PA14           | UART2_TX     | -            |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 16                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |       |         |      |                                                |           |                | TIM2_CH2 /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM1_CH1 / TIM2_CH1  TIM3_CH1 / TIM17_BKIN / TIM1_CH2 / TIM1_CH2 / TIM2_CH2  18 1 PB6 I/O FT PB6 TIM16_CH1N / TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 40    | 40      | DDO  | I/O                                            | I/O       | I/O            | I/O          | I/O          | I/O         | I/O        | I/O  | I/O        | I/O         | I/O | I/O | I/O | I/O | I/O | I/O | 1/0 |     |            | 1/0          | 1/0 | 1/0 | 1/0 | 1/0 | 1/0 |  |  | 1/0 | 1/0 |  | то. | DDO | TIM2_CH3 / | A D.O.4 . V/IN/14.01 |
| 17 20 PB4 I/O TC PB4 TIM3_CH1 / TIM17_BKIN / TIM1_CH2 / TIM2_CH2  18 1 PB6 I/O FT PB6 TIM16_CH1N / - TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 16    | 19      | PB3  |                                                |           |                |              |              |             |            |      |            |             |     |     |     |     |     |     | 10  | PB3 | TIM1_CH1 / | ADC1_VIN[10] |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 17 20 PB4 I/O TC PB4 TIM17_BKIN / TIM1_CH2 / TIM2_CH2  18 1 PB6 I/O FT PB6 TIM16_CH1N / TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |       |         |      |                                                |           |                | TIM2_CH1     |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 17 20 PB4 I/O TC PB4 TIM1_CH2 / ADC1_VIN[11]  18 1 PB6 I/O FT PB6 TIM16_CH1N / - TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |       |         |      |                                                |           |                | TIM3_CH1 /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| TIM1_CH2 / TIM2_CH2  18 1 PB6 I/O FT PB6 TIM16_CH1N / TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 47    | 00      | DD4  | 1/0                                            | то.       | DD 4           | TIM17_BKIN / | ADOA MAKAAI  |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 18 1 PB6 I/O FT PB6 TIM16_CH1N / - TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 17    | 20      | PB4  | 1/0                                            | 10        | , PB4          | TIM1_CH2 /   | ADC1_VIN[11] |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 18 1 PB6 I/O FT PB6 TIM16_CH1N / - TIM2_CH1  19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |       |         |      |                                                |           |                | TIM2_CH2     |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |       |         |      |                                                |           |                | I2C1_SCL /   |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 18    | 1       | PB6  | I/O                                            | FT        | PB6            | TIM16_CH1N / | -            |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |       |         |      |                                                |           |                | TIM2_CH1     |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
| 19 2 PB7 I/O TC PB7 TIM17_CH1N / ADC1_VIN[12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |       |         |      |                                                |           |                |              |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 19    | 2       | PB7  | I/O                                            | TC        | PB7            |              | ADC1_VIN[12] |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |       |         |      |                                                |           |                | UART2_TX     |              |             |            |      |            |             |     |     |     |     |     |     |     |     |            |              |     |     |     |     |     |  |  |     |     |  |     |     |            |                      |

| 引脚    | 编码      | 引脚名称 | <b>类型</b> (1)  | I/O 电平 <sup>(2)</sup> | 主功能 | 可选的复用功能     | 附加功能        |
|-------|---------|------|----------------|-----------------------|-----|-------------|-------------|
| QFN20 | TSSOP20 | 引牌名称 | <b>关</b> 望 \ / | 1/0 电十〇               | 土切肥 | 可匹的复用功能     | 門加切形        |
|       |         |      |                |                       |     | TIM3_CH1 /  |             |
|       |         |      |                |                       |     | TIM1_BKIN / |             |
| 20    | 3       | PA6  | I/O            | тс                    | PA6 | UART2_RX /  | ADC1 VINIGI |
| 20    | 3       | PAO  | 1/0            | 10                    | FAU | TIM1_ETR /  | ADC1_VIN[6] |
|       |         |      |                |                       |     | TIM16_CH1 / |             |
|       |         |      |                |                       |     | TIM1_CH3    |             |

- 1. I = 输入, O = 输出, S = 电源, HiZ = 高阻
- 2. FT: 容忍 5V, 可输入 VDD 和 5V 之间的信号 TC: 标准 IO, 输入信号不超过 VDD 电压

表 4. 端口功能复用

| Pin  |               |           |                  |               |               |                |               |               |
|------|---------------|-----------|------------------|---------------|---------------|----------------|---------------|---------------|
| Name | AF0           | AF1       | AF2              | AF3           | AF4           | AF5            | AF6           | AF7           |
| PA0  | -             | -         | TIM2_CH1<br>_ETR | SPI2_NSS      | TIM2_CH3      | -              | -             | -             |
| PA4  | -             | -         | -                | TIM1_BKIN     | TIM14_<br>CH1 | I2C1_SDA       | -             | -             |
| PA5  | -             | -         | TIM2_CH1_<br>ETR | TIM1_ETR      | -             | I2C1_SCL       | TIM1_<br>CH3N | -             |
| PA6  | -             | TIM3_CH1  | TIM1_BKIN        | UART2_RX      | TIM1_<br>ETR  | TIM16_CH1      | TIM1_<br>CH3  | -             |
| PA13 | SWDIO         | -         | -                | -             | SPI2_<br>MISO | MCO            | TIM1_<br>CH2  | TIM1_<br>BKIN |
| PA14 | SWDCLK        | UART2_TX  | -                | -             | -             | -              | -             | -             |
| PB0  | -             | TIM3_CH3  | TIM1_<br>CH2N    | TIM1_<br>CH1N | TIM1_CH3      | -              | -             | -             |
| PB1  | TIM14_<br>CH1 | TIM3_CH4  | TIM1_<br>CH3N    | TIM1_CH4      | TIM1_<br>CH2N | MCO            | TIM1_CH2      | TIM1_<br>CH1N |
| PB3  | -             | -         | TIM2_<br>CH2     | -             | TIM2_CH3      | -              | TIM1_CH1      | TIM2_CH1      |
| PB4  | -             | TIM3_CH1  | -                | -             | -             | TIM17_<br>BKIN | TIM1_CH2      | TIM2_CH2      |
| PB6  | -             | I2C1_SCL  | TIM16_<br>CH1N   | -             | TIM2_CH1      | -              | -             | -             |
| PB7  | -             | I2C1_SDA  | TIM17_<br>CH1N   | -             | UART2_TX      | -              | -             | -             |
| PB13 | SPI2_SCK      | SPI2_MISO | TIM1_<br>CH1N    | SPI2_NSS      | SPI2_MOSI     | I2C1_SCL       | TIM1_<br>CH3N | TIM2_CH1      |

| Pin  | AF0       | AF1       | AF2           | AF3      | AF4      | AF5      | AF6      | AF7         |
|------|-----------|-----------|---------------|----------|----------|----------|----------|-------------|
| Name |           | AFI       | AF2           | AF3      | AF4      | AFJ      | AFO      | Ar <i>i</i> |
| PB14 | SPI2_MISO | SPI2_MOSI | TIM1_<br>CH2N | SPI2_SCK | SPI2_NSS | I2C1_SDA | TIM1_CH3 | TIM1_CH1    |
| PD0  | -         | I2C1_SDA  | -             | -        | -        | -        | -        | -           |
| PD1  | -         | I2C1_SCL  | -             | -        | -        | -        | -        | -           |

表 5. 附加功能

| Additional Functions |
|----------------------|
| ADC1_VIN[0]          |
| ADC1_VIN[4]          |
| ADC1_VIN[5]          |
| ADC1_VIN[6]          |
| ADC1_VIN[9]          |
| ADC1_VIN[10]         |
| ADC1_VIN[11]         |
| ADC1_VIN[12]         |
|                      |

# 4

# 存储器映像

存储器映像

表 6. 存储器映像

| 总线      | 编址范围                      | 大小           | 外设                                   | 备注 |
|---------|---------------------------|--------------|--------------------------------------|----|
|         | 0x0000 0000 - 0x0000 3FFF | 16 KB        | 主闪存存储器,系统存储器<br>或是 SRAM 有赖于 BOOT 的配置 |    |
| _       | 0x0000 4000 - 0x07FF FFFF | ~ 128 MB     | 双定 SRAM 有颗丁 BOOT 的配直 Reserved        |    |
|         | 0x0800 0000 - 0x0800 3FFF | 16 KB        | Main Flash memory                    |    |
|         | 0x0802 0000 - 0x1FFD FFFF | ~ 256 MB     | Reserved                             |    |
|         | 0x1FFE 0000 - 0x1FFE 01FF | 0.5 KB       | Reserved                             |    |
| Flash _ | 0x1FFE 0200 - 0x1FFE 0FFF | 3 KB         | Reserved                             |    |
|         | 0x1FFE 1000 - 0x1FFE 1BFF | 3 KB         | Reserved                             |    |
|         | 0x1FFE 1C00 - 0x1FFF F3FF | ~ 256 MB     | Reserved                             |    |
|         | 0x1FFF F400 - 0x1FFF F7FF | 230 MB  1 KB | System memory                        |    |
|         | 0x1FFF F800 - 0x1FFF F80F | 16 B         | Option bytes                         |    |
|         | 0x1FFF F810 - 0x1FFF FFFF | ~ 2 KB       | Reserved                             |    |
|         | 0x2000 0000 - 0x2000 07FF | 2 KB         | SRAM                                 |    |
| SRAM -  | 0x2000 0800 - 0x2FFF FFFF | ~ 512 MB     | Reserved                             |    |
|         | 0x4000 0000 - 0x2111 1111 | 1 KB         | TIM2                                 |    |
|         | 0x4000 0000 - 0x4000 03FF | 1 KB         | TIM3                                 |    |
|         | 0x4000 0400 0x4000 0711   | 8 KB         | Reserved                             |    |
|         | 0x4000 2800 - 0x4000 2BFF | 1 KB         | Reserved                             |    |
|         | 0x4000 2C00 - 0x4000 2FFF | 1 KB         | WWDG                                 |    |
|         | 0x4000 3000 - 0x4000 33FF | 1 KB         | IWDG                                 |    |
|         | 0x4000 3400 - 0x4000 37FF | 1 KB         | Reserved                             |    |
|         | 0x4000 3800 - 0x4000 3BFF | 1 KB         | SPI2                                 |    |
| APB1    | 0x4000 4000 - 0x4000 43FF | 1 KB         | Reserved                             |    |
| _       | 0x4000 4400 - 0x4000 47FF | 1 KB         | UART2                                |    |
|         | 0x4000 4800 - 0x4000 4BFF | 3 KB         | Reserved                             |    |
|         | 0x4000 5400 - 0x4000 57FF | 1 KB         | I2C1                                 |    |
| -       | 0x4000 5800 - 0x4000 5BFF | 1 KB         | Reserved                             |    |
|         | 0x4000 5C00 - 0x4000 5FFF | 1 KB         | Reserved                             |    |
|         | 0x4000 6000 - 0x4000 63FF | 1 KB         | Reserved                             |    |
|         | 0x4000 6400 - 0x4000 67FF | 1 KB         | Reserved                             |    |
|         | 0x4000 6800 - 0x4000 6BFF | 1 KB         | Reserved                             |    |

| 总线   | 编址范围                      | 大小       | 外设       | 备注 |
|------|---------------------------|----------|----------|----|
|      | 0x4000 6C00 - 0x4000 6FFF | 1 KB     | Reserved |    |
| APB1 | 0x4000 7000 - 0x4000 73FF | 1 KB     | PWR      |    |
|      | 0x4000 7400 - 0x4000 FFFF | 35 KB    | Reserved |    |
|      | 0x4001 0000 - 0x4001 03FF | 1 KB     | SYSCFG   |    |
|      | 0x4001 0400 - 0x4001 07FF | 1 KB     | EXTI     |    |
|      | 0x4001 0800 - 0x4001 23FF | 7 KB     | Reserved |    |
|      | 0x4001 2400 - 0x4001 27FF | 1 KB     | ADC1     |    |
|      | 0x4001 2800 - 0x4001 2BFF | 1 KB     | Reserved |    |
|      | 0x4001 2C00 - 0x4001 2FFF | 1 KB     | TIM1     |    |
| APB2 | 0x4001 3800 - 0x4001 3BFF | 1 KB     | Reserved |    |
|      | 0x4001 3000 - 0x4001 33FF | 1 KB     | Reserved |    |
|      | 0x4001 3400 - 0x4001 37FF | 1 KB     | DBGMCU   |    |
|      | 0x4001 3C00 - 0x4001 3FFF | 1 KB     | Reserved |    |
|      | 0x4001 4000 - 0x4001 43FF | 1 KB     | TIM14    |    |
|      | 0x4001 4400 - 0x4001 47FF | 1 KB     | TIM16    |    |
|      | 0x4001 4800 - 0x4001 4BFF | 1 KB     | TIM17    |    |
|      | 0x4001 4C00 - 0x4001 63FF | 7 KB     | Reserved |    |
|      | 0x4001 6400 - 0x4001 67FF | 1 KB     | Reserved |    |
|      | 0x4001 6800 - 0x4001 7FFF | 6 KB     | Reserved |    |
|      | 0x4002 0000 - 0x4002 03FF | 1 KB     | DMA      |    |
|      | 0x4002 0400 - 0x4002 0FFF | 3 KB     | Reserved |    |
|      | 0x4002 1000 - 0x4002 13FF | 1 KB     | RCC      |    |
|      | 0x4002 1400 - 0x4002 1FFF | 3 KB     | Reserved |    |
|      | 0x4002 2000 - 0x4002 23FF | 1 KB     | Flash 接口 |    |
|      | 0x4002 2400 - 0x4002 2FFF | 3 KB     | Reserved |    |
|      | 0x4002 3000 - 0x4002 33FF | 1 KB     | CRC      |    |
| AHB  | 0x4002 3400 - 0x4002 5FFF | 11 KB    | Reserved |    |
|      | 0x4002 6000 - 0x4002 63FF | 1 KB     | Reserved |    |
|      | 0x4002 6400 - 0x47FF FFFF | ~ 128 MB | Reserved |    |
|      | 0x4800 0000 - 0x4800 03FF | 1 KB     | GPIOA    |    |
|      | 0x4800 0400 - 0x4800 07FF | 1 KB     | GPIOB    |    |
|      | 0x4800 0800 - 0x4800 0BFF | 1 KB     | GPIOC    |    |
|      | 0x4800 0C00 - 0x4800 0FFF | 1 KB     | GPIOD    |    |
|      | 0x4800 1000 - 0x5FFF FFFF | ~ 384 MB | Reserved |    |

# 5

# 电气特性

电气特性

# 5.1 测试条件

除非特别说明,所有电压都以 Vss 为基准。

# 5.1.1 最小和最大值

除非特别说明,最小和最大数值是在环境温度  $T_A = 25^{\circ}C$ , $V_{DD} = 3.3V$  下执行的测试。

### 5.1.2 典型数值

除非特别说明,典型数据是基于  $T_A = 25^{\circ}C$  和  $V_{DD} = 3.3V$ 。这些数据仅用于设计指导而未经测试。

### 5.1.3 典型曲线

除非特别说明,典型曲线仅用于设计指导而未经测试。

### 5.1.4 负载电容

测量引脚参数时的负载条件示于下图。



图 5. 引脚的负载条件

### 5.1.5 引脚输入电压

引脚上输入电压的测量方式示于下图。



图 6. 引脚输入电压

### 5.1.6 供电方案

供电设计方案示于下图。



图 7. 供电方案

# 5.1.7 电流消耗测量

引脚上电流消耗的测量方式示于下图。



图 8. 电流消耗测量方案

# 5.2 绝对最大额定值

加在器件上的载荷如果超过"绝对组最大额定值"列表 (表 7、表 8、表 9) 中给出的值,可能会导致器件永久性地损坏。这里只是给出能承受的最大载荷,并不意味在此条件下器件的功能性操作无误。器件长期工作在最大值条件下会影响器件的可靠性。

表 7. 电压特性

| 符号                                | 描述                                                                  | 最小值                   | 最大值 | 单位       |
|-----------------------------------|---------------------------------------------------------------------|-----------------------|-----|----------|
| V <sub>DD</sub> - V <sub>SS</sub> | 外部主供电电压 (包含 V <sub>DDA</sub> 和<br>V <sub>SSA</sub> ) <sup>(1)</sup> | - 0.3                 | 5.5 | V        |
| V <sub>IN</sub>                   | 在5V容忍的引脚上的输入电压(2)                                                   | V <sub>SS</sub> - 0.3 | 5.5 | <b>v</b> |
|                                   | 在其它引脚上的输入电压(2)                                                      | V <sub>SS</sub> - 0.3 | 5.5 |          |
| $  \vartriangle V_{DDx}  $        | 不同供电引脚之间的电压差                                                        |                       | 50  | mV       |
| $ V_{\rm SSx} - V_{\rm SS} $      | 不同接地引脚之间的电压差                                                        |                       | 50  | IIIV     |

- 1. 所有的电源 (V<sub>DD</sub>, V<sub>DDA</sub>) 和地 (V<sub>SS</sub>, V<sub>SSA</sub>) 引脚必须始终连接到外部允许范围内的供电系统上。
- 2. 必须始终遵循 V<sub>IN</sub> 的最大值。有关允许的最大注入电流值的信息,请参见下表。

表 8. 电流特性

| 符号                                 | 描述                                                                 |     | <br>单位 |
|------------------------------------|--------------------------------------------------------------------|-----|--------|
| I <sub>VDD</sub>                   | 经过 V <sub>DD</sub> /V <sub>DDA</sub> 电源线的总电流 (供应电流) <sup>(1)</sup> | 120 |        |
| I <sub>VSS</sub>                   | 经过 V <sub>SS</sub> 地线的总电流 (流出电流) <sup>(1)</sup>                    | 120 | mA     |
|                                    | 任意 I/O 和控制引脚上的输出灌电流                                                |     | IIIA   |
| I <sub>IO</sub>                    | 任意 I/O 和控制引脚上的输出电流                                                 | -18 |        |
| I <sub>INJ(PIN)</sub> (2)(3)       | NRST 引脚的注入电流                                                       |     | mA     |
| I <sub>INJ(PIN)</sub> (2)(3)       | HSE 的 OSC_IN 引脚和 LSE 的 OSC_IN 引脚的注入电流                              |     | mA     |
| I <sub>INJ(PIN)</sub> (2)(3)       | 其他引脚的注入电流 (4)                                                      |     | mA     |
| $\Sigma I_{\text{INJ(PIN)}}^{(2)}$ | 所有 I/O 和控制引脚上的总注入电流 <sup>(5)</sup>                                 |     | mA     |

- 1. 在允许的范围内,所有主电源 (V<sub>DD</sub>、V<sub>DDA</sub>) 和接地 (V<sub>SS</sub>、V<sub>SSA</sub>) 引脚必须始终连接到外部电源。
- 2. 此电流消耗必须正确分布至所有 I/O 和控制引脚。总输出电流一定不能在参考高引脚数 LQFP 封装的两个连续电源引脚间灌/拉。
- 3. 反向注入电流会干扰器件的模拟性能。
- 4. 当 V<sub>IN</sub> > V<sub>DDA</sub> 时,会产生正向注入电流;当 V<sub>IN</sub> < V<sub>SS</sub> 时,会产生反向注入电流。不得超出 I<sub>INJ(PIN)</sub>。
- 5. 当多个输入同时存在注入电流时, $\Sigma I_{INJ(PIN)}$  的最大值等于正向注入电流和反向注入电流(瞬时值)的绝对值之和。

表 9. 温度特性

| 符号               | 描述     | 最大值          | 单位 |
|------------------|--------|--------------|----|
| T <sub>STG</sub> | 储存温度范围 | - 45 ~ + 150 | °C |
| T <sub>J</sub>   | 最大结温度  | 125          | °C |

### 5.3 工作条件

### 5.3.1 通用工作条件

表 10. 通用工作条件

| 符号                 | 参数                                        | 条件                   | 最小值 | 最大值               | 単位  |
|--------------------|-------------------------------------------|----------------------|-----|-------------------|-----|
| f <sub>HCLK</sub>  | 内部 AHB 时钟频率                               |                      | 0   | 48                |     |
| f <sub>PCLK1</sub> | 内部 APB1 时钟频率                              |                      | 0   | f <sub>HCLK</sub> | MHz |
| f <sub>PCLK2</sub> | 内部 APB2 时钟频率                              |                      | 0   | f <sub>HCLK</sub> |     |
| $V_{DD}$           | 标准工作电压                                    |                      | 2.0 | 5.5               | V   |
|                    | 模拟部分工作电压                                  |                      | 2.0 | 5.5               | V   |
| $V_{DDA}^{(1)}$    | (未使用 ADC)                                 | 必须与 <b>V</b> DD 相同   |     |                   |     |
| V DDA ` ´          | 模拟部分工作电压                                  | ②N→ VDD 4日円          |     |                   | •   |
|                    | (使用 ADC)                                  |                      | 2.5 | 5.5               |     |
| т                  | 环接进度 <b>T −05</b> 0 <b>C</b> (2)          | 最大功率耗散               | -40 | 85                | °C  |
| $T_A$              | 环境温度: T <sub>A</sub> =85°C <sup>(2)</sup> | 低功率耗散 <sup>(3)</sup> | -40 | 105               |     |

- 1. 建议使用相同的电源为  $V_{DD}$  和  $V_{DDA}$  供电,在上电和正常操作期间, $V_{DD}$  和  $V_{DDA}$  之间 最多允许有 300 mV 的差别。
- 2. 如果  $T_A$  较低,只要  $T_J$  不超过  $T_{Jmax}$  (参见节 5.1),则允许更高的  $P_D$  数值。
- 3. 在较低的功率耗散的状态下,只要  $T_J$  不超过  $T_{Jmax}$  (参见节 5.1), $T_A$  可以扩展到这个范围。

### 5.3.2 上电和掉电时的工作条件

下表中给出的参数是在一般的工作条件下测试得出。

表 11. 上电和掉电时的工作条件

| 符号               | 参数                    | 条件                    | 最小值 | 最大值 | 単位   |
|------------------|-----------------------|-----------------------|-----|-----|------|
| t <sub>VDD</sub> | V <sub>VDD</sub> 上升速率 | T <sub>A</sub> = 27°C | 300 | 000 | μS/V |
|                  | V <sub>VDD</sub> 下降速率 |                       | 300 | ∞   |      |

# 5.3.3 内嵌复位和电源控制模块特性

下表中给出的参数是依据表 10列出的环境温度下和 V<sub>DD</sub> 供电电压下测试得出。

表 12. 内嵌复位和电源控制模块特性

| 符号                                  | 参数     | 条件                  | 最小值                 | 典型值  | 最大值  | 单位 |
|-------------------------------------|--------|---------------------|---------------------|------|------|----|
|                                     |        | PLS[3: 0]=0000(上升沿) |                     | 1.82 |      | V  |
|                                     |        | PLS[3: 0]=0000(下降沿) |                     | 1.71 |      | V  |
|                                     |        | PLS[3: 0]=0001(上升沿) |                     | 2.12 |      | V  |
|                                     |        | PLS[3: 0]=0001(下降沿) |                     | 2.00 |      | V  |
|                                     |        | PLS[3: 0]=0010(上升沿) |                     | 2.41 |      | V  |
|                                     |        | PLS[3: 0]=0010(下降沿) |                     | 2.30 |      | V  |
|                                     |        | PLS[3: 0]=0011(上升沿) |                     | 2.71 |      | V  |
|                                     |        | PLS[3: 0]=0011(下降沿) |                     | 2.60 |      | V  |
|                                     |        | PLS[3: 0]=0100(上升沿) |                     | 3.01 |      | V  |
|                                     | 可编程的电压 | PLS[3: 0]=0100(下降沿) |                     | 2.90 |      | V  |
|                                     | 也      | PLS[3: 0]=0101(上升沿) |                     | 3.31 |      | V  |
| $V_{PVD}$                           |        | PLS[3: 0]=0101(下降沿) |                     | 3.19 |      | V  |
|                                     |        | PLS[3: 0]=0110(上升沿) |                     | 3.61 |      | V  |
|                                     |        | PLS[3: 0]=0110(下降沿) |                     | 3.49 |      | V  |
|                                     |        | PLS[3: 0]=0111(上升沿) |                     | 3.91 |      | V  |
|                                     |        | PLS[3: 0]=0111(下降沿) |                     | 3.79 |      | V  |
|                                     |        | PLS[3: 0]=1000(上升沿) |                     | 4.21 |      | V  |
|                                     |        | PLS[3: 0]=1000(下降沿) |                     | 4.09 |      | V  |
|                                     |        | PLS[3: 0]=1001(上升沿) |                     | 4.51 |      | V  |
|                                     |        | PLS[3: 0]=1001(下降沿) |                     | 4.39 |      | V  |
|                                     |        | PLS[3: 0]=1010(上升沿) |                     | 4.81 |      | V  |
|                                     |        | PLS[3: 0]=1010(下降沿) |                     | 4.69 |      | V  |
| V <sub>PVDhyst</sub> <sup>(2)</sup> | PVD 迟滞 |                     |                     | 110  |      | mV |
| V                                   | 上电/掉电复 | 下降沿                 | 1.63 <sup>(1)</sup> | 1.66 | 1.68 | V  |
| $V_{POR/PDR}$                       | 位阈值    | 上升沿                 |                     | 1.75 |      | V  |
| V <sub>PDRhys</sub> <sup>(2)</sup>  | PDR 迟滞 |                     |                     | 90.9 |      | mV |
| RSTTEMPO <sup>(2)</sup>             | 复位持续时间 |                     |                     | 0.61 |      | ms |

- 1. 产品的特性由设计保证至最小的数值  $V_{POR/PDR}$ 。
- 2. 由设计保证,不在生产中测试。
- 注: 复位持续时间的测量方法为从上电 (POR 复位) 到用户应用代码读取第一条指令的时刻。

### 5.3.4 供电电流特性

电流消耗是多种参数和因素的综合指标,这些参数和因素包括工作电压、环境温度、I/O 引脚的负载、产品的软件配置、工作频率、I/O 脚的翻转速率、程序在存储器中的位置以及执行的代码等。

本节中给出的所有运行模式下的电流消耗测量值,都是在执行一套精简的代码。

### 最大电流消耗

微控制器处于下列条件:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上—V<sub>DD</sub> 或 V<sub>SS</sub>(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。
- 闪存存储器的访问时间调整到  $f_{HCLK}$  的频率 (0 ~ 24 MHz 时为 0 个等待周期, 24 ~ 48 MHz 时为 1 个等待周期)。
- 指令预取功能开启。当开启外设时: f<sub>PCLK1</sub> = f<sub>HCLK</sub>。
- 注: 指令预取功能必须在设置时钟和总线分频之前设置。

表 13. 停机和待机模式下的典型和最大电流消耗 (2)

| 符号              | 参数         | 条件        | 最大值 <sup>(1)</sup>                  | 单位  |  |
|-----------------|------------|-----------|-------------------------------------|-----|--|
| 10.0            | 27         | 2.11      | <b>T</b> <sub>A</sub> <b>=25</b> °C | , , |  |
| I               | 停机模式下的供应电流 | 复位后进入停机模式 | 6                                   |     |  |
| I <sub>DD</sub> | 待机模式下的供应电流 | 复位后进入待机模式 | 0.4                                 | μΑ  |  |

- 1. 最大值是在  $T_A = 25^{\circ}$ C 下测试得到。
- 2. 由综合评估得出,不在生产中测试。IO 状态为模拟输入。



图 9. 待机模式下的典型电流消耗在 V<sub>DD</sub> = 3.3V 时与温度的对比



图 10. 停机模式下的典型电流消耗在 V<sub>DD</sub> = 3.3V 时与温度的对比

## 典型的电流消耗

MCU 处于下述条件下:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上—V<sub>DD</sub> 或 V<sub>SS</sub>(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。
- 闪存存储器的访问时间调整到  $f_{HCLK}$  的频率 (0 ~ 24 MHz 时为 0 个等待周期, 24 ~ 48 MHz 时为 1 个等待周期)。
- 环境温度和 V<sub>DD</sub> 供电电压条件列于表 10。
- 指令预取功能开启。当开启外设时: f<sub>PCLK1</sub> = f<sub>HCLK</sub>。

注: 指令预取功能必须在设置时钟和总线分频之前设置。

表 14. 运行模式下的典型电流消耗,数据处理代码从内部 Flash 中运行

| 符号              | 描述     | 条件     | <b>f</b> <sub>HCLK</sub> | 典型化    | 单位     |       |
|-----------------|--------|--------|--------------------------|--------|--------|-------|
|                 |        |        |                          | 使能所有外设 | 关闭所有外设 | 7 7 2 |
| I <sub>DD</sub> | 运行模式下的 | 内部时钟 - | 48MHz                    | 9.57   | 6.25   | m A   |
|                 | 供应电流   |        | 8MHz                     | 2.21   | 1.66   | mA mA |

1. 典型值是在 T<sub>A</sub> = 25°C、V<sub>DD</sub> = 3.3V 时测试得到。

| 表 15.       | 睡眠模式下的典型电流消耗. | 数据处理代码从内部 Flash 或 RAM 中运行 |
|-------------|---------------|---------------------------|
| · , C . C . |               |                           |

| 符号              | 描述     | 条件     | f <sub>HCLK</sub> <sup>(2)</sup> | 典型化    | 単位     |       |
|-----------------|--------|--------|----------------------------------|--------|--------|-------|
|                 |        |        |                                  | 使能所有外设 | 关闭所有外设 | 1 7 5 |
| I <sub>DD</sub> | 睡眠模式下的 | 内部时钟 - | 48MHz                            | 6.44   | 2.71   | mΛ    |
|                 | 供应电流   |        | 8MHz                             | 1.66   | 0.95   | mA mA |

- 1. 典型值是在  $T_A$  = 25°C、 $V_{DD}$  = 3.3V 时测试得到。
- 2. 外部时钟频率为 8MHz, 当 f<sub>HCLK</sub> > 8 MHz 时,选择 HSI48。

### 内置外设电流消耗

内置外设的电流消耗列于表 16,MCU 的工作条件如下:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上—V<sub>DD</sub> 或 V<sub>SS</sub>(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。
- 给出的数值是通过测量电流消耗计算得出
  - 关闭所有外设的时钟
  - 只开启一个外设的时钟
- 环境温度和 V<sub>DD</sub> 供电电压条件列于表 10。

表 16. 内置外设的电流消耗 (1)

| 内置   | 外设    | 25 °C 时的典<br>型功耗 | 单位              | 内置外设 |        | 25 °C 时的典<br>型功耗 | 单位              |
|------|-------|------------------|-----------------|------|--------|------------------|-----------------|
|      | HWDIV | 2.17             |                 |      | SPI    | 7.92             |                 |
|      | GPIOD | 0.75             |                 |      | TIM1   | 17.04            | μ <b>A</b> /MHz |
|      | GPIOC | 0.58             | μ <b>Α/</b> MHz | APB2 | ADC    | 1.54             |                 |
| AHB  | GPIOB | 0.71             |                 |      | SYSCFG | 0.37             |                 |
|      | GPIOA | 0.71             |                 |      | UART   | 5.38             |                 |
|      | CRC   | 1.00             |                 |      | PWR    | 0.79             |                 |
|      | DMA   | 4.38             |                 |      | I2C    | 9.58             |                 |
|      | PWM   | 1.75             |                 | APB1 | WWDG   | 5.96             |                 |
| APB2 | TIM17 | 3.29             |                 | AIDI | TIM3   | 8.83             |                 |
| ACDZ | TIM16 | 3.17             |                 |      | TIM2   | 0.50             |                 |
|      | TIM14 | 3.17             |                 |      |        |                  |                 |

1.  $f_{HCLK} = 48MHz$ , $f_{APB1} = f_{HCLK}/2$ , $f_{APB2} = f_{HCLK}$ ,每个外设的预分频系数为默认值。

### 5.3.5 外部时钟源特性

### 来自外部振荡源产生的高速外部用户时钟

下表中给出的特性参数是使用一个高速的外部时钟源测得,环境温度和供电电压符合通用工作条件。

表 17. 高速外部用户时钟特性

| 符号                          | 参数                           | 条件                             | 最小值                | 典型值 | 最大值                | 单位  |
|-----------------------------|------------------------------|--------------------------------|--------------------|-----|--------------------|-----|
| f <sub>HSE_ext</sub>        | 用户外部时钟频率 (1)                 |                                | 2                  | 8   | 24                 | MHz |
| V <sub>HSEH</sub>           | OSC_IN 输入引脚高电平电压             |                                | 0.7V <sub>DD</sub> |     | $V_{DD}$           | V   |
| $V_{HSEL}$                  | OSC_IN 输入引脚低电平电压             |                                | V <sub>SS</sub>    |     | 0.3V <sub>DD</sub> | V   |
| $t_{\text{w}(\text{HSE})}$  | OSC_IN 高或低的时间 <sup>(1)</sup> |                                | 16                 |     |                    | ns  |
| $t_{r(HSE)}$                | OSC_IN 上升的时间 <sup>(1)</sup>  |                                |                    |     | 20                 | ns  |
| $t_{\text{f(HSE)}}$         | OSC_IN 下降的时间 <sup>(1)</sup>  |                                |                    |     | 20                 | ns  |
| $C_{\text{in}(\text{HSE})}$ | OSC_IN 输入容抗 (1)              |                                |                    | 5   |                    | pF  |
| $DuCy_{(HSE)}$              | 占空比                          |                                | 45                 |     | 55                 | %   |
| Ι <sub>L</sub>              | OSC_IN 输入漏电流                 | $V_{SS} \le V_{IN} \le V_{DD}$ |                    |     | ±1                 | μA  |

1. 由设计保证,不在生产中测试。



图 11. 外部高速时钟源的交流时序图

### 使用一个晶体/陶瓷谐振器产生的高速外部时钟

高速外部时钟 (HSE) 可以使用一个 2~24MHz 的晶体/陶瓷谐振器构成的振荡器产生。本节中所给出的信息是基于使用下表中列出的典型外部元器件,通过综合特性评估得到的结果。在应用中,谐振器和负载电容必须尽可能地靠近振荡器的引脚,以减小输出失真和启动时的稳定时间。有关晶体谐振器的详细参数 (频率、封装、精度等),请咨询相应的生产厂商。

表 18. HSE 2 ~ 24MHz 振荡器特性 (1)(2)

| 符号                  | 参数    | 条件 | 最小值 | 典型值  | 最大值 | 单位  |
|---------------------|-------|----|-----|------|-----|-----|
| f <sub>OSC_IN</sub> | 振荡器频率 |    | 2   | 8    | 24  | MHz |
| $R_{F}$             | 反馈电阻  |    |     | 1000 |     | kΩ  |

| 符号                      | 参数                                    | 条件                     | 最小值 | 典型值 | 最大值 | 单位   |
|-------------------------|---------------------------------------|------------------------|-----|-----|-----|------|
| C <sub>L1</sub> /       | 建议的负载电容与对应的晶体                         | D = 200                |     | 30  |     | 25   |
| $C_{L2}{}^{(3)} \\$     | 串行阻抗 (R <sub>S</sub> ) <sup>(4)</sup> | $R_S = 30\Omega$       |     | 30  |     | pF   |
|                         |                                       | V <sub>DD</sub> = 3.3V |     |     |     |      |
| $I_2$                   | HSE 驱动电流                              | $V_{IN} = V_{SS}$      |     |     | 4.5 | mA   |
|                         |                                       | 30pF 负载                |     |     |     |      |
| g <sub>m</sub>          | 振荡器的跨导                                | 启动                     |     | 8.5 |     | mA/V |
| $t_{\rm SU(HSE)}^{(5)}$ | 启动时间                                  | V <sub>DD</sub> 是稳定的   |     | 2   |     | ms   |

- 1. 谐振器的特性参数由晶体/陶瓷谐振器制造商给出。
- 2. 由综合评估得出,不在生产中测试。
- 3. 对于  $C_{L1}$  和  $C_{L2}$ ,建议使用高质量的、为高频应用而设计的 (典型值为)5pF ~ 25pF 之间的资介电容器,并挑选符合要求的晶体或谐振器。通常  $C_{L1}$  和  $C_{L2}$  具有相同参数。晶体制造商通常以  $C_{L1}$  和  $C_{L2}$  的串行组合给出负载电容的参数。在选择  $C_{L1}$  和  $C_{L2}$  时,PCB和 MCU 引脚的容抗应该考虑在内 (可以粗略地把引脚与 PCB 板的电容按 10pF 估计)。
- 4. 相对较低的 RF 电阻值,能够可以为避免在潮湿环境下使用时所产生的问题提供保护,这种环境下产生的泄漏和偏置条件都发生了变化。但是,如果 MCU 是应用在恶劣的潮湿条件时,设计时需要把这个参数考虑进去。
- 5. t<sub>SU(HSE)</sub> 是启动时间,是从软件使能 HSE 开始测量,直至得到稳定的 8MHz 振荡这段时间。这个数值是在一个标准的晶体谐振器上测量得到,它可能因晶体制造商的不同而变化较大。



图 12. 使用 8MHz 晶体的典型应用

### 5.3.6 内部时钟源特性

下表中给出的特性参数是使用环境温度和供电电压符合通用工作条件测量得到。

## 高速内部 (HSI) 振荡器

表 19. HSI 振荡器特性 (1)(2)

| 符号                 | 参数         | 条件                            | 最小值 | 典型值 | 最大值 | 单位  |
|--------------------|------------|-------------------------------|-----|-----|-----|-----|
| f <sub>HSI</sub>   | 频率         |                               |     | 48  |     | MHz |
| ACC <sub>HSI</sub> | HSI 振荡器的精度 | T <sub>A</sub> = -40°C~ 105°C | -6  |     | 6   | %   |

| 符号                   | 参数          | 条件                           | 最小值 | 典型值 | 最大值 | 单位 |
|----------------------|-------------|------------------------------|-----|-----|-----|----|
| ACC <sub>HSI</sub>   | HSI 振荡器的精度  | T <sub>A</sub> = -10°C~ 50°C | -3  |     | 3   | %  |
| ACC <sub>HSI</sub>   | HSI 振荡器的精度  | T <sub>A</sub> = 0°C∼ 70°C   | -1  |     | 1   | %  |
| ACC <sub>HSI</sub>   | HSI 振荡器的精度  | T <sub>A</sub> = 25          | -1  |     | 1   | %  |
| t <sub>SU(HSI)</sub> | HSI 振荡器启动时间 |                              |     | 10  |     | μs |
| $I_{DD(HSI)}$        | HSI 振荡器功耗   |                              |     | 200 |     | μA |

- 1.  $V_{DD}$  = 3.3V, $T_{A}$  = -40 $^{\circ}$ C $_{\sim}$ 105 $^{\circ}$ C,除非特别说明。
- 2. 由设计保证,不在生产中测试。

### 低速内部 (LSI) 振荡器

表 20. LSI 振荡器特性 <sup>(1)</sup>

| 符号                          | 参数          | 条件 | 最小值 | 典型值 | 最大值 | 单位  |
|-----------------------------|-------------|----|-----|-----|-----|-----|
| f <sub>LSI</sub> (2)        | 频率          |    | 31  | 40  | 75  | KHz |
| $t_{\text{SU(LSI)}}^{}(2)}$ | LSI 振荡器启动时间 |    |     |     | 100 | μs  |
| I <sub>DD(LSI)</sub> (3)    | LSI 振荡器功耗   |    |     | 1.1 | 1.7 | μA  |

- 1. V<sub>DD</sub> = 3.3V, T<sub>A</sub> = -40°C~ 105°C, 除非特别说明。
- 2. 由综合评估得出,不在生产中测试。
- 3. 由设计保证,不在生产中测试。

### 从低功耗模式唤醒的时间

下表列出的唤醒时间是在内部时钟 HSI 的唤醒阶段测量得到。唤醒时使用的时钟源依当前的操作模式而定:

- 停机或待机模式: 时钟源是振荡器
- 睡眠模式: 时钟源是进入睡眠模式时所使用的时钟

所有的时间是使用环境温度和供电电压符合通用工作条件测量得到。

表 21. 低功耗模式的唤醒时间

| ————<br>符号                 | 参数      | 条件                | 最大值 | 单位 |
|----------------------------|---------|-------------------|-----|----|
| t <sub>WUSLEEP</sub> (1)   | 从睡眠模式唤醒 | 使用 HSI 振荡器时钟唤醒    | 4.2 | μs |
| t <sub>WUSTOP</sub> (1)    | 从停机模式唤醒 | HSI 振荡器时钟唤醒 < 2µs | 12  | μs |
|                            |         | HSI 振荡器时钟唤醒 < 2µs |     |    |
| $t_{\text{WUSTDBY}}^{(1)}$ | 从待机模式唤醒 | 调压器从关闭模式唤醒时间      | 230 | μs |
|                            |         | < 30µs            |     |    |

1. 唤醒时间的测量是从唤醒事件开始至用户程序读取第一条指令。

### 5.3.7 存储器特性

### 闪存存储器

除非特别说明,所有特性参数是在  $T_A$  = -  $40^{\circ}$ C~  $105^{\circ}$ C 得到。

### 表 22. 闪存存储器特性

| 符号                 | 参数               | 条件   | 最小值 | 典型值 | 最大值 | 单位 |
|--------------------|------------------|------|-----|-----|-----|----|
| t <sub>prog</sub>  | 8 位的编程时间         |      |     | 6   | 7.5 | μs |
| t <sub>ERASE</sub> | 页 (512K 字节) 擦除时间 |      |     | 4   | 5   | ms |
| t <sub>ME</sub>    | 整片擦除时间           |      |     | 30  | 40  | ms |
|                    |                  | 读模式  |     | 9   |     | mA |
| $I_{DD}$           | 供电电流             | 写模式  |     |     | 7   | mA |
|                    |                  | 擦除模式 |     |     | 2   | mA |
| $V_{prog}$         | 编程电压             |      |     | 1.5 |     | V  |

### 表 23. 闪存存储器寿命和数据保存期限 (1)(2)

| 符号               | 参数     | 条件                     | 最小值 | 典型值 | 最大值 | 单位  |
|------------------|--------|------------------------|-----|-----|-----|-----|
| NEND             | 寿命 (擦写 |                        | 20  |     |     | 千次  |
| INCIND           | 次数)    |                        | 20  |     |     | 110 |
| 4                | 数据保存期限 | T <sub>A</sub> = 105°C | 20  |     |     | 年   |
| t <sub>RET</sub> | 数循体针别限 | T <sub>A</sub> = 25°C  | 100 |     |     | 4-  |

- 1. 由综合评估得出,不在生产中测试。
- 2. 循环测试均是在整个温度范围下进行。

### 5.3.8 EMC 特性

敏感性测试是在产品的综合评估时抽样进行测试的。

### 功能性 EMS(电磁敏感性)

当运行一个简单的应用程序时 (通过 I/O 端口闪烁 2 个 LED),测试样品被施加 2 种电磁干扰直到产生错误,LED 闪烁指示了错误的产生。

- 静电放电 (ESD)(正放电和负放电) 施加到芯片所有的引脚直到产生功能性错误。这个测试符合 IEC1000-4-2 标准。
- FTB: 在 V<sub>DD</sub> 和 V<sub>SS</sub> 上通过一个 100 pF 的电容施加一个瞬变电压的脉冲群 (正向和反向) 直到产生功能性错误。这个测试符合 IEC1000-4-4 标准。

芯片复位可以使系统恢复正常操作。

测试结果列于下表中。这是基于应用笔记中定义的 EMS 级别和类型进行的测试。

表 24. EMS 特性

| 符号        | 参数                                            | 条件                                           | 级别/类型 |
|-----------|-----------------------------------------------|----------------------------------------------|-------|
|           | 在 V <sub>DD</sub> 和 V <sub>SS</sub> 上通过 100pF | V <sub>DD</sub> =3.3V,T <sub>A</sub> =+25°C, |       |
| $V_{EFT}$ | 的电容施加的、导致功能错                                  | f <sub>HCLK</sub> =48MHz。符合                  | 2A    |
|           | 误的瞬变脉冲群电压极限。                                  | IEC1000-4-4                                  |       |

### 设计可靠的软件以避免噪声的问题

在器件级进行 EMC 的评估和优化,是在典型的应用环境中进行的。应该注意的是,好的 EMC 性能与用户应用和具体的软件密切相关。

因此,建议用户对软件实行 EMC 优化,并进行与 EMC 有关的认证测试。

### 软件建议

软件的流程中必须包含程序跑飞的控制,如:

- 被破坏的程序计数器
- 意外的复位
- 关键数据被破坏 (控制寄存器等……)

### 认证前的试验

很多常见的失效 (意外的复位和程序计数器被破坏),可以通过人工地在 NRST 上引入一个低电平或在晶振引脚上引入一个持续 1 秒的低电平而重现。

在进行 ESD 测试时,可以把超出应用要求的电压直接施加在芯片上,当检测到意外动作的地方,软件部分需要加强以防止发生不可恢复的错误。

### 5.3.9 绝对最大值 (电气敏感性)

基于三个不同的测试 (ESD, LU),使用特定的测量方法,对芯片进行强度测试以决定它的电气敏感性方面的性能。

### 静电放电 (ESD)

静电放电 (一个正的脉冲然后间隔一秒钟后一个负的脉冲) 施加到所有样品的所有引脚上,样品的大小与芯片上供电引脚数目相关 (3 片 ×(n+1) 供电引脚)。这个测试符合 JESD22-A114/C101 标准。

### 静态栓锁

为了评估栓锁性能,需要在6个样品上进行2个互补的静态栓锁测试:

- 为每个电源引脚,提供超过极限的供电电压。
- 在每个输入、输出和可配置的 I/O 引脚上注入电流。

这个测试符合 EIA/JESD78A 集成电路栓锁标准。

### 表 25. ESD 特性

| 符号                    | 参数                       | 条件                        | 最大值  | 单位 |  |
|-----------------------|--------------------------|---------------------------|------|----|--|
| V                     | 静电放电电压(人体模型)             | T <sub>A</sub> = +25°C,符合 | 6000 |    |  |
| $V_{ESD(HBM)}$        | 時 电放电电压(八种模型)<br>        | JESD22-A114               | 0000 | V  |  |
| V                     | 静电放电电压(充电设备模型)           | T <sub>A</sub> = +25°C,符合 | 500  |    |  |
| V <sub>ESD(CDM)</sub> |                          | JESD22-C101               | 300  |    |  |
| 1                     | 静态栓锁类 (Latch-up current) | T <sub>A</sub> = +25°C,符合 | 200  | mΛ |  |
| I <sub>LU</sub>       | 財态性恢天 (Laterrup Current) | JESD78A                   | 200  | mA |  |

### 5.3.10 I/O 端口特性

### 通用输入/输出特性

除非特别说明,下表列出的参数是按照表 7的条件测量得到。所有的 I/O 端口都是兼容 CMOS。

表 26. I/O 静态特性

| 符号                     | 参数                     | 条件                               | 最小值                 | 典型值  | 最大值                 | 单位 |
|------------------------|------------------------|----------------------------------|---------------------|------|---------------------|----|
| V <sub>IL(迟滞打开)</sub>  | 输入低电平电压                | CMOS 端口                          | 0.16V <sub>DD</sub> |      | 0.2V <sub>DD</sub>  | V  |
| V <sub>IH(迟滞打开)</sub>  | 输入高电平电压                | CMOS 端口                          | 0.8V <sub>DD</sub>  |      | 0.84V <sub>DD</sub> | V  |
| V <sub>IL(迟滞关闭)</sub>  | 输入低电平电压                | CMOS 端口                          | 0.33V <sub>DD</sub> |      | 0.37V <sub>DD</sub> | V  |
| V <sub>IH(迟滞关闭)</sub>  | 输入高电平电压                | CMOS 端口                          | 0.58V <sub>DD</sub> |      | 0.62V <sub>DD</sub> | V  |
| V <sub>hys(迟滞打开)</sub> | I/O 脚施密特触发器电压迟滞 (1)    |                                  | 1.2                 | 3    | 3.3                 | V  |
| V <sub>hys(迟滞关闭)</sub> | I/O 脚施密特触发器电压迟滞 (1)    |                                  | 0.5                 | 1.2  | 1.4                 | V  |
| I <sub>lkg</sub>       | 输入漏电流 <sup>(2)</sup>   |                                  |                     |      | ±1                  | μА |
| R <sub>PU</sub>        | 弱上拉等效电阻 <sup>(3)</sup> | V <sub>IN</sub> =V <sub>SS</sub> | 28.7                | 36   | 47.9                | kΩ |
| R <sub>PD</sub>        | 弱下拉等效电阻 <sup>(3)</sup> | V <sub>IN</sub> =V <sub>DD</sub> | 25                  | 31.2 | 40                  | kΩ |
| C <sub>IO</sub>        | I/O 引脚的电容              |                                  |                     | 5    |                     | pF |

- 1. 施密特触发器开关电平的迟滞电压。由综合评估得出,不在生产中测试。
- 2. 如果在相邻引脚有反向电流倒灌,则漏电流可能高于最大值。
- 3. 上拉和下拉电阻是设计为一个真正的电阻串联一个可开关的 PMOS/NMOS 实现。这个 PMOS/NMOS 开关的电阻很小 (约占 10%)。

所有 I/O 端口都是 CMOS 兼容 (不需软件配置),它们的特性考虑了多数严格的 CMOS 工艺:

- 对于 V<sub>IH</sub>:
  - 如果 V<sub>DD</sub> 是介于 [2.50V~ 3.08V]; 使用 CMOS 特性。
  - 如果 V<sub>DD</sub> 是介于 [3.08V~ 3.60V];包含 CMOS。
- 对于 V<sub>II</sub>:
  - 使用 CMOS 特性。

### 输出驱动电流

GPIO(通用输入/输出端口) 可以吸收或输出多达 ±20mA 电流。

在用户应用中,I/O 脚的数目必须保证驱动电流不能超过5.2节给出的绝对最大额定值:

- 所有 I/O 端口从 V<sub>DD</sub> 上获取的电流总和,加上 MCU 在 V<sub>DD</sub> 上获取的最大运行电流,不能超过绝对最大额定值 I<sub>VDD</sub>。
- 所有 I/O 端口吸收并从 V<sub>SS</sub> 上流出的电流总和,加上 MCU 在 V<sub>SS</sub> 上流出的最大运行电流,不能超过绝对最大额定值 I<sub>VSS</sub>。

### 输出电压

除非特别说明,下表列出的参数是使用环境温度和  $V_{DD}$  供电电压符合表 10的条件测量得到。所有的 I/O 端口都是兼容 CMOS 的。

表 27. 输出电压特性

| 符号              | 参数              | 条件                             | 最小值                  | 最大值 | 单位       |  |
|-----------------|-----------------|--------------------------------|----------------------|-----|----------|--|
| V <sub>OL</sub> | 输出低电平, 当8个引脚同时吸 | CMOS 端口,I <sub>IO</sub> = +8mA |                      | 0.4 | V        |  |
| <b>V</b> OL     | 收电流             | $2V < V_{DD} < 5.5V$           |                      | 0.4 | <b>V</b> |  |
| $V_{OH}$        | 输出高电平, 当8个引脚同时输 | CMOS 端口,I <sub>IO</sub> = +8mA | V <sub>DD</sub> -0.4 |     | V        |  |
| <b>V</b> OH     | 出电流             | $2V < V_{DD} < 5.5V$           | V <sub>DD</sub> -0.4 |     | V        |  |
| $V_{OL}$        | 输出低电平, 当8个引脚同时吸 | I <sub>IO</sub> = +20mA        |                      | 0.4 | V        |  |
| <b>V</b> OL     | 收电流             | 2V< V <sub>DD</sub> < 5.5V     |                      | 0.4 | V        |  |
| V <sub>OH</sub> | 输出高电平, 当8个引脚同时输 | I <sub>IO</sub> = +20mA        | V <sub>DD</sub> -0.4 |     | V        |  |
| <b>∨</b> OH     | 出电流             | $2V < V_{DD} < 5.5V$           | V <sub>DD</sub> -0.4 |     | V        |  |

## 输入输出交流特性

输入输出交流特性的定义和数值分别在图 13和表 28给出。

除非特别说明,表 28列出的参数是使用环境温度和供电电压符合表 7的条件测量得到。

表 28. 输入输出交流特性 (1)

| MODEx[1: 0]<br>的配置 | 符号                      | 参数                  | 条件                       | 最小值 | 最大值      | 单位      |  |
|--------------------|-------------------------|---------------------|--------------------------|-----|----------|---------|--|
| 00                 | f                       | 最大频率 <sup>(2)</sup> | C <sub>L</sub> =50pF,    |     | 2        | MHz     |  |
| 00                 | $f_{max(IO)out}$        | 取八频平                | V <sub>DD</sub> =2V∼5.5V |     | 2        | IVII IZ |  |
| 00                 | +                       | 输出高至低电平的            | C <sub>L</sub> =50pF,    |     | 125      |         |  |
| 00                 | $t_{f(IO)out}$          | 下降时间                | V <sub>DD</sub> =2V∼5.5V |     | 125      | ns      |  |
| 00                 | 4                       | 输出低至高电平的            | C <sub>L</sub> =50pF,    |     | 125      |         |  |
| 00                 | $t_{r(IO)out}$          | 上升时间                | V <sub>DD</sub> =2V∼5.5V |     | 125      | ns      |  |
| 40                 | £                       | 最大频率 <sup>(2)</sup> | C <sub>L</sub> =50pF,    |     | 20       | MHz     |  |
| 10                 | $f_{max(IO)out}$        | 取入频率()              | V <sub>DD</sub> =2V∼5.5V |     | 20       | IVITIZ  |  |
| 40                 | 4                       | 输出高至低电平的            | C <sub>L</sub> =50pF,    |     | 25       | no      |  |
| 10                 | $\mathbf{t}_{f(IO)out}$ | 下降时间                | V <sub>DD</sub> =2V∼5.5  |     | 25       | ns      |  |
| 4.0                |                         | 输出低至高电平的            | C <sub>L</sub> =50pF,    |     | 0.5      |         |  |
| 10                 | $\mathbf{t}_{r(IO)out}$ | 上升时间                | V <sub>DD</sub> =2V∼5.5  |     | 25       | ns      |  |
| 44                 | £                       | 目上塔克 (2)            | C <sub>L</sub> =30pF,    |     | 50       | N 41 1- |  |
| 11                 | $f_{max(IO)out}$        | 最大频率 (2)            | V <sub>DD</sub> =2V∼5.5V |     | 50       | MHz     |  |
| 44                 | £                       | 目上塔克 (2)            | C <sub>L</sub> =50pF,    |     | 30       | N 41 1- |  |
| 11                 | $f_{max(IO)out}$        | 最大频率 <sup>(2)</sup> | V <sub>DD</sub> =2V∼5.5V |     | 30       | MHz     |  |
| 44                 |                         |                     | C <sub>L</sub> =30pF,    |     | 5        | -       |  |
| 11                 | $\mathbf{t}_{f(IO)out}$ | 输出高至低电平的            | V <sub>DD</sub> =2V∼5.5V |     | <b>3</b> | ns      |  |
| 44                 | प(IO)out                | 下降时间                | C <sub>L</sub> =50pF,    |     | 8        |         |  |
| 11                 |                         |                     | V <sub>DD</sub> =2V∼5.5V |     | 0        | ns      |  |
| 44                 | 4                       | 输出低至高电平的            | C <sub>L</sub> =30pF,    |     | 5        |         |  |
| 11                 | $\mathbf{t}_{r(IO)out}$ | 上升时间                | V <sub>DD</sub> =2V~5.5V |     | 5        | ns      |  |

| MODEx[1: 0]<br>的配置 | 符号                  | 参数                       | 条件                                       | 最小值 | 最大值 | 单位 |
|--------------------|---------------------|--------------------------|------------------------------------------|-----|-----|----|
| 11                 | $t_{r(IO)out}$      | 输出低至高电平的<br>上升时间         | $C_L$ =50pF,<br>$V_{DD}$ =2V $\sim$ 5.5V |     | 8   | ns |
|                    | t <sub>EXTIPW</sub> | EXTI 控制器检测到<br>外部信号的脉冲宽度 |                                          | 10  |     | ns |

- 1. I/O 端口的速度可以通过 MODEx[1: 0] 配置。参见本芯片参考手册中有关 GPIO 端口配置寄存器的说明。
- 2. 最大频率在图 13中定义。



图 13. 输入输出交流特性定义

### 5.3.11 NRST 引脚特性

NRST 引脚输入驱动使用 CMOS 工艺,它连接了一个不能断开的上拉电阻, $R_{PU}$ 。 除非特别说明,下表列出的参数是使用环境温度和  $V_{DD}$  供电电压符合表 10的条件测量得到。

表 29. NRST 引脚特性

| 符号                                   | 参数                     | 条件                                | 最小值  | 典型值                | 最大值      | 单位 |
|--------------------------------------|------------------------|-----------------------------------|------|--------------------|----------|----|
| V <sub>IL(NRST)</sub> <sup>(1)</sup> | 输入低电平电压                |                                   | -0.5 |                    | 0.8      | V  |
| V <sub>IH(NRST)</sub> <sup>(1)</sup> | NRST 输入高电平电压           |                                   | 2    |                    | $V_{DD}$ | V  |
| V                                    | NRST 施密特触发器电压迟         |                                   |      | 0.21/              |          | V  |
| $V_{hys(NRST)}$                      | 滞                      |                                   |      | 0.2V <sub>DD</sub> |          | V  |
| R <sub>PU</sub>                      | 弱上拉等效电阻 <sup>(2)</sup> | V <sub>IN</sub> = V <sub>SS</sub> |      | 50                 |          | kΩ |
| $V_{NF(NRST)}^{(1)}$                 | NRST 输入非滤波脉冲           |                                   | 300  |                    |          | ns |

- 1. 由设计保证,不在生产中测试。
- 2. 上拉电阻是设计为一个真正的电阻串联一个可开关的 PMOS 实现。这个 PMOS/NMOS 开关的电阻很小 (约占 10%)。



图 14. 建议的 NRST 引脚保护

- 1. 复位网络是为了防止寄生复位。
- 2. 用户必须保证 NRST 引脚的电位能够低于表 29中列出的最大  $V_{\rm IL(NRST)}$  以下,否则 MCU 不能得到复位。

### 5.3.12 TIM 定时器特性

下表列出的参数由设计保证。

有关输入输出复用功能引脚 (输出比较、输入捕获、外部时钟、PWM 输出) 的特性详情,参见小节 5.3.10。

| 表 | 30. | TIMx <sup>(</sup> | (1) | 特性 |  |
|---|-----|-------------------|-----|----|--|
|   |     |                   |     |    |  |

| 符号                     | 参数                | 条件                          | 最小值     | 最大值                  | 单位                   |
|------------------------|-------------------|-----------------------------|---------|----------------------|----------------------|
| $t_{res(TIM)}$         | 定时器分辨时间           |                             | 1       |                      | t <sub>TIMxCLK</sub> |
| $t_{\sf res(TIM)}$     | 定时器分辨时间           | f <sub>TIMxCLK</sub> =48MHz | 20.8    |                      | ns                   |
| $f_{EXT}$              | CH1 至 CH4 的定时器外部时 |                             | 0       | f <sub>TIMxCLK</sub> | MHz                  |
| 'EXT                   | 钟频率               | f <sub>TIMxCLK</sub> =48MHz | 0       | 48                   | IVII IZ              |
| Res <sub>TIM</sub>     | 定时器分辨率            |                             |         | 16                   | 位                    |
| 4                      | 当选择了内部时钟时,16位     |                             | 1       | 65536                | $t_{TIMxCLK}$        |
| tcounter               | 计数器时钟周期           | f <sub>TIMxCLK</sub> 48MHz  | 0.02085 | 1633                 | μS                   |
| +                      | 最大可能的计数           |                             |         | 65536 ×65536         | t <sub>TIMxCLK</sub> |
| t <sub>MAX_COUNT</sub> | 取八門配門川剱           | f <sub>TIMxCLK</sub> 48MHz  |         | 69.6                 | S                    |

1. TIMx 是一个通用的名称,代表 TIM1,2,3,14,16,17。

#### 5.3.13 通信接口

#### I2C

除非特别说明,表 31列出的参数是使用环境温度, $f_{PCLK1}$  频率和  $V_{DD}$  供电电压符合表 10的条件测量得到。

I2C 接口符合标准 I2C 通信协议,但有如下限制: SDA 和 SCL 不是'真'的引脚,当配置为开漏输出时,在引出脚和  $V_{DD}$  之间的 PMOS 管被关闭,但仍然存在。

I2C 接口特性列于表 31, 有关输入输出复用功能引脚 (SDA 和 SCL) 的特性详情,参见小节 5.3.10。

表 31. I2C 接口特性

| <del></del><br>符号                        | 参数             | 标准   | I2C <sup>(1)</sup> | 快速 I2                 | C (1)(2) | <b>X</b> 12. |
|------------------------------------------|----------------|------|--------------------|-----------------------|----------|--------------|
| 1/1 7                                    | 多蚁             | 最小值  | 最大值                | 最小值                   | 最大值      | 单位           |
| $t_{w(\text{SCLL})}$                     | SCL 时钟低时间      | 4.7  |                    | 1.3                   |          | μS           |
| $t_{\text{w}(\text{SCLH})}$              | SCL 时钟高时间      | 4.0  |                    | 0.6                   |          | μS           |
| t <sub>su(SDA)</sub>                     | SDA 建立时间       | 250  |                    | 100                   |          | ns           |
| $t_{h(SDA)}$                             | SDA 数据保持时间     | 0(3) |                    | 0 <sup>(4)</sup>      | 900(3)   | ns           |
| $t_{r(\text{SDA})} \; t_{r(\text{SDL})}$ | SDA 和 SCL 上升时间 |      | 1000               | 2.0+0.1C <sub>b</sub> | 300      | ns           |
| $t_{f(SDA)} t_{f(SDL)}$                  | SDA 和 SCL 下降时间 |      | 300                |                       | 300      | ns           |
| $t_{h(STA)}$                             | 开始条件保持时间       | 4.0  |                    | 0.6                   |          | μS           |
| $t_{\text{su}(\text{STA})}$              | 重复的开始条件建立时间    | 4.7  |                    | 0.6                   |          | μS           |
| t <sub>su(STO)</sub>                     | 停止条件建立时间       | 4.0  |                    | 0.6                   |          | μS           |
| 4                                        | 停止条件至开始条件的时    | 4.7  |                    | 1.2                   |          | 6            |
| $t_{w(STO:STA)}$                         | 间 (总线空闲)       | 4.7  |                    | 1.3                   |          | μS           |
| C <sub>b</sub>                           | 每条总线的容性负载      |      | 400                |                       | 400      | pF           |

- 1. 由设计保证,不在生产中测试。
- 2. 为达到标准模式 I2C 的最大频率,f<sub>PCLK1</sub> 必须大于 3MHz。为达到快速模式 I2C 的最大频率,f<sub>PCLK1</sub> 必须大于 12MHz。
- 3. 如果不要求拉长 SCL 信号的低电平时间,则只需满足开始条件的最大保持时间。
- 4. 为了跨越 SCL 下降沿未定义的区域,在 MCU 内部必须保证 SDA 信号上至少 300nS 的保持时间。



图 15. I2C 总线交流波形和测量电路 (1)

1. 测量点设置于 CMOS 电平: 0.3V<sub>DD</sub> 和 0.7V<sub>DD</sub>。

## SPI 接口特性

除非特别说明,表 32列出的参数是使用环境温度, $f_{PCLKx}$  频率和  $V_{DD}$  供电电压符合表 10的条件测量得到。

有关输入输出复用功能引脚 (NSS、SCK、MOSI、MISO) 的特性详情,参见小节 5.3.10。

表 32. SPI 特性<sup>(1)</sup>

| 符号                                  | 参数            | 条件                                          | 最小值                | 最大值 | 单位  |
|-------------------------------------|---------------|---------------------------------------------|--------------------|-----|-----|
| $f_{SCK}1/t_{c(SCK)}$               | SPI 时钟频率      | 主模式                                         | 0                  | 36  | MHz |
| $f_{SCK}1/t_{c(SCK)}$               | SPI 时钟频率      | 从模式                                         | 0                  | 18  | MHz |
| $t_{\text{r}(\text{SCK})}$          | SPI 时钟上升和下降时间 | 负载电容: C= 30pF                               |                    | 8   | ns  |
| $t_{\text{f}(\text{SCK})}$          | SPI 时钟上升和下降时间 | 负载电容: C= 30pF                               |                    | 8   | ns  |
| $t_{\text{su}(\text{NSS})}{}^{(2)}$ | NSS 建立时间      | 从模式                                         | 4t <sub>PCLK</sub> |     | ns  |
| $t_{h(NSS)}^{(2)}$                  | NSS 保持时间      | 从模式                                         | 73                 |     | ns  |
| $t_{w(SCKH)}^{(2)}$                 | SCK 高的时间      | 主模式,f <sub>PCLK</sub> = 36MHz,<br>预分频系数 = 4 | 50                 | 60  | ns  |
| t <sub>w(SCKL)</sub> (2)            | SCK 低的时间      | 主模式,f <sub>PCLK</sub> = 36MHz,<br>预分频系数 = 4 | 50                 | 60  | ns  |

| 符号                                | 参数                    | 条件                                           | 最小值 | 最大值                | 单位 |
|-----------------------------------|-----------------------|----------------------------------------------|-----|--------------------|----|
| t <sub>su(SI)</sub> (2)           | 数据输入建立时间              | 从模式                                          | 1   |                    | ns |
| t <sub>h(SI)</sub> <sup>(2)</sup> | 数据输入保持时间              | 从模式                                          | 3   |                    | ns |
| $t_{a(SO)}^{(2)(3)}$              | 数据输出访问时间              | 从模式, f <sub>PCLK</sub> = 36MHz,<br>预分频系数 = 4 | 0   | 55                 |    |
| ra(SO)                            | 35.00 mm C            | 从模式,f <sub>PCLK</sub> = 24MHz                |     | 4t <sub>PCLK</sub> |    |
| t <sub>dis(SO)</sub> (2)          | 数据输出禁止时间              | 从模式                                          | 10  |                    |    |
| t <sub>v(SO)</sub> (2)(1)         | 数据输出有效时间              | 从模式 (使能边沿之后)                                 |     | 25                 | ns |
| t <sub>v(MO)</sub> (2)(1)         | 数据输出有效时间              | 主模式 (使能边沿之后)                                 |     | 3                  |    |
| t <sub>h(SO)</sub> (2)            | <b>粉根松山</b> / / / 柱时间 | 从模式 (使能边沿之后)                                 | 25  |                    |    |
| t <sub>h(MO)</sub> (2)            | 数据输出保持时间              | 主模式 (使能边沿之后)                                 | 4   |                    |    |

- 1. 由综合评估得出,不在生产中测试。
- 2. 最小值表示驱动输出的最小时间,最大值表示正确获得数据的最大时间。
- 3. 最小值表示关闭输出的最小时间,最大值表示把数据线置于高阻态的最大时间。



图 16. SPI 时序图-从模式和 CPHA = 0



图 17. SPI 时序图-从模式和 CPHA =  $\mathbf{1}^{(1)}$ 

1. 测量点设置于 CMOS 电平: 0.3V<sub>DD</sub> 和 0.7V<sub>DD</sub>。



图 18. SPI 时序图-主模式 (1)

1. 测量点设置于 CMOS 电平:  $0.3V_{DD}$  和  $0.7V_{DD}$ 。

### 5.3.14 12 位 ADC 特性

除非特别说明,下表的参数是使用符合表 10的条件的环境温度、 $f_{PCLK2}$  频率和  $V_{DDA}$  供电电压测量得到。

表 33. ADC 特性

| 符号                               | 参数       | 条件                       | 最小值 | 典型值 | 最大值                      | 单位                 |
|----------------------------------|----------|--------------------------|-----|-----|--------------------------|--------------------|
| $V_{DDA}$                        | 供电电压     |                          | 2.5 | 3.3 | 5.5                      | V                  |
| $V_{REF+}$                       | 正参考电压    |                          | 2.5 |     | $V_{DDA}$                | V                  |
| $f_{ADC}$                        | ADC 时钟频率 |                          |     |     | <b>15</b> <sup>(1)</sup> | MHz                |
| <b>f</b> S <sup>(2)</sup>        | 采样速率     |                          |     |     | 1                        | MHz                |
| <b>f</b> (2)                     | 外部触发频率   | f <sub>ADC</sub> = 15MHz |     |     | 823                      | KHz                |
| f <sub>TRIG</sub> <sup>(2)</sup> | クドロ科思及が学 |                          |     |     | 1/17                     | 1/f <sub>ADC</sub> |

| 符号                              | 参数                    | 条件                       | 最小值                                              | 典型值                      | 最大值         | 单位                 |
|---------------------------------|-----------------------|--------------------------|--------------------------------------------------|--------------------------|-------------|--------------------|
| $V_{AIN}^{(2)}$                 | 转换电压范围 <sup>(3)</sup> |                          | 0(V <sub>SSA</sub> 或<br>V <sub>REF</sub> - 连接到地) |                          | $V_{REF^+}$ | V                  |
| R <sub>AIN</sub> <sup>(2)</sup> | 外部输入阻抗                |                          | 参                                                | 见公式 1 和表 34              | 1           | kΩ                 |
| R <sub>ADC</sub> <sup>(2)</sup> | 采样开关电阻                |                          |                                                  |                          | 1           | kΩ                 |
| C <sub>ADC</sub> <sup>(2)</sup> | 内部采样和保持电              |                          |                                                  | 10                       |             | nE                 |
|                                 | 容                     |                          |                                                  | 10                       |             | pF                 |
| t <sub>s</sub> (2)              | 采样时间                  | f <sub>ADC</sub> = 15MHz | 0.1                                              |                          | 16          | μS                 |
| ις` ΄<br>                       | <b>木件</b> 时间          |                          | 1.5                                              |                          | 239.5       | 1/f <sub>ADC</sub> |
| $t_{STAB}^{(2)}$                | 上电时间                  |                          |                                                  | 1                        |             | μS                 |
| t <sub>conv</sub> (2)           | 总的转换时间                | f <sub>ADC</sub> = 15MHz | 1                                                |                          | 16.9        | μS                 |
|                                 | (包括采样时间)              |                          | 15 ~ 253 (                                       | 采样 t <sub>s+</sub> ) 逐步逼 | 近 13.5      | 1/f <sub>ADC</sub> |

- 1. 由综合评估保证,不在生产中测试。
- 2. 由设计保证,不在生产中测试。
- 3. 在该系列产品中, $V_{REF+}$  在内部连接到  $V_{DDA}$ , $V_{REF-}$  在内部连接到  $V_{SSA}$ 。

$$R_{AIN} < \frac{T_S}{f_{ADC} \times C_{ADC} \times In(2^{N+2})} - R_{ADC}$$

上述公式 (公式 1) 用于决定最大的外部阻抗,使得误差可以小于 1/4 LSB。其中 N = 12(表示 12 位分辨率)。

表 34.  $f_{ADC}$ =15 $MHz^{(1)}$  时的最大  $R_{AIN}$ 

|       | <b>t</b> <sub>S</sub> (μ <b>s</b> ) | 最大 R <sub>AIN</sub> (kΩ) |
|-------|-------------------------------------|--------------------------|
| 1.5   | 0.1                                 | 1.2                      |
| 7.5   | 0.5                                 | 30                       |
| 13.5  | 0.9                                 | 57                       |
| 28.5  | 1.9                                 | 123                      |
| 41.5  | 2.76                                | 180                      |
| 55.5  | 3.7                                 | 240                      |
| 71.5  | 4.77                                | 312                      |
| 239.5 | 16.0                                | 1050                     |

1. 由设计保证,不在生产中测试。

| 主って  | VDC 特単     | - 局限的测试条件 | (1)(2) |
|------|------------|-----------|--------|
| 表 35 | AI)(, 精度 · | - 局限的测试条件 | (1)(2) |

| ————————<br>符号 | 参数     | 测试条件                                          | 典型值 | 最大值 | 单位  |
|----------------|--------|-----------------------------------------------|-----|-----|-----|
| ET             | 综合误差   |                                               | ±10 | ±14 |     |
| EO             | 偏移误差   | $f_{PCLK2} = 60MHz,$                          | ±4  | ±10 |     |
| EG             | 增益误差   | $f_{ADC}$ = 15MHz, $R_{AIN}$ < 10K $\Omega$ , | ±6  | ±8  | LSB |
| ED             | 微分线性误差 | $V_{DDA} = 5V, T_A = 25^{\circ}C$             | ±2  | ±4  |     |
| EL             | 积分线性误差 |                                               | ±4  | ±6  |     |

- 1. ADC 精度与反向注入电流的关系:需要避免在任何标准的模拟输入引脚上注入反向电流,因为这样会显著地降低另一个模拟输入引脚上正在进行的转换精度。建议在可能产生反向注入电流的标准模拟引脚上,(引脚与地之间)增加一个肖特基二极管。如果正向的注入电流,只要处于小节 5.3.11中给出的 I<sub>INJ(PIN)</sub> 和 ΣI<sub>INJ(PIN)</sub> 范围之内,就不会影响 ADC 精度。
- 2. 由综合评估保证,不在生产中测试。
- ET = 总未调整误差:实际和理想传输曲线间的最大偏离。
- EO = 偏移误差: 第一次实际转换和第一次理想转换间的偏离。
- EG = 增益误差: 最后一次理想转换和最后一次实际转换间的偏离。
- ED = 微分线性误差:实际步进和理想值间的最大偏离。
- EL = 积分线性误差: 任何实际转换和端点相关线间的最大偏离。



图 19. 使用 ADC 典型的连接图

- 1. 有关 R<sub>AIN</sub>、R<sub>ADC</sub> 和 C<sub>ADC</sub> 的数值,参见表 35。
- 2. C<sub>parasitic</sub> 表示 PCB(与焊接和 PCB 布局质量相关) 与焊盘上的寄生电容 (大约 **7pF**)。较大的 C<sub>parasitic</sub> 数值将降低转换的精度,解决的办法是减小 **f**<sub>ADC</sub>。

#### PCB 设计建议

电源的去藕必须按照下图连接。图中的 10 nF 电容必须是瓷介电容 (好的质量),它们应该

尽可能地靠近 MCU 芯片。



图 20. 供电电源和参考电源去藕线路

## 5.3.15 温度传感器特性

表 36. 温度传感器特性 <sup>(3)(4)</sup>

| 符号                             | 参数                           | 最小值   | 典型值   | 最大值   | 单位    |
|--------------------------------|------------------------------|-------|-------|-------|-------|
| T <sub>L</sub> <sup>(1)</sup>  | V <sub>SENSE</sub> 相对于温度的线性度 |       | ±5    |       | °C    |
| Avg_Slope <sup>(1)</sup>       | 平均斜率                         | 4.571 | 4.801 | 5.984 | mV/°C |
| V <sub>25</sub> <sup>(1)</sup> | 在 25 °C 时的电压                 | 1.433 | 1.451 | 1.467 | V     |
| t <sub>start</sub> (2)         | 建立时间                         |       |       | 10    | μ\$   |
| T <sub>S_temp</sub> (2)        | 当读取温度时,ADC 采样时间              | 10    |       |       | μ\$   |

- 1. 由综合评估保证,不在生产中测试。
- 2. 由设计保证,不在生产中测试。
- 3. 最短的采样时间可以由应用程序通过多次循环决定。
- 4.  $V_{DD} = 3.3V_{\circ}$

# 6

# 封装特性

封装特性

# 6.1 封装 QFN20



图 21. QFN20, 20 脚方形扁平无引线封装外形封装图

- 1. 图不是按照比例绘制。
- 2. 尺寸单位为毫米。

表 37. QFN20 尺寸说明

| 标号 | 毫米        |          |      |  |
|----|-----------|----------|------|--|
|    | 最小值       | 典型值      | 最大值  |  |
| А  | 0.50      | 0.55     | 0.60 |  |
| A1 | 0.00      | 0.02     | 0.05 |  |
| A3 |           | 0.152REF |      |  |
| b  | 0.15      | 0.20     | 0.25 |  |
| D  | 2.90      | 3.00     | 3.10 |  |
| E  | 2.90      | 3.00     | 3.10 |  |
| D2 | 1.40      | 1.50     | 1.60 |  |
| E2 | 1.40      | 1.50     | 1.60 |  |
| е  | 0.40      |          |      |  |
| Н  | 0.35REF   |          |      |  |
| К  | 0.40REF   |          |      |  |
| L  | 0.25      | 0.35     | 0.45 |  |
| R  | 0.075     |          |      |  |
| N  | 引脚数目 = 20 |          |      |  |

# 6.2 封装 TSSOP20



图 22. TSSOP20, 20 脚低剖面长方形扁平封装图

- 1. 图不是按照比例绘制。
- 2. 尺寸单位为毫米。

表 38. TSSOP20 尺寸说明

| 标号 | 毫米   |      |      |  |
|----|------|------|------|--|
|    | 最小值  | 典型值  | 最大值  |  |
| А  |      |      | 1.20 |  |
| A1 | 0.05 |      | 0.15 |  |
| A2 | 0.8  | 1.00 | 1.05 |  |
| b  | 0.19 |      | 0.30 |  |
| С  | 0.09 |      | 0.20 |  |
| D  | 6.40 | 6.50 | 6.60 |  |
| E  | 6.25 | 6.40 | 6.55 |  |
| E1 | 4.30 | 4.40 | 4.50 |  |

| 标号 | 毫米        |      |      |  |
|----|-----------|------|------|--|
|    | 最小值       | 典型值  | 最大值  |  |
| е  | 0.65      |      |      |  |
| L  | 0.45      | 0.60 | 1    |  |
| L1 | 0.45      |      | 0.75 |  |
| N  | 引脚数目 = 20 |      |      |  |

# 7

# 修改记录

修改记录

表 39. 修改记录

| 日期         | 版本      | 内容                             |  |
|------------|---------|--------------------------------|--|
| 2020/04/08 | Rev1.21 | 修改高速内部振荡器特性参数                  |  |
| 2020/01/17 | Rev1.20 | 修改典型电流消耗参数                     |  |
| 2019/11/28 | Rev1.19 | 移除 PAO 引脚 CTS 复用功能             |  |
| 2019/07/08 | Rev1.18 | 1. 修改内置外设电流消耗参数                |  |
| 2019/07/06 |         | 2. 修改 EMS 特性参数                 |  |
| 2019/05/15 | Rev1.17 | 修改外设参数。                        |  |
| 2019/03/11 | Rev1.16 | 修改封装参数。                        |  |
| 2019/03/06 | Rev1.15 | 修改封装参数。                        |  |
| 2019/01/07 | Rev1.14 | 修改 ADC 电压参数特性。                 |  |
| 2018/12/19 | Rev1.13 | 修改 VCap 引脚建议连接方式。添加 PB13 AF0 为 |  |
| 2010/12/19 |         | SPI2_CLK,PB14 AF0 为 SPI2_MISO。 |  |
| 2018/12/10 | Rev1.12 | 修改特性描述。                        |  |
| 2018/11/13 | Rev1.11 | 修改参数。                          |  |
| 2018/11/13 | Rev1.10 | 修改引脚定义。                        |  |
| 2018/11/12 | Rev1.09 | 修改修改描述。                        |  |
| 2018/10/11 | Rev1.08 | 修改电气特性。                        |  |
| 2018/09/06 | Rev1.07 | 修改电气特性。                        |  |
| 2018/08/26 | Rev1.06 | 修改引脚定义。                        |  |
| 2018/08/24 | Rev1.00 | 初版。                            |  |