# معماري كامپيوتر

دانشكده مهندسي كامييوتر

دکتر اسدی بهار ۱۴۰۳

مهدی علی نژاد، ۴۰۱۱۰۶۲۶۶



# تمرین ۶

## سوال ١

۱. جدول زیر زمان اجرای مراحل مختلف انواع دستورات روی یک پردازنده MIPS را به نانوثانیه نشان می دهد:

| Type   | I Cache | Decode | ALU | PC Update | D Cache | R Write |
|--------|---------|--------|-----|-----------|---------|---------|
| R-Type | 0.9     | 0.8    | 0.8 | -         | -       | 0.9     |
| Load   | 0.9     | 0.8    | 0.8 | -         | 1       | 0.9     |
| Store  | 0.9     | 0.8    | 0.8 | -         | 1       | -       |
| Branch | 0.9     | 0.8    | 0.8 | 0.2       | -       | -       |

فرض كنيد setup time برابر 0.05ns و hold time برابر 0.05ns است.

- آ) فرض کنید این پردازنده single cycle است. با این فرض throughput اجرای دستورات را محاسبه کنید.
- ب) فرض کنید این پردازنده multi cycle است و خطهای قرمز جدول بالا، لبههای clock را نشان می دهند. -mthrough اجرای هر کدام از انواع دستورات را محاسبه کنید.
- (آ) در طراحی سینگل سایکل، دوره ی تناوب کلاک با اندازه ی زمان طولانی ترین دستور + hold time + setup time است. پس در این پردازنده، دوره تناوب کلاک برابر با ۴/۵ns است. پس throughput اجرای دستورات این پردازنده ۴٫۵ دستور در هر نانوثانیه است.
  - (ب) برای هر دستور تعداد کلاک را حساب کرده و throughput را با فرمول زیر حساب می کنیم

throughput = 
$$\frac{1}{\text{clock-rate} \times \text{number-of-clock}}$$

در طراحی مولتی سایکل، دوره ی تناوب کلاک با اندازه ی زمان طولانی ترین بازه + hold time + setup time است که برای این پردازنده برابر است با: ۱/۱*ns* 

R-type این دستور به ۴ کلاک نیاز دارد پس  $\frac{1}{1/1 \times r}$  throughput دستور در نانوثانیه Load این دستور به ۵ کلاک نیاز دارد پس  $\frac{1}{1/1 \times r}$  throughput دستور در نانوثانیه Store این دستور به ۴ کلاک نیاز دارد پس  $\frac{1}{1/1 \times r}$  throughput دستور در نانوثانیه Branch این دستور به ۳ کلاک نیاز دارد پس  $\frac{1}{1/1 \times r}$ 

سوال ۲

# ۲. مقدار سیگنالهای کنترلی مورد نیاز در هر کلاک را برای هریک از موارد زیر بنویسید. mul \$t8, \$t9, \$s0 ( j loop ( ب





۳. زمانهای واحدهای اصلی در یک مسیرداده را به صورت زیر در نظر بگیرید:

Memory access (read and write) = 25 ps .\

ALU = 20 ps .Y

Register file (read and write) = 15 ps  $. \Upsilon$ 

حداقل زمان چرخه ساعت (min clock cycle time) ، میانگین CPI و میانگین زمان اجرای دستورالعمل را برای مسیرداده multi-cycle و single-cycle زیر را تعیین کنید.

10% lw, 10% sw, 40% register-type, 20% branch, 20% jump

| instruction | IF    | Decode & R-Read | ALU              | D-cache | R-Write |
|-------------|-------|-----------------|------------------|---------|---------|
| jump        | 25ps  | 15ps            | -                | -       | -       |
| branch      | 25 ps | 15ps            | 20ps             | -       | -       |
| R-type      | 25ps  | 15ps            | 20ps             | -       | 15 ps   |
| sw          | 25 ps | 15ps            | $20 \mathrm{ps}$ | 25 ps   | -       |
| lw          | 25ps  | 15ps            | 20ps             | 25 ps   | 15 ps   |

در طراحی single cycle حداقل زمان چرخه ی ساعت برابر است با طول طولانی ترین دستور، که برابر است با ps دستورات ۱ است و میانگین زمان اجرای دستورالعمل ها نیز همگی یکسان و ps است.

در طراحی multi cycle حداقل زمان چرخه برابر است با زمان مورد نیاز برای انجام شدن طولانی ترین ریز تسک که در اینجا برابر است با عملیات memory access که برابر است با ۲۵ps، میانگین CPI نیز به این صورت حساب می شود:

$$CPI = \cdot / 1 \times \Delta + \cdot / 1 \times Y + \cdot / Y \times Y + \cdot / Y \times Y + \cdot / Y \times Y = Y/V$$

و میانگین زمان اجرای دستورالعمل نیز برابر است با  $\mathrm{CPI} imes \mathrm{clock-rate}$  که برابر است با  $\mathrm{q} \, \mathrm{Y} / \Delta p s$ 

۴. پردازنده Multi-cycle MIPS را در نظر بگیرید. فرض کنید میخواهیم دستور زیر را به آن اضافه کنیم:

addm rt, rd, rs

که در این دستور

rd = rs + Mem[rt]

این دستور عملا برخلاف دستورهای رایج R-Format که ساختار Register-Register دارند، ساختار -Register داشته و هم حافظه و هم ثباتها در عملیات جمع دخیل هستند.

آ) در مسیرداده زیر تغییرات لازم را برای ساخت این دستور اعمال کنید و علت تغییر مدار خود را توضیح دهید. توجه
 کنید که حق تغییر در واحدهای حافظه، ثبات ها و ALU را ندارید ولی سایر بخشهای مدار را میتوانید تغییر
 بدهید.



ب) حالتهای مربوط به این دستور را به FSM پردازنده اضافه کنید.

(آ) به این منظور در مسیر داده تغییراتی می دهیم، ابتدا یک انشعاب از سیم rt با ماکس ورودی Memory می دهیم، با استفاده از این مسیر می توانیم در کلاک سوم، [mem[rt] یک سیم می کشیم تا بتوانیم عملیات کلاک سوم، Mem[rt] یک سیم می کشیم تا بتوانیم عملیات جمع را نیز انجام دهیم و تمام.





۵. شرکتی یک ISA شامل سه دسته دستور دارد و طی سه نسل برای آن سه معماری متفاوت ایجاد کرده است:

- معماری اول: دستورات نوع A و B و C به ترتیب در 2, 4, 8 چرخه ساعت اجرا میشوند.
- معماری دوم: دستورات نوع A به میزان C به میزان C و دستورات نوع C به میزان C و دستورات نوع C به میزان C به
- معماری سوم (نسبت به معماری اول): دستورات نوع A به میزان 87.5 % و دستورات نوع B و نوع C هر کدام 00 سریعتر شدهاند.

حال اگر یک مجموعه دستور داشته باشیم که اجرای آن در معماری دوم ۲ برابر سریعتر از معماری اول و در معماری سوم C برابر سریعتر از معماری دوم باشد، چند درصد از نوع D و چند درصد از نوع D و چند درصد از نوع D هستند؟

چون تعداد دستورات برای هر معماری یکسان است، نسبت سرعت آنها عکس نسبت CPI آنهاست.

با توجه به مطالب ذكر شده اين سه معادله را داريم كه با حل آنها به جواب مي رسيم.

$$\begin{aligned} a+b+c &= \mathbf{1} \cdot \cdot \cdot \\ \mathbf{r} a+\mathbf{r} b+c &= \frac{\mathbf{1}}{\mathbf{r}} \times (\mathbf{A} a+\mathbf{r} b+\mathbf{r} c) \rightarrow a = b \\ \mathbf{1} a+\mathbf{r} b+c &= \frac{\mathbf{r}}{\mathbf{r}} \times (\mathbf{r} a+\mathbf{r} b+c) \rightarrow a = \frac{\mathbf{1}}{\mathbf{r}} c \\ &\xrightarrow{conclusion} \frac{\mathbf{\Delta}}{\mathbf{r}} c = \mathbf{1} \cdot \cdot \cdot \rightarrow c = \mathbf{r} \cdot \cdot , a = \mathbf{r} \cdot , b = \mathbf{r} \cdot \end{aligned}$$

### سوال ع

- ۶. به سوالات زیر درباره میکروکدها پاسخ دهید:
- آ) مفهوم Micro-Code و نقش آن در پردازنده را توضیح دهید.
- ب) نقش Micro-Code در آسیبپذیریهای مربوط به پردازنده و همچنین روش برطرف کردن آنها را توضیح دهید.
- ج) توضیح دهید به روزرسانی Micro-code ها از چه راههایی انجام میشود و همچنین تحقیق کنید که اگر امکان به روزرسانی Micro-code ها وجود نداشت چه مشکلاتی میتوانست رخ دهد.
- (آ) مفهموم میکرو کد یا میکرو program یعنی سیگنال های کنترلی با استفاده میکرو کد، ریز دستوراتی است که در یک پردازنده استفاده می شوند تا با گرفتن ترکیبی از آپکد دستور و استیت ماشین، سیگنال های کنترلی آن را مشخص کنند.
- (ب) میکرو کد که مسئول فرستادن سیگنال های کنترلی و انجام صحیح دستورات است، آسیب پذیری در آن می تواند باعث اجرا شدن دستورات مخرب و شناسایی نشده شود. همچنین می تواند باعث اجرای غلط دستورات پیچیده شود. و یا مهاجمین می توانند از این آسیب پذیری استفاده کنند تا برای خود یک راه دسترسی مخفی داشته باشند.
- یک راه دسترسی مخفی داشته باشند. برای برطرف کردن این مشکلات راه هایی وجود دارد. برای مثال چندی یکبار میکروکد ها توسط بایس آپدیت می شوند و باگ های آنها برطرف می شود. همچنین در برخی طراحی ها یک محافظ سخت افزاری وجود دارد تا مانع انجام دستورات مخرب شود. و گاها برای تشخیص میکروکد های صحیح، یک نشانه ی تایید در آنها قرار می دهند.
- (ج) یکی از روش هایی که میکروکد ها بروز می شوند، با استفاده از BIOS یا UEFI است. به این صورت که در هر راه اندازی، آنها تغییرات میکرو کد های جدید را اعمال می کنند. اگر همچین مکانیزمی وجود نداشت، در صورت پیدا شدن باگی در این میکروکد ها، همه ی پردازنده های قبل از تصحیح این باگ، آسیب پذیر به این خطر می شوند و نمی توان کاری برای برطرف کردن آن انجام داد.