# معماري كامپيوتر

دانشكده مهندسي كامپيوتر

دکتر اسدی بهار ۱۴۰۳

مهدی علی نژاد، ۴۰۱۱۰۶۲۶۶



## تمرین ۷

#### سوال ١

- ۱. برنامه ی زیر را در نظر بگیرید و فرض کنید مقدار اولیه ی t برابر ۱۰۰ و مقدار اولیه ی t برابر ۱۰ است:
- LOOP: lw \$t1, 0x100(\$t0)
- addi \$t1, \$t1, 0x1
- sw \$t1, 0x100(\$t0)
- addi \$t0, \$t0, 8
  - addi \$t2, \$t2, -1
- bne \$t2, \$t3, LOOP
- آ) تمام وابستگیهای داده ا در داخل یک تکرار ۲ حلقه را بنویسید.
- ب) فرض کنید که یک پردازنده ی MIPS داریم که هیچ سختافزاری برای forwarding یا خواندن و نوشتن در دو لبه ی بالا و پایین چرخه ساعت ندارد. همچنین در نظر بگیرید که پردازنده فرض میکند که تمام پرشهای not لبه ی بالا و پایین چرخه ساعت ندارد. همچنین در نظر بگیرید که پردازنده فرض میکند که تمام پرشهای taken هستند و درصورتیکه taken بودند، دو دستور بعدی موجود در خطلوله آرا از آن خارج میکند و دستور درست را cPl میکند. جدول زمانبندی اجرای این برنامه را بنویسید و CPl را محاسبه کنید.

#### (آ) وابستگی ها:

- t۱ ، دلیل: مقدار t۱ ، حط مقدار t۱ ، دلیل:
- t۱ مقدار، دلیل: مقدار t۱ مقدار، دلیل: مقدار
- t۲ مقدار کا مقدار ۲ مقدار t۲ مقدار ۲ مقدار t۲ م
- (ب) جدول زمان بندی به ازای هر حلقه ی این برنامه به این صورت است.

| 1       | 2       | 3   | 4   | 5   | 6       | 7       | 8   | 9       | 10            | 11     | 12      | 13      | 14    | 15  | 16      | 17    | 18  | 19  |
|---------|---------|-----|-----|-----|---------|---------|-----|---------|---------------|--------|---------|---------|-------|-----|---------|-------|-----|-----|
| $^{1}I$ | 1 R     | 1 A | 1 M | 1 W |         |         |     |         |               |        | $^{6}I$ |         |       |     | $^{6}R$ | $^6A$ | 6 M | 6 W |
|         | $^{2}I$ |     |     |     | $^{2}R$ | $^{2}A$ | 2 M | $^{2}W$ |               |        |         |         |       |     |         |       |     |     |
|         |         |     |     |     | $^{3}I$ |         |     |         | $^{3}R$       | $^3A$  | $^{3}M$ | $^{3}W$ |       |     |         |       |     |     |
|         |         |     |     |     |         |         |     |         | $^{4}$ $_{I}$ | $^4 R$ | $^{4}A$ | $^4 M$  | $^4W$ |     |         |       |     |     |
|         |         |     |     |     |         |         |     |         |               | 5 T    | 5 B     | 5 A     | 5 M   | 5 W |         |       |     |     |

از جدول به این نتیجه می رسیم که در هر ۱۷ کلاک سایکل، ۶ دستور اجرا می شود. (عملا کلاک ۱۸ ام شروع حلقه ی بعد است پس CPI آن برابر است با ۱<u>۸+۱۹+۱۷</u>

#### سوال ۲

۲. در یک سیستم دیجیتال، پردازش ورودی ۱۲ نانوثانیه زمان میبرد. دو خط لوله مختلف A با ۶ طبقه و تأخیر طبقات (۱، ۲، ۳، ۲، ۳) برای این سیستم طراحی و ساخته شدهاند B با ۴ طبقه و تأخیر طبقات (۲، ۳، ۴، ۳) برای این سیستم طراحی و ساخته شدهاند B رفرض کنید تأخیر بافر بین طبقات ناچیز است). اگر زمان پردازش B و زمان پردازش B را با خط لوله B را با B نشان دهیم، نسبت B را بدست آورید.

چون کلاک در هر خط لوله باید یکسان باشد، پس دوره تناوب آن باید برابر با بیشترین تاخیر بین طبقات مختلف پایپ لاین شود، پس برای A دوره ی تناوب کلاک برابر با ۳ns و برای B این مقدار برابر ۴ns می باشد. حال اگر n ورودی داشته باشیم، خواهیم داشت:

$$\begin{split} TA_n &= \mathbf{D} \times CT_A + n \times CT_A \\ TB_n &= \mathbf{T} \times CT_B + n \times CT_B \\ \lim_{n \to \inf} \frac{TA_n}{TB_n} &= \lim_{n \to \inf} \frac{\mathbf{D} + \mathbf{T} \times n}{\mathbf{D} + \mathbf{T} \times n} = \frac{\mathbf{T}}{\mathbf{T}} \end{split}$$

سوال ۳

۳. درباره انواع وابستگیهای داده (RAW, WAW, WAR) تحقیق کنید و به اختصار توضیح دهید که در چه صورتی رخ میدهند. همچنین یک مثال برای هرکدام بیاورید.

Read After Write (RAW) •

این وابستگی مربوط به زمانی است که قبل از اینکه داده ی درست برای یک رجیستر محاسبه شود، مقدار قبلی آن را برای یک دستور دیگر بخوانیم. برای مثال:

addi R2, R0, 1 add R4, R0, R2

Wirte After Read (WAR) •

این حالت زمانی اتفاق می افتد که دستوری که بعد از خواندن رجیستر در دستور قبل تر آمده، زود تر به پایان برسد و مقدار آن رجیستر را عوض کند. برای مثال:

add R4, R0, R2 addi R2, R0, 5

Wirte After Write (WAW) •

این وابستگی نیز مربوط به زمانی است که دو دستور که پشت سر هم آمده اند مقصد یکسان داشته باشند و در یک رجیستر مقدار بنویسند ولی نوشتن دوم زودتر از نوشتن اول صورت می گیرد. برای مثال:

> add R4, R4, R2 add R4, R4, R3

۴. فرض کنید دستورات یک برنامه به شکل زیر هستند:

%35r-type, %25beq, %5jmp , %30lw, %5sw

همچنین سه Branch Predictor داریم. اولین Branch Predictor همواره پرش شرطی را taken پیش بینی میکند، دومین Branch Predictor همواره not-taken همواره عمواره است. در صورتی که درصد دومین Branch Predictor همواره بیش بینی میکند و سومی به صورت پویا است. در صورتی که درصد موفقیت اولی ۵۵ درصد، دومی ۴۵ درصد و برای سومی در حالت taken برابر ۷۰ درصد و برای حالات Branch Predictor محاسبه کنید. ( برابر ۸۰ درصد باشد، میزان cpi ناشی از توقف $^{4}$  را در اجرای این برنامه برای هر Branch Predictor محاسبه کنید. ( در این پردازنده آدرس پرش در ID محاسبه می شود، همچنین فرض کنید مخاطره داده نداریم)

برای محاسبه ی CPI از دست رفته به دلیل پرش نیاز است درصد برنامه را که توسط برنچ تشکیل شده است را ضرب در حالاتی که دچار اشتباه در پیش بینی شده ایم ضرب کنیم و در آخر نیز جواب را در ۲ ضرب کنیم. زیرا به ازای هر اشتباه نیاز است ۲ دستور بعدی پایپ لاین رو خالی کنیم و در واقع ۳ سیکل کلاک را از دست می دهیم.

را از دست می دهیم. برای اولین پردیکتور داریم:

برای پردیکتور دومی داریم:

 $\text{`'TD}\times\text{'DD}\times\text{'}=\text{'TVD}$ 

برای سومین پردیکتور داریم:

 $\cdot$ /۲۵ × ( $\cdot$ /۳ ×  $\cdot$ /۵۵ +  $\cdot$ /۲ ×  $\cdot$ /۴۵) × ۲ =  $\cdot$ /۱۲۷۵

- ۵. به هر یک از سوالات زیر پاسخ دهید:
- آ) دو پردازنده دارای خطلوله A و B داریم. پردازنده A دارای A مرحله و تاخیر A در هر مرحله است و پردازنده B دارای A مرحله و تاخیر A میباشد. اگر از تاخیر ثباتهای میان مراحل صرفه نظر شود و تعداد زیادی A دستورالعمل را بتوان بدون هیچ وقفهای در این دو پردازنده اجرا کرد، این دو پردازنده را با هم مقایسه کنید.
- ب) اگر یک خطلوله سه مرحلهای را به خطلوله ۴ مرحلهای تبدیل کنیم دوره چرخه ساعت از T به 0.9T کاهش می یابد. فرض کنید ۳۰ درصد دستورات از نوع پرش هستند. همچنین تا وقتی که دستور پرش به پایان نرسد دستور بعدی وارد خطلوله نمی شود. زمان اجرای ۱۰۰ دستور در خطلوله سه مرحلهای نسبت به خطلوله چهار مرحله را محاسبه کنند.
- (آ) اگر فرض کنیم هر دو پردازنده به حالت steady برسند و هیچ هازاردی باعث تخلیه ی pipeline نشود، پردازنده ی A در هر ۱۰ نانوثانیه، ۵ دستور اجرا می کند. پس CPI پردازنده ی A برابر است با ۲ و برای پردازنده ی B برابر است با  $\frac{\pi}{4}$  است، پس پردازنده ی B بهتر است.
  - (ب) برای مقایسه ی زمان اجرا، CPI را محاسبه کرده و سپس در دوره تناوب ضرب می کنیم تا زمان اجرا را بدست آوریم. در حالت اول داریم:

$$CPI_1 = \frac{r \cdot * r + r + r \cdot}{r \cdot r} = 1/97$$

برای حالت دوم نیز به این صورت است:

$$CPI_{\Upsilon} = \frac{\Upsilon \cdot * \Upsilon + \Upsilon + V \cdot}{V \cdot \cdot} = 1/9 \Upsilon$$

و سپس زمان اجرای آنها به این شکل است:

$$\begin{aligned} & \text{runtime}_1 = 1/\text{9Y} \times 1 \cdots \times T = 1\text{9Y}T \\ & \text{runtime}_7 = 1/\text{9Y} \times 1 \cdots \times 1/\text{9T} = 1\text{VY/V}T \end{aligned}$$

همانطور که مشاهده شد، زیاد کردن مرحله های خط لوله در اینجا به ضرر ماست.

 مسیرداده زیر برای پردازنده دارای خط لوله MIPS که شامل Forwarding می شود ولی Branch Prediction ندارد را در نظر بگیرید. همچنین کد C زیر را در نظر بگیرید.



for (int i =0; i<max; ++i) ++A[i]; loop:

- 1. sub \$t3, \$t3, 1
- 2. add \$t0, \$t0, 4
- 3. add \$t1, \$a0, \$t0
- 4. lw \$t2, 0(\$t1)
- 5. add \$t2, \$t2, 1
- 6. sw \$t2, 0(\$t1)
- 7. bgt \$t3, \$zero, loop
- آ) همه وابستگیهایی بین بخشهای مختلف کد در یک دور این حلقه را مشخص کنید. توجه کنید که مواردی که لزوما نیاز به forwarding ندارند را هم مشخص کنید. منظور از یک دور حلقه، از ابتدای sub تا اتنهای bgt است.
- ب) جدول زیر را برای گامهای مختلف خطلوله تکمیل کنید. فرض کنید که قبل از این چندین بار این حلقه اجرا شده است و در اولین دور اجرای آن نیستیم. (اصطلاحا در وضعیت steady state هستیم) توجه کنید که در خطلوله Forwarding وجود دارد ولی branch prediction نداریم. همچنین stall را می توانید با خط تیره یا S نمایش دهید.

| Inst | iter | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 0 | 1 | 2 |
|------|------|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| sub  | N    | F | D | Е | М | W |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| add  | N    |   | F |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| add  | N    |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| lw   | N    |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| add  | N    |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| sw   | N    |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| bgt  | N    |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |
| sub  | N+1  |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |

- ج) شماره مسیر forwarding مورد استفاده برای هر یک از دستورات را مشخص کنید. شماره مسیرهای مختلف در شکل مشخص شده است.
- د) کد را طوری بازنویسی کنید که کارایی بهینه داشته باشد. سعی کنید که تعداد مسیرهای Forward مورد استفاده را نیز کمینه کنید.

## (آ) وابستگی ها:

t • خط ۳ به خط ۲ ، دلیل: مقدار

t۱ مقدار، دلیل: مقدار t۱ مقدار، ه

t۲ مقدار ۴ مغدار + خط + مقدار +

t۱ و t۲ مقدار t۲ و t۲ دلیل: مقدار t۲ و t۲ و t۲

 $t^{\intercal}$  مقدار ، دلیل: مقدار  $t^{\intercal}$ 

(ب)

| Inst | Iter | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 |
|------|------|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|
| sub  | N    | F | D | Е | M | W |   |   |   |   |    |    |    |    |    |    |    |    |    |
| add  | N    |   | F | D | Е | M | W |   |   |   |    |    |    |    |    |    |    |    |    |
| add  | N    |   |   | F | D | Е | M | W |   |   |    |    |    |    |    |    |    |    |    |
| lw   | N    |   |   |   | F | D | Е | M | W |   |    |    |    |    |    |    |    |    |    |
| add  | N    |   |   |   |   | F | D | - | Е | M | W  |    |    |    |    |    |    |    |    |
| sw   | N    |   |   |   |   |   | F | - | D | E | M  | W  |    |    |    |    |    |    |    |
| bgt  | N    |   |   |   |   |   |   |   | F | D | E  | M  | W  |    |    |    |    |    |    |
| sub  | N+1  |   |   |   |   |   |   |   |   |   | F  | D  | E  | M  | W  |    |    |    |    |

(ج) با فرض اینکه در دستورها به فرمت زیر باشند:

add rd, rs, rt lw rt, imm(rs) sw rt, imm(rs)

### و rs همان R۱ و rt همان R۲ باشد داریم:

• وابستگی اول از مسیر ۳ داده را ارسال می کند.

وابستگی دوم از مسیر ۱ استفاده می کند.

• وابستگی سوم از مسیر ۲ استفاده می کند.

• وابستگی چهارم از مسیر ۳.

• و وابستگی ۵ام نیازی به فوروارد کردن ندارد.

(د) .

```
1 add $t0, $t0, 4
2 add $t1, $a0, $t0
3 lw $t2, 0($t1)
4 sub $t3, $t3, 1
5 add $t2, $t2, 1
6 sw $t2, 0($t1)
7 bgt $t3, $zero, loop
```

با انجام این تغییرات کل فرایند در یک کلاک کمتر انجام می شود.