## تمرین دوم – عملی

## سوال ۱)

- ۱. در این سوال میخواهیم که یک کامپیوتر ساده را به کمک دانش RTL طراحی کنیم. کامپیوتری که طراحی میکنید باید ویژگیهای زیر را داشته باشد:
  - ۴ ثبات ۸ بیتی داشته باشد
  - چهار عملیات زیر را بتواند انجام دهد:
    - جمع یک ثبات با ثبات دیگر
  - ۲. زیاد کردن عدد یک ثبات به اندازهی ۱ واحد
  - ۳. کم کردن عدد یک ثبات به اندازهی ۱ واحد
    - ۴. ریختن یک ثبات در یک ثبات دیگر
  - به صورت point-to-point طراحي شده باشد.

پیادهسازی را به صورت شماتیک در نرمافزار Quartus انجام دهید و سپس به سوالات زیر پاسخ دهید:

- آ) طراحی شما چند سیگنال کنترلی دارد؟
- ب) برای هر یک از عملیات ذکر شده بگویید که سیگنالهای شما باید چه مقادیری داشته باشند.
- ج) به زبان RTL مخصوص سیستمی که طراحی کردید یک برنامه بنویسید که دنبالهی فیبوناچی را تا عدد ۱۴م حساب کند. فرض کنید که مقدار اولیه تمام ثباتها ۱۰ است.

جواب سه سوال بالا را در یک فایل PDF تایپ کنید و سپس به همراه فایل مدار خود در سامانه CW آپلود کنید. همچنین در گزارش خود تمامی دستوراتی که تعریف کردید را تست کنید و نتیجهی تست آن را بنویسید. دقت کنید که لازم نیست که به mux و adder را خودتان از صفر بسازید و می توانید از قطعات آماده استفاده کنید.

آ) در پیادهسازی ای که مطابق طراحی point-to-point انجام داده ایم، از ۴ data bus ۳ بیتی (۱۲ سیگنال کنترلی) برای سلکت کردن مقادیر ورودی mux استفاده کرده ایم. همچنین برای مشخص کردن رجیسترهای مربوطه برای عملیات add و inc و inc مشخص کردن رجیسترهای مربوطه برای عملیات mux از دو سیگنال از دو mux استفاده شده است و هر mux برای سلکت کردن ورودی مربوطه، از یک data bus ۳ بیتی استفاده می کند (۶ سیگنال کنترلی یک بیتی استفاده کرده ایم.

البته در ادامه می توان آنها را به طور اتوماتیک توسط control unit مشخص کرد، اما اینجا برای نشان دادن کارکرد data path طراحی شده، سیگنالها به صورت دستی ست می شوند.

• mov: برای اجرای این عملیات کافی است mux متعلق به رجیستر مقصد، رجیستر مبدا را انتخاب کند.

- mux برای اجرای این عملیات کافی است mux متعلق به رجیستر انتخابشده result ر انتخاب کند و muxهای ALU به تر تیب رجیستر انتخاب شده و 1 را انتخاب کنند.
- dec: برای اجرای این عملیات کافی است mux متعلق به رجیستر انتخابشده result ر انتخاب کند و mux به ترتیب رجیستر انتخاب شده و 1- را انتخاب کنند.
- add: برای اجرای این عملیات کافی است mux متعلق به رجیستر مقصد result را انتخاب کند و mux رجیستر های عملوند را انتخاب کنند.

ج) رجيسترها را R0 و R1 و R2 و R3 مي ناميم كه مقدار اوليهي آنها صفر است و با دستورات بالا اين طور عمل مي كنيم:

 $R1 \leftarrow R1 + 1$ 

 $R2 \leftarrow R0 + R1$ 

 $R3 \leftarrow R1 + R2$ 

توضیح: ابتدا همه ی رجیسترها صفر هستند. برای ساخت جملات پایه، ابتدا R1 را یکی زیاد می کنیم. سپس با جمع R0 و R1 و R1 ذخیره ی نتیجه در R2 جمله ی سوم را می سازیم. در نهایت نیز با جمع R1 و R2 و ذخیره ی نتیجه در R3 جمله ی چهارم را می سازیم. حالا جملات اول تا چهارم دنباله ی فیبوناچی با مقادیر R1 و R1 و R1 و R2 در رجیسترهای R1 تا R3 ذخیره شده اند.

## نمونه (توضيح دستورات):

همهی دستورات در این نمونه گنجانده شدهاند:

|            |                  |              |   |              | Pointer: 709.84 ns |                       |   |   |          |             | Interval: 709.84 ns |          |                       |    |    |                       |     | Start: |          |     |  |     |                       |  |  |  |          | End:    |   |             |                       |            |   |                       |  |     |                       |       |    |            |    |       |          |
|------------|------------------|--------------|---|--------------|--------------------|-----------------------|---|---|----------|-------------|---------------------|----------|-----------------------|----|----|-----------------------|-----|--------|----------|-----|--|-----|-----------------------|--|--|--|----------|---------|---|-------------|-----------------------|------------|---|-----------------------|--|-----|-----------------------|-------|----|------------|----|-------|----------|
| Name       | Value at<br>0 ps | 0 ps<br>0 ps |   |              |                    | 160 <sub>,</sub> 0 ns |   |   | 240,0 ns |             |                     |          | 320 <sub>,</sub> 0 ns |    |    | 400 <sub>,</sub> 0 ns |     |        | 480,0 ns |     |  |     | 560 <sub>1</sub> 0 ns |  |  |  | 640,0 ns |         |   |             | 720 <sub>,</sub> 0 ns |            |   | 800 <sub>,</sub> 0 ns |  |     | 880 <sub>1</sub> 0 ns |       |    | 96         |    |       |          |
| clock E    | B 0              |              |   |              |                    |                       |   |   |          |             |                     |          |                       |    |    |                       |     |        |          |     |  |     |                       |  |  |  |          |         |   |             |                       | Ш          |   | Ш                     |  |     |                       |       | т  |            |    |       |          |
| instr0 E   | B 000            |              |   |              |                    |                       |   |   |          |             |                     |          |                       |    |    |                       | 000 | )      |          |     |  |     |                       |  |  |  |          |         |   |             |                       |            |   | X                     |  |     |                       | 1     | 00 |            |    |       | $\pm$    |
| instr1 E   | B 001            |              |   |              |                    | 001                   |   |   |          |             | $\Box$              | $\equiv$ |                       |    |    |                       |     |        |          | 010 |  |     |                       |  |  |  |          | $\pm x$ |   |             |                       |            |   |                       |  | 001 |                       |       |    | -          |    |       | $\equiv$ |
| instr2 E   | B 100            |              |   |              |                    | 100                   |   |   |          |             | $\Box$              |          |                       |    |    |                       |     |        |          | 010 |  |     |                       |  |  |  |          | $\pm x$ |   |             | 100                   |            |   | X                     |  |     |                       | 0     | 10 |            |    | _     | ш        |
| instr3 E   | B 011            |              |   |              |                    |                       |   |   |          |             |                     |          |                       |    |    |                       |     |        |          |     |  | 01  | 1                     |  |  |  |          |         |   |             |                       |            |   |                       |  |     |                       |       |    |            |    | $\pm$ | $\equiv$ |
| operand1 E | B 100            |              |   |              |                    |                       |   |   |          |             |                     |          |                       | 10 | 00 |                       |     |        |          |     |  |     |                       |  |  |  |          | $\pm x$ |   |             | 101                   |            |   | X                     |  | 010 |                       |       |    | 000        |    |       |          |
| opernad0 E | B 010            |              |   |              |                    |                       |   |   |          |             |                     |          | ш                     |    |    |                       | 010 | )      |          |     |  |     |                       |  |  |  |          |         |   |             |                       |            |   | X                     |  | 001 | $\Box$                |       | ш  | 000        |    |       | $\equiv$ |
| R0_value L | U 0              |              |   |              |                    |                       |   |   |          |             |                     |          |                       |    |    |                       |     | 0      |          |     |  |     |                       |  |  |  |          |         |   |             |                       |            |   | $\pm x$               |  | 8   |                       | $\pm$ | 16 | <u>5</u> χ | 32 | X     | 64       |
| R1_value U | U 0              |              |   |              |                    | 0                     | ш | ш |          |             |                     |          | $\mathbf{x}$          |    |    |                       |     |        |          |     |  |     |                       |  |  |  |          |         | 5 |             |                       |            |   |                       |  |     |                       |       |    | _          |    | _     | $\equiv$ |
| R2_value U | U 0              | O X          | 1 | $\mathbf{x}$ | 2                  | X                     | 3 | X | 4        | $\Box$ X    |                     |          |                       |    |    |                       |     |        |          | 5   |  |     |                       |  |  |  |          |         |   | $\Box X$    | 4                     | $\equiv x$ |   |                       |  |     |                       | 3     | ш  |            |    | _     | ш        |
| R3_value U | U 0              |              |   |              |                    |                       |   |   |          |             |                     |          |                       |    |    |                       |     |        |          |     |  | . 0 |                       |  |  |  |          |         |   |             |                       |            |   |                       |  |     |                       |       | _  |            |    |       | $\equiv$ |
| result L   | U 1              | 1 X          | 2 | X            | 3                  | Χ                     | 4 | X | 5        | $\neg \chi$ |                     |          |                       |    |    |                       |     |        | 6        |     |  |     |                       |  |  |  |          | $\pm x$ | 4 | $\neg \chi$ | 3                     | X          | 2 | X                     |  | 8   | $\Box$                | 16    | 32 | 2 X        | 64 |       | 128      |

در این نمونه، ابتدا مقدار رجیستر R2 بار یکی زیاد شدهاست (inc) و از صفر به  $\Omega$  رسیدهاست، سپس مقدار رجیستر R2 بر رجیستر R1 ریخته شدهاست (mov) و از  $\Omega$  به  $\Omega$  رسیدهاست. در ادامه مجموع مقادیر رجیسترهای  $\Omega$  و  $\Omega$  ( $\Omega$  (رجیستر  $\Omega$  ریخته شدهاست ( $\Omega$ ). در نهایت نیز چند مرتبه مقدار رجیستر  $\Omega$ 0 با خودش جمع شدهاست و در خودش ریخته شدهاست و مقدار  $\Omega$ 1،  $\Omega$ 2 و  $\Omega$ 3 با خودش جمع شدهاست.