## معماري كامپيوتر

دانشكده مهندسي كامپيوتر

دکتر اسدی بهار ۱۴۰۳

مهدی علی نژاد، ۴۰۱۱۰۶۲۶۶



## تمرين اول

## سوال ١

۱. در بخشی از درس با یک کلاس میانی از ماشینها که دارای هسته RISC و رابط میانی از نوع CISC بودند، آشنا شدید.
 یک مثال واقعی از چنین پردازندههایی بیابید و در مورد نحوه ی کارکرد آنها توضیح دهید.

یک مثال واقعی از این نوع پردازنده ها Crusoe Transmeta است که در واقع یک پردازنده ی RISC است ولی به برنامه نویس ها دستوراتی مشابه دستورات CISC ارائه می دهد.

این پردازنده به چند دلیل توانسته این نوع معماری را داشته باشد.

• code morphing

این پردازنده به صورت پویا دستورات ۸۶x را گرفته و آنها را به دستورات داخلی خود یعنی VLIW ترجمه می کند

• ترجمه کد و بهینه کردن آن منطبق با دستورات RISC این پردازنده ها در داخل ساختار خود یک لایه ی سخت افزاری دارند که به واسطه ی آن می توانند دستورات پیچیده ی CISC را به دنباله ای از دستورات RISC تبدیل کنند. چه قبل اجرا و چه در زمان اجرا.

سوال ۲

- ۲. به پرسشهای زیر به صورت کامل پاسخ دهید.
  - ۱. کلاسهای موازیسازی را نام ببرید.
- ۲. کلاسهای موازی سازی در اپلیکیشن را نام ببرید و هر کدام را توضیح دهید.
- ۳. کلاسهای موازیسازی در معماری کامپیوتر را نام ببرید و هر کدام را توضیح دهید.

٠١

- ۱) موازی سازی در سطح دیتا
- ۲) موازی سازی در سطح ترد
- ۳) موازی سازی در سطح درخواست

۲

- ۱) موازی سازی در سطح دیتا
   چند داده را بتوان همزمان دستکاری کرد و عملیات بر روی آنها انجام داد
  - ۲) موازی سازی در سطح تسک
     موازی سازی تسک هایی که مستقل از یکدیگر هستند

.٣

- ۱) موازی سازی در سطح دستوز
   این نوع موازی سازی سعی می کند که به اجرای یک برنامه سرعت بخشد. با استفاده از تکنیک هایی مانند pipelining ، که به معنی به صف کردن
   دستوراتی که قرار است اجرا شوند، پیشبینی پرش و اجرای خارج از ترتیب.
- ۲) موازی سازی در سطح ترد
   همان مفهوم multithreading که در زبان های برنامه نویسی پیشرفته تر نیز مشاهده می شود. به این معنی که از موازی کردن تعدادی ترد استفاده کنیم
   تا throughput کلی سیستم را افزایش دهیم
- ۳) موازی سازی در سطح درخواست
   موازی سازی در سطح درخواست به این معنی است که اجرای برنامه های بزرگ و تسک های کلی و حجیم را به صورت موازی انجام دهیم. این مورد
   توسط برنامه نویس یا on مشخص می شود
  - ۴) معماری برداری و GPUبه معنی انجام یک دستور بر روی مجموعه ای از داده ها است

- ۳. فرض کنید برنامه ای از دو بخش ترتیبی و قسمت موازی تشکیل شده است که این برنامه با سیستمی با n پردازنده اجرا می شود.
- آ) اگر اجرای برنامه روی یک پردازنده ۱ واحد زمانی طول بکشد، زمان اجرا روی n پردازنده (با فرض اینکه پردازنده ها یکسان بودهاند) و میزان تسریع را بدست آورید.
- ب) اگر اجرای برنامه روی n پردازنده ۱ واحد زمانی طول بکشد، زمان اجرای برنامه روی یک پردازنده (با فرض اینکه پردازندهها یکسان بودهاند) و میزان تسریع را بدست آورید.
- ج) فرض کنید قدرت محاسباتی پردازنده iام متناسب با  $u_i$  است و به عبارتی زمان اجرا روی پردازنده iام برابر  $\frac{1}{u_i}$  است. در این صورت پاسخهای قسمت آ و ب چگونه خواهد بود.

۴. یک پردازنده با مشخصات زیر پیادهسازی شده است:

١. واكشى دستورات ٢ پالس ساعت به طول مى انجامد.

۲. اجرای دستورات ۳ پالس ساعت به طول می انجامد.

۳. پردازنده در سرعت ۱۰۰ مگاهرتز کار میکند.

ایجاد تغییرات زیر ممکن است:

۱. انجام واکشی در یک پالس ساعت که باعث می گردد سرعت پردازنده به ۸۰ مگاهرتز کاهش یابد.

۲. اجرای دستورات در دو پالس ساعت که باعث می گردد سرعت پردازنده به ۷۵ مگاهرتز کاهش یابد.

٣. واكشى در ٣ پالس ساعت و اجرا در ۴ پالس ساعت كه باعث مى گردد سرعت تا ١٥٠ مگاهرتز افزايش يابد.

چنانچه برنامهای با تعداد دستور مشخص روی ساختارهای فوق اجرا شود، کدام ساختار به کمترین زمان اجرا منجر می شود؟

تعداد دستورات = c

t = زمان اجرای کل

f = فركانس

p = زُمان پُردازش و اجرا به کلاک

v = زمان واکشی به کلاک

$$t = \frac{c * (p + v)}{f}$$

تحت ساختار ١)

$$t = \frac{c(\Upsilon + 1)}{\Lambda * 1.7} = c * \Delta * 1.7$$

تحت ساختار ۲)

$$t = \frac{c * (\Upsilon + \Upsilon)}{V/\Delta * V^{\Upsilon}} = c * \Delta/\Upsilon \Upsilon * V^{-\Lambda}$$

تحت ساختار ٣)

$$t = \frac{c * (\mathbf{f} + \mathbf{f})}{\mathbf{1/0} * \mathbf{1.4}} = c * \mathbf{f/99} * \mathbf{1.4}^{-\Lambda}$$

با مقایسه ی t های به دست آمده می توان دید که تحت ساختار ۳ کمترین زمان اجرا را برای یک برنامه با تعداد دستور ثابت خواهیم داشت

۵. فرض کنید زیرروال<sup>۳</sup> نوشته شده در قطعه کد اسمبلی MIPS زیر، با مقدار اولیه ۴ در ثبات a0 به واسطه دستور jal صدا زده شود. با فرض اینکه فرکانس کلاک ماشینی که برنامه روی آن اجرا می شود، ۹GHz باشد و همچنین با در نظر گرفتن جدول پایین، زمان اجرای این زیرروال را محاسبه کنید.

| Instruction Type | CPI |
|------------------|-----|
| ALU              | 0.5 |
| Load             | 1.5 |
| Store            | 0.9 |
| Jump             | 1   |
| Branch           | 0.8 |

```
fibonacci:
           addi sp, sp, -8
           sw $ra, 4($sp)
           sw $a0, 0($sp)
          li $t0, 1
           ble $a0, $t0, base_case
           addi $a0, $a0, -1
           jal fibonacci
10
           move $s1, $v0
          lw $a0, 0($sp)
           addi $a0, $a0, -2
           jal fibonacci
           add $v0, $s1, $v0
16
           lw $ra, 4($sp)
17
           lw $a0, 0($sp)
18
           addi $sp, $sp, 8
19
20
           jr $ra
           base_case:
22
           move $v0, $a0
           addi $sp, $sp, 8
25
           j epilogue
26
           epilogue:
27
           jr $ra
```

محاسبه می کنیم که از هر کلاس دستوری چند دستور استفاده می شود:

$$fibonacci(i) = \begin{cases} (ALU : \texttt{Y}, Load : \texttt{I}, Store : \texttt{Y}, Jump : \texttt{Y}, Branch : \texttt{I}) & i < \texttt{Y} \\ fibonacci(i - \texttt{I}) + fibonacci(i - \texttt{Y}) + (ALU : \texttt{P}, Load : \texttt{Y}, Store : \texttt{Y}, Jump : \texttt{Y}, Branch : \texttt{I}) & o.w \end{cases}$$

$$base = (\texttt{Y}, \texttt{I}, \texttt{Y}, \texttt{I}), regular = (\texttt{P}, \texttt{Y}, \texttt{Y}, \texttt{Y}, \texttt{I})$$

$$fibonacci(\texttt{Y}) = fibonacci(\texttt{Y}) + fibonacci(\texttt{Y}) + regular$$

$$= fibonacci(\texttt{Y}) + fibonacci(\texttt{I}) + regular + fibonacci(\texttt{I}) + fibonacci(\texttt{I}) + regular + regular$$

$$= fibonacci(\texttt{I}) + fibonacci(\texttt{I}) + regular + base + regular + base + regular + regular$$

$$= (\texttt{I}, \texttt{Y}, \texttt{I}, \texttt{$$

حال CPI برنامه را حساب مي كنينم

$$CPI = \frac{\text{$^{\text{Y}}$} * \cdot / \Delta + \text{$^{\text{Y}}$} * \cdot / \Delta + \text{$^{\text{Y}}$} * \cdot / \text{$^{\text{Y}}$} + \text{$^{\text{Y}}$} * \cdot \text{$^{\text{Y}}$} + \text{$^{\text{Y}}$} * \cdot / \Delta}{\text{$^{\text{Y}}$} * \text{$^{\text{Y}}$} * * \text{$^{\text{Y}}$} * \text{$^{\text{Y}}$$

$$t = \frac{CPI*IC}{f} = \frac{\mathrm{9.74}}{\mathrm{9*1.9}} \approx 1.74 * 1.44$$

بیک طراح کامپایلر میخواهد از میان دو توالی دستورالعمل<sup>†</sup> یکی را برای یک پردازنده ی خاص انتخاب کند. شرکت سازنده ی پردازنده برای کلاسهای مختلف دستورالعملها است را در اختیار طراح کامپایلر قرار داده است:

| Instruction Class | A | В | С |
|-------------------|---|---|---|
| CPI               | 1 | 2 | 3 |

در جدول زیر این توالی دستورالعملها و تعداد دستورالعملهایی که از هر کلاس از دستورالعملها دارند را میبینید:

|            | A | В | C |
|------------|---|---|---|
| Sequence 1 | 2 | 2 | 2 |
| Sequence 2 | 6 | 1 | 1 |

حال به سوالات زير جواب دهيد:

١. كدام توالى دستورات بيشترى دارد؟

۲. کدام توالی روی پردازندهی ذکرشده سریعتر اجرا خواهد شد؟

٣. CPI هر كدام از اين تواليها را به دست آوريد.

۱) توالی ۱ دارای ۶ دستور است و توالی ۲ شامل ۸ دستور است. پس توالی ۲ ۳)

$$\begin{split} CPI_{seq^{\chi}} &= \frac{i_A*CPI_A + i_B*CPI_B + i_C*CPI_C}{IC_{seq^{\chi}}} = \frac{\texttt{Y}*\texttt{Y}+\texttt{Y}*\texttt{Y}+\texttt{Y}*\texttt{Y}}{\texttt{9}} = \texttt{Y} \\ CPI_{seq^{\chi}} &= \frac{i_A*CPI_A + i_B*CPI_B + i_C*CPI_C}{IC_{seq^{\chi}}} = \frac{\texttt{9}*\texttt{Y}+\texttt{Y}+\texttt{Y}*\texttt{Y}}{\texttt{A}} = \texttt{Y}/\texttt{YV} \\ \end{split}$$

(٢

$$t = \frac{CPI*IC}{f}$$
 
$$t_{seq1} = \frac{\mathbf{7}*\hat{\mathbf{7}}}{f}, t_{seq1} = \frac{\mathbf{1/TV}\mathbf{0}*\mathbf{A}}{f}$$

با مقایسه ی زمان هر یک از توالی ها مشاهده می کنیم که توالی دوم سریع تر اجرا خواهد شد.