## معماري كامپيوتر

دانشکده مهندسی کامپیوتر

دکتر اسدی بهار ۱۴۰۳

مهدی علی نژاد، ۴۰۱۱۰۶۲۶۶



## تمرین ۵، تئوری



| instruction | opcode[50] | RegDst | Jump | Br | MR | MtR | ALUOp | MW | ALUSrc | RW |
|-------------|------------|--------|------|----|----|-----|-------|----|--------|----|
| addi        | 001000     | 0      | 0    | 0  | 0  | 0   | 00    | 0  | 1      | 1  |
| ori         | 001101     | 0      | 0    | 0  | 0  | 0   | 11    | 0  | 1      | 1  |
| slti        | 001010     | 0      | 0    | 0  | 0  | 0   | 01    | 0  | 1      | 1  |
| lw          | 100011     | 0      | 0    | 0  | 1  | 1   | 00    | 0  | 1      | 1  |
| sw          | 101011     | X      | 0    | 0  | 0  | X   | 00    | 1  | 1      | 0  |
| R-format    | 000000     | 1      | 0    | 0  | 0  | 0   | 10    | 0  | 0      | 1  |
| beq         | 000100     | X      | 0    | 1  | 0  | X   | 01    | 0  | 0      | 0  |

$$\text{RegDst} = \overline{\Sigma_{i=0}^5 \text{opcode[i]}}$$

$$Jump = 0$$

$$Br = opcode[2] \land \neg opcode[0]$$

$$MR = opcode[5] \land \neg opcode[3]$$

$$\mathrm{MtR}=\mathrm{MR}$$

$$\begin{array}{l} ALUOp[0] = &opcode[2] \lor (opcode[3] \land \neg opcode[0]) \\ ALUOp[1] = &RegDst \lor (opcode[2] \land opcode[0]) \end{array}$$

$$MW = opcode[5] \land opcode[3]$$

$$ALUSrc = oopcode[3] \, \lor \, opcode[0]$$

$$RW = \overline{Br \vee MW}$$

۲. در مسیرداده پردازنده MIPS تغییرات زیر که با رنگ آبی در مدار مشخص شدهاند را اضافه کردهایم:



- آ) مشخص کنید که سیگنال کنترلی جدیدی که اضافه کردهایم چیست و به چه منظوری اضافه شده است؟
- ب) در صورتی که این سیگنال ۱ شود، مقادیر سیگنالهای کنترلی ALUSrc ، MemWrite ، Branch ، RegDst را مشخص کنید.
  - (آ) تغییرات آبی رنگ می تواند به هدف پشتیبانی کردن دستور jump register باشد، که عملا آدرس یکی از ثبات ها را درون PC می ریزد. (ب) در این صورت سیگنال MemWrite صفر و باقی سیگنال ها don't care است.

۳. مدار کنترلکننده ALU در پردازنده MIPS را رسم کنید که ورودی های ALUOp و Funct را به عنوان سیگنال های کنترلی دریافت و خروجی مربوطه را تولید می کند. دقت کنید که در این سوال علاوه بر رسم مدار کنترلکننده ALU باید شرح کاملی نیز از آن ارائه گردد.

| AL     |        |    | Funct |    |    |    |    |           |
|--------|--------|----|-------|----|----|----|----|-----------|
| ALUOp1 | ALUOp0 | F5 | F4    | F3 | F2 | F1 | FO | Operation |
| 0      | 0      | Х  | Х     | Х  | Х  | Х  | Х  | 0010      |
| Х      | 1      | Х  | Х     | Х  | Х  | Х  | Х  | 0110      |
| 1      | Х      | Χ  | Х     | 0  | 0  | 0  | 0  | 0010      |
| 1      | Х      | Х  | Х     | 0  | 0  | 1  | 0  | 0110      |
| 1      | Х      | Χ  | Х     | 0  | 1  | 0  | 0  | 0000      |
| 1      | Х      | Х  | Х     | 0  | 1  | 0  | 1  | 0001      |
| 1      | Х      | Χ  | Х     | 1  | 0  | 1  | 0  | 0111      |

این جدولی است که در اسلاید ها آمده شده که سیگنال های ورودی و خروجی واحد کنترلی ALU را مشخص کرده.

## ALU Control



این مداری است که طبق جدول حقیقت عمل خواهد کرد. طبق جدول در حالت هایی که ALUOp۱ مقدار صفر دارد، سیگنال های [۰..۰] همگی دونت کر هستند و سیگنال خروجی تنها وابسته به مLUOp۰ خواهد بود که با وصل کردن مستقیم آن به بیت سوم خروجی و وصل کردن به بیت دوم و gnd به بیت اول و چهارم به خروجی خواسته شده می رسیم. برای حالتی که [۰..۰] خروجی را تعیین می کنند نیز با کمی دقت به جدول درستی متوجه می شویم که بیت های [۵..۰] در تعیین خروجی نقشی ندارند. بیت چهارم خروجی نیز همواره صفر است. بیت سوم معادل ۲۱ است. بیت دوم معادل F۲ و بیت اول نیز معادل ۲۰ است.

## سوال ۴

- ۴. یکی از مشکلات متداول در مدار های مجتمع بر پایه سیلیکون، ثابت شدن مقدار یک سیگنال روی یا ۱ است.
- آ) فرض کنید سیگنال RegWrite متصل به رجیستر فایل روی مقدار ۰ ثابت شده باشد، در این صورت اجرای چه دستوراتی با مشکل مواجه میشوند؟ توضیح دهید.
- ب) در صورتی که بیت صفرم ALUop روی مقدار ثابت شود، اجرای کدام دستورات با مشکل مواجه می شوند؟ توضیح دهید.
  - ج) در صورتی که RegDest روی ۱ ثابت شود، کدام دستورات با مشکل مواجه می شوند؟ توضیح دهید.
    - (آ) عملا مقدار رجیستر ها دیگر تغییر نمی کند، پس هر دستوری که مقصد رجیستر داشته باشد به مشکل می خورد. از جمله .R-type، Load، addi، ori، ...
- (ب) بیت های ALUop برای دستورات store و load و ۰۰۰ است، به معنی جمع. برای دستورات ۱ branch ۰۱ است به معنی تفریق. و برای ۱۰ R-type است که در این حالت به funct عملیات مشخص می شود. اگر بیت صفرم آن روی مقدار صفر گیر کند، دستورات branch با مشکل مواجه می شوند.
  - (ج) در اجرای دستوراتی که رجیستر دوم همان رجیستر مقصد است به مشکل می خوریم. مثل دستورات ۱-type، load، ۰۰۰

b. فرض کنید در مسیرداده یک پردازنده قابلیت اجرای دستور slt وجود دارد، به این شکل که ورودی اول a و ورودی دوم a flag در دستور داده می شوند و در مسیرداده مقدار a-b توسط a محاسبه می شود و اگر overflow رخ دهد و مدر دستور داده می شوند و در مسیرداده مقدار بیت های آخر a a و مقدار خروجی دستور slt بدست می آید. منطق بدست آوردن خروجی را ابتدا در یک جدول نشان دهید و سپس عبارت منطقی آن را بنویسید.

| $MSB_a$ | $MSB_b$ | $MSB_x$ | f | slt |
|---------|---------|---------|---|-----|
| 1       | 0       | X       | X | 1   |
| 0       | 1       | X       | X | 0   |
| 0       | 0       | 1       | X | 1   |
| 0       | 0       | 0       | X | 0   |
| 1       | 1       | 1       | X | 1   |
| 1       | 1       | 0       | X | 0   |

 $\mathrm{stl} = ((\mathrm{MSB}_a \oplus \mathrm{MSB}_b) \wedge \mathrm{MSB}_a) \vee ((\mathrm{MSB}_a \odot \mathrm{MSB}_b) \wedge \mathrm{MSB}_x)$