

Escuela de Ingeniería de Sistemas e informatica

### RISC-V: UNA NUEVA ERA EN EL HARDWARE DE CÓDIGO ABIERTO



Autores: 1. Camilo Andrés Molina Patiño, 2. Marisol Osma Llanes

#### Introducción

RISC-V ha emergido como un agente de cambio ofreciendo una **alternativa abierta** y adaptable <u>Con un diseño modular y sencillo,</u> ofrece a los ingenieros la posibilidad de crear procesadores **personalizados** para una variedad de aplicaciones, desde IoT hasta supercomputadoras al **diseño modular** de software es una estrategia que permite al usuario elegir diferentes configuraciones para que solo sean instaladas las funcionalidades que va a necesitar.



#### Resumen

RISC-V, una arquitectura de conjunto de instrucciones (ISA) abierta y gratuita, está transformando la industria de semiconductores gracias a su diseño modular, eficiencia energética y características de seguridad. Su adopción creciente abarca desde dispositivos IoT hasta servidores de alto rendimiento. La expansión del ecosistema RISC-V promete democratizar el diseño de hardware, fomentar la innovación y liderar futuros avances tecnológicos.

Palabras clave: RISC-V, optimización, personalización de hardware, computación avanzada.

#### **Abstract**

RISC-V, a free and open instruction set architecture (ISA), is transforming the semiconductor industry with its modular design, energy efficiency, and security features. The expansion of the RISC-V ecosystem promises to democratize hardware design, foster innovation, and lead future technological advancements.

Keywords: RISC-V, optimización, hardware customization, advanced computing.

#### **Objetivos**

#### **OBJETIVO GENERAL**

 Promover el desarrollo y adopción de la arquitectura RISC-V como una alternativa abierta y eficiente en el diseño de hardware, fomentando la innovación tecnológica en diversos sectores, desde IoT hasta computación avanzada.

#### **OBJETIVO ESPECIFICO**

 Analizar las ventajas del diseño modular y abierto de RISC-V, destacando su eficiencia energética, flexibilidad para personalización y capacidad de integración, asi mismo el funcionamiento del conjunto de instrucciones.

#### Fundamentos Técnicos

#### **Extensiones del ISA**

El conjunto de instrucciones (ISA) de RISC-V es minimalista y modular, adaptándose a diversas aplicaciones mediante extensiones opcionales como operaciones atómicas, punto flotante y virtualización. Su manejo eficiente de acceso a memoria y control de flujo mediante saltos y ramas simplifica el diseño del hardware y optimiza el rendimiento del software, alineándose con los principios de simplicidad y flexibilidad. Las instrucciones relativas al contador de programa (PC) mejoran la densidad del código y permiten un control de flujo predecible y eficiente.

#### Acceso a Memoria

lw x1, offset(x2)

sw x3, offset(x4)

#### Saltos y Ramas

En RISC-V, el manejo del control de flujo se realiza mediante instrucciones explícitas de saltos y ramas. Estas instrucciones permiten implementar estructuras de control como bucles y bifurcaciones de manera eficiente

#### **Saltos Incondicionales:**

**jalr** (Jump and Link Register): Saltos calculados a partir de registros, útil para más flexibilidad

• Ejemplo: jalr x1, x2, offset

#### **Saltos Condicionales:**

beq (Branch if Equal): Salta si dos registros son iguales.

Ejemplo: beq rs1, rs2, offset

bne (Branch if not Equal): Salta si dos registros no son iguales.

• Ejemplo: bne rs1, rs2, offset

# Direcciones Relativas al PC Simplifican el hardware eliminando cálculos de direcciones absolutas. Uso de un registro específico para direcciones de retorno, evitando hardware complejo. Permite optimizar bucles y bifurcaciones, haciendo el código más eficiente.

#### Desafíos y Casos de Uso





RISC-V está revolucionando diversas industrias con aplicaciones en IoT, computación en la nube, centros de datos y automoción, gracias a su diseño modular y abierto. Sin embargo, enfrenta retos como un ecosistema de software en desarrollo, competencia con arquitecturas consolidadas y problemas de seguridad. A futuro, se proyecta un crecimiento significativo gracias a su flexibilidad, bajo costo, colaboración global e innovación en hardware personalizado, con un énfasis en mejorar la seguridad y ampliar su ecosistema de software.

## Competencia



#### Conclusión

En conclusión, la arquitectura RISC-V revoluciona el diseño de hardware con su arquitectura abierta, modular y eficiente. Su adaptabilidad a diversas aplicaciones y su bajo costo lo convierten en una alternativa competitiva frente a arquitecturas propietarias. A pesar de los desafíos, su flexibilidad y respaldo global impulsan la innovación hacia tecnologías más accesibles y sostenibles.

#### Bibliografía

- Alasdair Allan. The return of the risc-v hifive1. Blog, 2019. URL https://www.hackster.io/news/the-return-of-the-risc-v-hifive1-359559b9aa6.
- Krste Asanovic Andrew Waterman. The RISC-V Instruction Set Manual. SiFive Inc., 1st edition, 2019.
- Chen Chen, Xiaoyan Xiang, Chang Liu, Yunhai Shang, Ren Guo, Dongqi Liu, Yimin Lu, Ziyi Hao, Jiahui Luo, Zhijian Chen, Chunqiang Li, Yu Pu, Jianyi Meng, Xiaolang Yan, Yuan Xie, and Xiaoning Qi. Xuantie-910: A commercial multi-core 12-stage pipeline out-of-order 64-bit high performance risc-v processor with vector extension: Industrial product. In 2020 ACM/IEEE 47th Annual International Symposium on Computer Architecture (ISCA), pages 52–64, 2020. doi: 10.1109/ISCA45697.2020.00016.
- Kim McMahon. About risc-v, 2015. Recuperado el 25 noviembre de 2024 a través de la página URL https://riscv.org/about/.
- William G. Wong. Looking ahead to safe and secure software development 2022. Recuperado el 25 noviembre de 2024 a través de la página URL: https://www.electronicdesign.com/technologies/embedded/video/21235808/electronic-design-looking-ahead-to-safe-and-secure-software-development.