# **Projektbericht**

Projektname: Cache-Simulator (kreativ)

Projektcode: https://github.com/SpinneKosinus1/Cache-Simulator

#### Überblick

Bei dem Projekt handelt es sich um einen Cache Simulator zur Berechnung der Cache Misses und der Cache Verdrängungen. Dabei sollten die Eingaben "Schreibrichtlinie",

"Ersetzungsrichtlinie", "Anzahl der Cacheblöcke", "Cacheblockgröße" und die Assoziativität möglich sein. Das Projekt ermöglicht die Untersuchung und Eingabe über ein entwickeltes UI zur Vereinfachung der Bedienung und Auswertung.

Ebenfalls ist es bei der Auswertung und Bewertung wichtig zu wissen, dass das Programm alle Zahlen nach der zweiten Nachkommastelle entfernt und es dabei somit zu kleineren Ungenauigkeiten bzw. Abweichungen kommen kann.

### Auswertung

Als erstes werden wir die Ergebnisse auswerten. Das ganze wird exemplarisch anhand der trace.out Datei gemacht. Ich werde häufiger den unteren Screenshot erwähnen. Der erste Durchlauf entspricht in der Software der Standardeinstellung und wird als Referenz genutzt. Dabei folgt die Bewertung der Ergebnisse später.



Figure 1

Beim zweiten Durchlauf (zweite Zeile) wurde die Anzahl der Cache Blöcke erhöht. Dabei kann man sehen, dass sich die Cache Misses allgemein verringert haben. Danach wurde im dritten Durchlauf die Blockgröße erhöht, was ebenfalls ein ähnlichen Effekt zeigt. Der vierte Durchlauf zeigte eine Erhöhung der Assoziativität, womit man ebenfalls die Werte verbessern konnte. Beim fünften Durchlauf haben sich durch die Umstellung auf "LRU" die Werte ebenfalls verbessert, wobei die Einstellung "Random" ein Verschlechterung ergab (siehe unten). Nur bei der letzten Einstellung, dem "Write Hit", gab es keine Veränderungen für das Ergebnis. Die Einstellung bzgl. "Write Miss" war nicht Teil der Aufgabenstellung und wird somit nicht weiter betrachtet.



Figure 2

Nach der kurzen Auflistung der Ergebnisse, werde ich auf diese im nächsten Teil näher darauf eingehen.

## Bewertung bzw. Analyse

Nun werden die Ergebnisse im Kontext mit den Standardwerten bewertet. Am Ende gibt es dann abschließend ein Fazit für das Projekt.

Das durch die Erhöhung der Kapazität des Caches Speichers (Also die Anzahl der Cache Blöcke und die Größe der Blöcke) auch die Cache Misses sinkt ist logisch, da dadurch mehr Daten von dem Arbeitsspeicher in den Cache Platzfinden kann und sich somit die Chance erhöht, dass der Prozessor die benötigten Daten dort finden kann.



Figure 3

Das durch die Erhöhung der Assoziativität die Werte für die trace.out Datei ein wenig besser werden (siehe Figure 1), scheint ebenfalls richtig zu sein, wobei es hier ein paar Einschränkungen gibt. Erstens nimmt der Effekt relativ zügig ab und zweitens ist z. B. die swim.trace Datei davon (ohne Erhöhung der Cache Größe) kaum betroffen. Im Endeffekt ist die Wirksamkeit somit stark programmabhängig. Wobei die Aussage im Kontext mit dem Ersetzungsverfahren "FIFO" gilt. (Vergessen Sie die Kürzung nicht)



Figure 4

Denn die Umstellung von FIFO zu LRU zeigt, dass die Effektivität von der Assoziativität von einer Umstellung ebenfalls häufig eine Verbesserung nach sich zieht (außer hier bei swim.trace).



Figure 5

Random dagegen kann ich kaum bewerten, da es bei Durchläufen durch die Zufallsart immer unterschiedlich ausgeht. Allerdings ist es häufiger mal sogar schlechter als die anderen beiden Verfahren.

Das "Write Hit" Verfahren hat selbst allerdings keinen Einfluss auf die drei Ergebnisse, denn das Verfahren ist vor allem im Hintergrund wichtig, wie der Simulator die Daten Schreiben soll. Somit ist das ganze wichtig für die Implementierung, allerdings beeinflusst das ganze nicht das Ergebnis.

#### **Fazit**

Durch die obige Analyse bin ich der Meinung, dass der Simulator funktioniert und seine Aufgabe erfolgreich abschließen kann. Es ist hierbei allerdings wichtig, das ich die Analyse anhand von kleinen Standardwerten vorgenommen habe. Es kann also sein, dass sich bei größeren Werten der Einfluss nochmals erhöht oder verringert.