# 第4章组合逻辑电路

第3讲:标准化设计

竞争与冒险



# § 4.4 利用MSI设计组合电路(标准化设计)

中规模组件都是为了实现专门的逻辑功能而设计,但是通过适当的连接,可以实现一般的逻辑功能。

用中规模组件设计逻辑电路,可以减少连线、提高可靠性。

下面介绍用选择器和译码器设计组合逻辑电路的方法。



## 一、用译码器实现组合逻辑函数

原理:变量译码器输出能产生输入变量的所有最小项。

高电平输出时:  $Y_i = m_i$ 

低电平输出时:  $\overline{Y_i} = \overline{m_i}$ 

而任何一个组合逻辑函数都可以变换为最小项之和的标准形式。因此,用译码器和门电路可实现任何单输出或多输出的组合逻辑函数。

当译码器输出低电平有效时,一般选用与非门;

当译码器输出高电平有效时,一般选用或门;



# 3位二进制译码器(3线-8线译码器)

| $A_2$ | $A_1$ | $A_0$ | <i>Y</i> <sub>7</sub> | <i>Y</i> <sub>6</sub> | <i>Y</i> <sub>5</sub> | <i>Y</i> <sub>4</sub> | <i>Y</i> <sub>3</sub> | <i>Y</i> <sub>2</sub> | $Y_1$ | $Y_0$ |
|-------|-------|-------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-----------------------|-------|-------|
| 0     | 0     | 0     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0     | 1     |
| 0     | 0     | 1     | 0                     | 0                     | 0                     | 0                     | 0                     | 0                     | 1     | 0     |
| 0     | 1     | 0     | 0                     | 0                     | 0                     | 0                     | 0                     | 1                     | 0     | 0     |
| 0     | 1     | 1     | 0                     | 0                     | 0                     | 0                     | 1                     | 0                     | 0     | 0     |
| 1     | 0     | 0     | 0                     | 0                     | 0                     | 1                     | 0                     | 0                     | 0     | 0     |
| 1     | 0     | 1     | 0                     | 0                     | 1                     | 0                     | 0                     | 0                     | 0     | 0     |
| 1     | 1     | 0     | 0                     | 1                     | 0                     | 0                     | 0                     | 0                     | 0     | 0     |
| 1     | 1     | 1     | 1                     | 0                     | 0                     | 0                     | 0                     | 0                     | 0     | 0     |

输入: 3位二进制代码

输出: 8个互斥的信号(高电平有效)

# ķΑ

#### 例 用译码器实现三个输入变量函数

$$F = \sum m(1,2,4,7)$$

解:由于本题有三个输入变量,总共有八个最小项。可以采用3线-8线译码器(如74LS138),得到逻辑电路图如下图所示。





#### 例 用译码器和门电路实现逻辑函数:

$$Y = \overline{A} \overline{B}C + AB\overline{C} + C$$

解:1)选择译码器。

由于Y中有3个变量A、B、C,故应选3-8译码器,如74LS138。 因74LS138输出为低电平有效,故选用与非门。

2)将Y变换为标准与或表达式。

$$Y = \overline{A} \overline{B}C + AB\overline{C} + ABC + A\overline{B}C + \overline{A}BC$$

$$= m_1 + m_3 + m_5 + m_6 + m_7$$

$$= \overline{m_1} \bullet \overline{m_3} \bullet \overline{m_5} \bullet \overline{m_6} \bullet \overline{m_7}$$

3)  $\diamond A_2 = A \setminus A_1 = B \setminus A_0 = C$ ,可画出逻辑电路图。

M

例: 试用3线-8线译码器74HC138设计一个多输出的组合逻辑电路。输出逻辑函数式为

$$\begin{cases} Z_1 = AC' + A'BC + AB'C \\ Z_2 = BC + A'B'C \end{cases}$$

$$Z_3 = A'B + AB'C$$

$$Z_4 = A'BC' + B'C' + ABC$$

# ŊΑ

## 解: 化为最小项之和的形式:

$$\begin{cases} Z_{1} = ABC' + AB'C' + A'BC + AB'C \\ Z_{2} = ABC + A'BC + A'B'C \\ Z_{3} = A'BC + A'BC' + AB'C \\ Z_{4} = A'BC' + AB'C' + A'B'C' + ABC \end{cases}$$



# 当 $S_1$ =1, $S_2$ '= $S_3$ '=0时, $\diamondsuit A_2$ =A, $A_1$ =B, $A_0$ =C,则

$$\begin{cases} Z_1 = m_3 + m_4 + m_5 + m_6 = (m'_3 \cdot m'_4 \cdot m'_5 \cdot m'_6)' \\ Z_2 = m_1 + m_3 + m_7 = (m'_1 \cdot m'_3 \cdot m'_7)' \\ Z_3 = m_2 + m_3 + m_7 = (m'_2 \cdot m'_3 \cdot m'_7)' \\ Z_4 = m_0 + m_2 + m_4 + m_7 = (m'_0 \cdot m'_2 \cdot m'_4 \cdot m'_7)' \end{cases}$$



# 画电路图





例: 试用3线-8线译码器74HC138设计一个全加器。

### 全加器电路功能表

| A | В | CI | $Z_1$ | $\mathbb{Z}_2$ |
|---|---|----|-------|----------------|
| 0 | 0 | 0  | 0     | 0              |
| 0 | 0 | 1  | 1     | 0              |
| 0 | 1 | 0  | 1     | 0              |
| 0 | 1 | 1  | 0     | 1              |
| 1 | 0 | 0  | 1     | 0              |
| 1 | 0 | 1  | 0     | 1              |
| 1 | 1 | 0  | 0     | 1              |
| 1 | 1 | 1  | 1     | 1              |

$$Z_1 = A'B'CI + A'BCI' + AB'CI' + ABCI$$

$$Z_2 = A'BCI + AB'CI + ABCI' + ABCI$$







# 二、用数据选择器设计逻辑电路

## 四选一选择器功能表



|                  | 输出                         |   |                  |  |  |  |
|------------------|----------------------------|---|------------------|--|--|--|
| $\mathbf{A}_{1}$ | $A_1$ $A_0$ $\overline{E}$ |   |                  |  |  |  |
| ф                | ф                          | 1 | 0                |  |  |  |
| 0                | 0                          | 0 | $(D_0)$          |  |  |  |
| 0                | 1                          | 0 | $\mathbf{D}_{1}$ |  |  |  |
| 1                | 0                          | 0 | $\mathbf{D}_{2}$ |  |  |  |
| 1                | 1                          | 0 | $\mathbf{D}_{3}$ |  |  |  |

$$\mathbf{E} = \mathbf{0}$$
时:

$$\mathbf{W} = \mathbf{D}_0(\overline{\mathbf{A}}_1 \overline{\mathbf{A}}_0) + \mathbf{D}_1(\overline{\mathbf{A}}_1 \mathbf{A}_0) + \mathbf{D}_2(\overline{\mathbf{A}}_0 \mathbf{A}_1) + \mathbf{D}_3(\mathbf{A}_1 \mathbf{A}_0)$$

# 类似三变量函数的表达式!

例1: 利用四选一选择器实现如下逻辑函数。

$$Y = \overline{RAG} + \overline{RAG} + R\overline{AG} + AG$$

## 变换

$$Y = \overline{R}(\overline{G}\overline{A}) + \overline{R}(\overline{G}A) + R(G\overline{A}) + 1 \cdot (GA)$$

## 与四选一选择器输出的逻辑式比较

$$\mathbf{W} = \mathbf{D}_0(\overline{\mathbf{A}}_1 \overline{\mathbf{A}}_0) + \mathbf{D}_1(\overline{\mathbf{A}}_1 \mathbf{A}_0) + \mathbf{D}_2(\overline{\mathbf{A}}_0 \mathbf{A}_1) + \mathbf{D}_3(\mathbf{A}_1 \mathbf{A}_0)$$

### 可以令:

$$G = A_1$$
  $A = A_0$   
 $D_2 = R$   $D_3 = 1$   
 $D_0 = D_1 = \overline{R}$ 





$$Y = RAG + RAG + RAG + AG$$



# 用数据选择器设计组合逻辑电路

- 1.列出所求逻辑函数的真值表,写出其最小项表达式。
- 2.根据上述函数包含的变量数,选定数据选择器。
- 3.对照比较所求逻辑函数式和数据选择器的输出表达式确定选择器输入变量的表达式或取值。
- 4.按照求出的表达式或取值连接电路,画电路连线图。



#### 逻辑函数

1

n个地址变量的 数据选择器, 不需要增加门 电路,最多可 实现n+1个变 量的函数。

#### 确定数据选择器

2

确定地址变量

## L = A'B'C + A'BC' + AB

3个变量,选用4 选1数据选择器。

### 选用74HC153



74HC153有两个 地址变量。

$$A_1 = A$$
,  $A_0 = B$ 

3

#### (1) 公式法

函数的标准与或表达式:

$$L = A'B'C + A'BC' + AB$$

3

求D;

$$= A_1' A_0' C + A_1' A_0 C' + A_1 A_0' \cdot 0 + A_1 A_0 \cdot 1$$

4选1数据选择器输出信号的表达式:

$$Y = A_1' A_0' D_0 + A_1' A_0 D_1 + A_1 A_0' D_2 + A_1 A_0 D_3$$

比较L和Y,得:

$$D_0 = C$$
,  $D_1 = C'$ ,  $D_2 = 0$ ,  $D_3 = 1$ 









求D<sub>i</sub>的 方法

## (2) 真值表法

L = A'B'C + A'BC' + AB

|                  |   |   |   | <br> |
|------------------|---|---|---|------|
| $m_{\mathrm{i}}$ | A | В | C | L    |
|                  | 0 | 0 | 0 | 0    |
| $m_0$            | 0 | 0 | 1 | 1    |
|                  | 0 | 1 | 0 | 1)   |
| $m_1$            | 0 | 1 | 1 | 0    |
|                  | 1 | 0 | 0 | 0    |
| $m_2$            | 1 | 0 | 1 | 0    |
|                  | 1 | 1 | 0 | 1    |
| $m_3$            | 1 | 1 | 1 | 1    |

$$C=1$$
时 $L=1$ ,故 $D_0=C$ 



$$L = A'B'C + A'BC' + AB$$





$$D_0 = C$$
,  $D_1 = C'$ ,  $D_2 = 0$ ,  $D_3 = 1$ 

# No.

例2

# Z = A'B'C' + AC + A'BC

解: ①写出最小项表达式

$$Z = A'B'C' + AC + A'BC = A'B'C' + AB'C + ABC + A'BC$$

②选用8选1数据选择器74HC151, 当S'=0时,

$$\diamondsuit A_2 = A \setminus A_1 = B \setminus A_0 = C$$
,代入上式得:

$$Z = A_2' A_1' A_0' + A_2 A_1' A_0 + A_2 A_1 A_0 + A_2' A_1 A_0$$

③对照74HC151输出表达式,求D;

$$Y = (A'_2 A'_1 A'_0) D_0 + (A'_2 A'_1 A_0) D_1 + (A'_2 A_1 A'_0) D_2 + (A'_2 A_1 A_0) D_3$$
$$+ (A_2 A'_1 A'_0) D_4 + (A_2 A'_1 A_0) D_5 + (A_2 A_1 A'_0) D_6 + (A_2 A_1 A_0) D_7$$



## 比较L和Y,得:

$$D_0 = 1$$
,  $D_1 = 0$ ,  $D_2 = 0$ ,  $D_3 = 1$ ,  $D_4 = 0$ ,  $D_5 = 1$ ,  $D_6 = 0$ ,  $D_7 = 1$ 

④画连线图





另解: ①写出最小项表达式

$$Z = A'B'C' + AC + A'BC = A'B'C' + AB'C + ABC + A'BC$$

②选用双4选1数据选择器74HC153其中的一半,

当
$$S_1'=0$$
时,令 $A_1=A$ 、 $A_0=B$ ,代入上式得:

$$Z = A_1' A_0' C' + A_1 A_0' C + A_1 A_0 C + A_1' A_0 C$$

③对照74HC153输出表达式,求Di

$$Y_1 = \left[ (A_1'A_0')D_{10} + (A_1'A_0)D_{11} + (A_1A_0')D_{12} + (A_1A_0)D_{13} \right] \cdot S_1$$

可得: 
$$D_{10} = C'$$
  $D_{11} = C$   $D_{12} = C$   $D_{13} = C$ 



④画连线图





## 例3 (例4.2.2交通灯监视电路):

解:取红、黄、绿三盏灯分别用R、A、G表示,设灯亮为"1",不 亮为"0";故障信号为输出变量 用Z表示,规定正常为"0",不 正常为"1"。

①写逻辑函数式

$$Z = R'A'G' + R'AG + RA'G + RAG' + RAG$$

# 列真值表

| R | A | $\mathbf{G}$ | Z |  |
|---|---|--------------|---|--|
| 0 | 0 | 0            | 1 |  |
| 0 | 0 | 1            | 0 |  |
| 0 | 1 | 0            | 0 |  |
| 0 | 1 | 1            | 1 |  |
| 1 | 0 | 0            | 0 |  |
| 1 | 0 | 1            | 1 |  |
| 1 | 1 | 0            | 1 |  |
| 1 | 1 | 1            | 1 |  |

M

② 选2个地址输入端的4选1数据选择器(74HC153) 当 $S_1$ '=0时,令 $A_1$ =R、 $A_0$ = $A_1$ 代入上式得:

$$Z = A_1' A_0' G' + A_1' A_0 G + A_1 A_0' G + A_1 A_0 G' + A_1 A_0 G$$

③对照74HC153输出表达式,求Di

$$Y_1 = \left[ (A_1' A_0') D_{10} + (A_1' A_0) D_{11} + (A_1 A_0') D_{12} + (A_1 A_0) D_{13} \right] \cdot S_1$$

可得: 
$$D_{10}=G'$$
  $D_{11}=G$   $D_{12}=G$   $D_{13}=1$ 



④画连线图





例4:分析下图电路逻辑功能。





**解:**:
$$S_1'=S_2'=0$$

∴74HC153正常工作,且A<sub>1</sub>=A,A<sub>0</sub>=B

$$Z_1 = A_1' A_0' D_{10} + A_1' A_0 D_{11} + A_1 A_0' D_{12} + A_1 A_0 D_{13}$$
  
=  $A'B'CI + A'BCI' + AB'CI' + ABCI$ 

$$\begin{split} Z_2 &= A_1' A_0' D_{20} + A_1' A_0 D_{21} + A_1 A_0' D_{22} + A_1 A_0 D_{23} \\ &= A' B' \cdot 0 + A' B C I + A B' C I + A B \cdot 1 \\ &= A' B C I + A B' C I + A B \end{split}$$





| A | В | CI | $Z_1$ | $\mathbb{Z}_2$ |
|---|---|----|-------|----------------|
| 0 | 0 | 0  | 0     | 0              |
| 0 | 0 | 1  | 1     | 0              |
| 0 | 1 | 0  | 1     | 0              |
| 0 | 1 | 1  | 0     | 1              |
| 1 | 0 | 0  | 1     | 0              |
| 1 | 0 | 1  | 0     | 1              |
| 1 | 1 | 0  | 0     | 1              |
| 1 | 1 | 1  | 1     | 1              |

$$Z_1 = A'B'CI + A'BCI' + AB'CI' + ABCI$$

# 这是一个全 加器电路

 $Z_2 = A'BCI + AB'CI + AB$ 

例5: 用2-4线译码器产生一组多输出函数。

$$\mathbf{Z}_{1} = \overline{\mathbf{A}}_{1} \mathbf{A}_{0} + \mathbf{A}_{1} \overline{\mathbf{A}}_{0} \qquad \mathbf{Z}_{2} = \overline{\mathbf{A}}_{1} \overline{\mathbf{A}}_{0} + \mathbf{A}_{1} \mathbf{A}_{0}$$

$$\mathbf{Z}_2 = \overline{\mathbf{A}}_1 \overline{\mathbf{A}}_0 + \mathbf{A}_1 \mathbf{A}_0$$

## 2-4译码器

| $\overline{\mathbf{S}}$ | $A_1$ | $A_0$ | $\overline{\mathbf{Y_0}}$ | $\overline{\overline{\mathbf{Y}_{1}}}$ | $\overline{\mathbf{Y_2}}$ | $\overline{\mathbf{Y_3}}$ |
|-------------------------|-------|-------|---------------------------|----------------------------------------|---------------------------|---------------------------|
| 1                       | X     | X     | 1                         | 1                                      | 1                         | 1                         |
| 0                       | 0     | 0     | 0                         | 1                                      | 1                         | 1                         |
| 0                       | 0     | 1     | 1                         | 0                                      | 1                         | 1                         |
| 0                       | 1     | 0     | 1                         | 1                                      | 0                         | 1                         |
| 0                       | 1     | 1     | 1                         | 1                                      | 1                         | 0                         |

## 从功能表可知:

$$\mathbf{Z}_1 = \overline{\overline{\mathbf{Y}}_1} + \overline{\overline{\mathbf{Y}}_2}$$

$$\mathbf{Z}_2 = \overline{\overline{\mathbf{Y}}_0} + \overline{\overline{\mathbf{Y}}_3}$$



# 接线图





# 说明: 用混合逻辑描述组合逻辑电路

一般情况下,习惯采用正逻辑系统,但在较复杂的逻辑电路中,有时采用混合逻辑,即正负逻辑符号同时运用。此时,可以把整个电路当作正逻辑系统,而把负逻辑符号输入端的小圆圈当作反相器处理。

# 混合逻辑中逻辑符号的变换

1、任一条线一端的小圆圈移到另一端,其逻辑关系不变。



2、逻辑图中任一条线的两端同时加上或消去小圆圈, 其逻辑关系不变。



3、一端消去或加上小圆圈,同时将相应变量取反, 其逻辑关系不变。





# § 4.5 组合电路的竞争与险象

## 一. 竞争 - 冒险的概念 (Race -Hazard)

在组合电路中,当输入信号的状态改变时,输出端可能会出现不正常的虚假信号(干扰,毛刺),使电路产生错误的输出,这种现象称为竞争-冒险。

#### 1 静态险象

对于一个组合电路,如果输入有变化,而输出不应发生变化的情况下,出现一次短暂的变化(即错误的输出)。







# 2 动态险象

 $\mathbf{F} = \mathbf{F_4} + \mathbf{F_1}$ 

当输入有变化时,输出应有变化,但输出在变化过程中有短暂的错误。





#### 二. 产生竞争 - 冒险的原因

原因: 主要是门电路的延迟时间产生的。





#### 三. 检查竞争-冒险的方法

只要输出端的逻辑函数在一定条件下能简化成

$$Y = A + A'$$
 或  $Y = A \cdot A'$ 

则可出现竞争一冒险现象。







图(a) 
$$Y = AB + A'C$$
  
当B=C=1时,

$$Y = A + A'$$

存在竞争冒险

图(b) 
$$Y = (A+B)(B'+C)$$

$$Y = B \cdot B'$$

存在竞争冒险



#### 四. 消除竞争-冒险的方法

- 1. 接入滤波电容
- 2. 引入选通脉冲
- 3. 修改逻辑设计(增加冗余项)