

### UNIVERSITÀ DI PISA

### DIPARTIMENTO DI INFORMATICA

Corso di Laurea Triennale in Informatica

### Softcore Minimale per FPGA

Relatore: Candidato:

Prof: Marco Danelutto Simone Stanganini

# Indice

| 1            | Intr | roduzione                       | 5  |
|--------------|------|---------------------------------|----|
|              | 1.1  | Contesto                        | 5  |
|              | 1.2  | Obiettivo                       | 5  |
|              | 1.3  | Scaletta Tesi                   | 6  |
| 2            | Stru | ımenti                          | 7  |
|              | 2.1  | Microblaze                      | 8  |
|              | 2.2  | Alveo U50                       | 9  |
|              | 2.3  | Vitis                           | 0  |
|              | 2.4  | OpenCL                          | 1  |
|              | 2.5  | C++/C                           | 2  |
| 3            | Pro  | getto Logico 1                  | 3  |
|              | 3.1  | Funzionamento                   | 5  |
| 4            | Imp  | olementazione 1                 | 9  |
|              | 4.1  | Interprete Softcore             | 0  |
|              | 4.2  | Interprete Versione Kernel      | 2  |
|              | 4.3  | Interfaccia Host                | 5  |
|              | 4.4  | Compilazione                    | 0  |
|              | 4.5  | Interprete Floating Point       | .2 |
|              | 4.6  | Control Unit                    | 4  |
|              | 4.7  | Simulazione GPU con codice MIMD | 8: |
| 5            | Rist | ultati 5                        | 1  |
|              | 5.1  | Verifica Funzionamento          | 1  |
|              | 5.2  | Utilizzo FPGA                   | 1  |
|              | 5.3  | Execution Summary               | 6  |
| 6            | Con  | aclusioni 6                     | 7  |
|              | 6.1  | Bilancio Personale              | 7  |
| $\mathbf{A}$ | App  | pendice 7                       | 1  |
|              | A.1  | Codice Host 1 Kernel            | 1  |
|              | A.2  | Codice Interprete 1 Kernel      | 5  |

| A.3 | Codice Host GPU                  | 88  |
|-----|----------------------------------|-----|
| A.4 | Codice Interprete Floating Point | 95  |
| A.5 | File Assembler                   | 107 |

## Capitolo 1

## Introduzione

#### 1.1 Contesto

Nel mondo dell'informatica l'utilizzo dei dispositivi FPGA (Field-Programmable Gate Array) è diventato sempre più comune per l'accelerazione di algoritmi e applicazioni specifiche attraverso hardware "customizzato", in modo da migliorare prestazioni, flessibilità e personalizzazione. Qui entrano in gioco i processori softcore, che sono diventati una risorsa essenziale per sfruttare al massimo le potenzialità dei dispositivi FPGA.

I processori softcore sono stati sviluppati per essere configurabili e programmabili in modo da adattarsi ad ogni specifica, questa loro caratteristica li rende adatti a una vasta gamma di compiti, dall'elaborazione dati all'elaborazione dei segnali, dall'elaborazione delle immagini all'automazione industriale, rendendo più semplice lo sviluppo di queste applicazioni anche per sviluppatori senza specifiche esperienze "hardware".

### 1.2 Obiettivo

Per questa mia tesi, mi è stato assegnato il compito di sviluppare un semplice interprete che sia in grado di eseguire un sottoinsieme delle istruzioni del processore Microblaze, softcore sviluppato da Xilinx e successivamente sperimentare questo softcore molto piccolo sulla FPGA. Lo scopo era quello di enfatizzare quanto questa soluzione sia flessibile e configurabile, misurarne l'occupazione sul dispositivo, verificarne il corretto funzionamento e determinare il numero massimo di istanze che possono essere inserite nel dispositivo.

In prospettiva, il softcore sviluppato dovrebbe essere utilizzato per simulare una GPU con core indipendenti e privi di controllore SIMD, mettendo in evidenza il potenziale di accelerazione offerto da questa configurazione, in particolare nella com-

putazione di applicazioni data parallel con thread di controllo "divergenti", ovvero che nello stesso istante eseguono computazioni localmente differenti tra di loro.

### 1.3 Scaletta Tesi

Il resto di questa tesi è organizzata quanto segue:

- Capitolo 2: Descrive gli strumenti usati per lo sviluppo del progetto.
- Capitolo 3: Fornisce una panoramica generale sul funzionamento del progetto, e riporta le possibilità di configurazione e estensione del progetto.
- Capitolo 4: Fornisce in dettaglio la spiegazione dell'implementazione delle componenti del progetto.
- Capitolo 5: Riporta i risultati ottenuti sull'occupazione della FPGA, come è stato verificato il funzionamento delle diverse versioni dell'interprete.
- Capitolo 6: Conclude la tesi riassumendo i risultati ottenuti durante il percorso di sviluppo del progetto. Inoltre offre un bilancio personale sul l'intero lavoro svolto.

## Capitolo 2

## Strumenti

In questo capitolo si descrivono gli strumenti usati per lo sviluppo del progetto:

- Processore Microblaze, il processore MicroBlaze è stato utilizzato come base per l'implementazione dell'interprete e del suo relativo set di istruzioni (sezione 2.1).
- Scheda Alveo U50, un'FPGA di Xilinx, è stata utilizzata per condurre gli esperimenti di implementazione (sezione 2.2).
- Software Vitis, fondamentale per programmare e sfruttare al massimo le capacità della scheda U50 (sezione 2.3).
- Il framework OpenCL è stato impiegato per consentire la comunicazione tra l'host e l'FPGA, sfruttando al meglio le capacità di accelerazione hardware (sezione 2.4).
- Linguaggio di programmazione C++/C, il linguaggio di programmazione C++ è stato utilizzato per gestire le chiamate OpenCL e altre parti dell'applicazione. Inoltre, il linguaggio C è stato impiegato per scrivere l'interprete stesso . (sezione 2.5)

#### 2.1 Microblaze

Il MicroBlaze è un processore a microcontrollore configurabile (soft core) progettato da Xilinx, un'azienda specializzata in dispositivi programmabili come FPGA (Field-Programmable Gate Arrays) e SoC (System on Chip).

E' stato sviluppato per essere implementato all'interno delle schede FPGA Xilinx e svolge il ruolo di un processore personalizzabile, ovvero che può essere configurato in base alle specifiche esigenze dell'applicazione.

Alcune caratteristiche possono essere riassunte come segue:

- 1. Configurabilità/Flessibilità. Gli sviluppatori possono scegliere tra le varie versioni del Softcore e selezionare le funzionalità richieste per l'applicazione specifica che cercano di sviluppare, come la cache, le varie interfacce per le periferiche, l'unita di gestione degli interrupt e altro. Questo rende il processore utilizzabile in una varietà di applicazioni, tra cui controllo industriale, comunicazioni, video, sistemi embedded, e molto altro.
- 2. **Set di istruzioni.** Il MicroBlaze utilizza un set di istruzioni RISC (Reduced Instruction Set Computer) e può essere personalizzato per includere istruzioni personalizzate o estensioni per ottimizzare l'elaborazione specifica dell'applicazione.
- 3. Consumo energetico. Il MicroBlaze è stato progettato per essere efficiente dal punto di vista energetico, il che lo rende adatto per dispositivi a batteria e sistemi embedded in cui il consumo energetico è un aspetto critico.
- 4. **Supporto software.** Xilinx fornisce un ambiente di sviluppo software, come Xilinx SDK (Software Development Kit), che semplifica la programmazione e il debug di applicazioni.

In sostanza, il MicroBlaze è un processore personalizzabile che può essere adattato per adempiere a una vasta gamma di esigenze, ed è reso più facile da utilizzare grazie al supporto software fornito da Xilinx.

All'interno di questa tesi, abbiamo utilizzato solo una piccola parte delle istruzioni di questo processore. Abbiamo scelto di non considerare le sue caratteristiche hardware in quanto non erano necessarie per dimostrare la fattibilità di questa implementazione su un dispositivo FPGA.

2.2. ALVEO U50 9

#### 2.2 Alveo U50

La Alveo U50 è una scheda di accelerazione FPGA sviluppata da Xilinx, è stata creata per consentire l'implementazione di software personalizzato che può essere accelerato tramite hardware. Questa combinazione offre efficienza e velocità che non sono raggiungibili attraverso il normale metodo di programmazione della CPU che ospita l'acceleratore.



Figura 2.1: Alveo U50

In altre parole, la Alveo U50 fornisce la capacità di adattare e ottimizzare il software per ottenere prestazioni eccezionali grazie all'elaborazione hardware su FPGA.

La Alveo U50 è caratterizzata da una buona potenza di calcolo e un'architettura molto configurabile, il che la rende adatta per una varietà di settori, tra cui intelligenza artificiale, elaborazione di dati, e molto altro. Inoltre, questa scheda è progettata per ridurre al minimo il consumo energetico, il che la rende ideale per applicazioni che richiedono una gestione efficiente delle risorse.

| FEATURES          | ALVEO U50                                              |
|-------------------|--------------------------------------------------------|
| Architecture      | UltraScale+                                            |
| Form Factor       | Half-Height, Half<br>length<br>single slot Low-Profile |
| Look Up Tables    | 872,000                                                |
| HBM2 Memory       | 8GB                                                    |
| HBM2 Bandwidth    | 316GB/s <sup>1</sup>                                   |
| Network Interface | 1 x QSFP28 (100GbE) <sup>2</sup>                       |
| Clock Precision   | IEEE 1588                                              |
| PCI Express       | PCIe Gen3 x 16, dual<br>PCIe Gen4 x 8, CCIX            |
| Thermal Solution  | Passive                                                |
| Power (TDP)       | 75W                                                    |

Figura 2.2: Specifiche Alveo U50 [1]

2.3. VITIS **10** 

Nella Tabella 2.3 si trovano riassunte le principali caratteristiche e "dimensioni della scheda. Abbiamo scelto questa scheda perché era quella a disposizione nella macchina host usata per gli esperimenti di implementazione.

#### 2.3 Vitis

Come scritto nella documentazione:

"The AMD Vitis<sup>™</sup> software platform is a development environment for developing designs that includes FPGA fabric, Arm® processor subsystems, and AI Engines" [5].

In particolare Vitis Software Platform mette a disposizione i seguenti tool:

- 1. Vitis Embedded per scrivere applicazioni in C/C++ e farle eseguire in codice per processori arm su piattaforme embedded.
- 2. **Compiler and simulators** per implementare applicazioni usando l'AI Engine array.
- 3. Vitis HLS per scrivere applicazioni C/C++ basate su gli IP blocks che hanno come target di esecuzione le schede FPGA.
- 4. Vitis Model Composer "A model-based design tool that enables rapid design exploration within the MathWorks Simulink® environment" [5].
- 5. Un set di funzioni opensource tipo DSP, Vision, Solver, Ultrasound, BLAS, e altre ancora, che possono essere utilizzate nelle FPGA o con gli AI Engines in applicazioni "custom".

Contrariamente all'approccio tradizionale RTL (Register-Transfer Level) di progettazione hardware, Vitis utilizza HLS (High-Level Synthesis), che rappresenta un cambiamento radicale di paradigma nella progettazione di FPGA.

Questo perché l'approccio HLS permette di scrivere applicazioni utilizzando codice in linguaggi di alto livello come C, C++, o OpenCL, invece di descrivere esplicitamente la logica hardware, così da tradurre il codice in un circuito hardware eseguibile dalla FPGA senza una vera e propria programmazione dettagliata di RTL.

Questo approccio rende accessibile la potenza di elaborazioni di un FPGA a sviluppatori che non hanno una profonda conoscenza del linguaggio RTL, così anche da rendere più semplice lo sviluppo di applicazioni in settori come l'intelligenza artificiale, elaborazione di immagini, e altro ancora.

2.4. OPENCL 11

### 2.4 OpenCL

"OpenCL™ (Open Computing Language) is an open, royalty-free standard for cross-platform, parallel programming of diverse accelerators found in supercomputers, cloud servers, personal computers, mobile devices and embedded platforms." [9]



Figura 2.3: OpenCL logo

Il framework messo a disposizione da OpenCL crea uno standard per lo sviluppo di applicazioni parallele che richiedono di sfruttare a pieno la potenza dei calcolatori presenti al giorno di oggi, i quali sono molto eterogenei.

OpenCL velocizza l'esecuzione delle applicazioni eseguendo il codice più dispendioso dal punto di vista computazionale in acceleratori, in questa maniera gli sviluppatori possono scrivere dei kernel in C/C++, che saranno caricati tramite un device compiler per l'esecuzione parallela sui dispositivi di accelerazione.

Un applicazione OpenCL è divisa in due parti:

- host: questa parte è scritta in un un linguaggio come C o C++, e compilata con i compilatori tradizionali per essere eseguita sulla CPU del calcolatore host.
- device: è la parte che può essere compilata "on the fly" (ovvero tramite l'utilizzo di chiamate speciali dell'API a tempo di esecuzione), oppure si può compilare prima che l'applicazione vada in esecuzione così da rendere portabile il binario generato in una rappresentazione intermedia chiamata SPIR-V di Khronos.



Figura 2.4: Traditional vs OpenCL programming paradigm

2.5. C++/C

### 2.5 C++/C

I linguaggi di programmazione C e C++ sono due dei linguaggi più influenti e più utilizzati nella storia dell'informatica. Sono noti per la loro potenza, versatilità e velocità e sono utilizzati in una grande varietà di applicazioni, dai sistemi operativi al mondo del software per applicazioni generali.

Di seguito un'introduzione a entrambi:

#### Linguaggio C:

- È stato sviluppato negli anni 70 da Dennis Ritchie, ed è stato uno dei primi linguaggi ad alto livello della storia dell'informatica.
- È noto per la sua semplicità ed efficienza nell'accesso diretto alla memoria, ed è apprezzato per la possibilità di scrivere codice altamente ottimizzato.
- È ampiamente utilizzato per lo sviluppo di applicazioni embedded, sistemi operativi, compilatori e molte altre applicazioni a basso livello.

#### Linguaggio C++:

- C++ è una versione estesa di C sviluppata negli anni '80 da Bjarne Stroustrup, tra le varie feature che aggiunge, c'è il concetto di programmazione orientata agli oggetti (OOP), il quale consente la creazione di software più strutturato e modulare rispetto al linguaggio C.
- È ampiamente utilizzato nell'industria del software, nei videogiochi, nella elaborazione di immagini e molto altro.
- Dispone di una libreria standard che presenta molti strumenti per lo sviluppo software.

Entrambi sono linguaggi popolari, ma la scelta tra i due spesso dipende sia dall'applicazione specifica che dalle preferenze personali. Tutti e due offrono un grado alto di controllo sulla macchina, ma C++ aggiunge il paradigma ad oggetti e una sintassi diversa per affrontare problemi complessi in modo più efficiente.

Abbiamo scelto di usare i linguaggi C e C++ per due motivi, in primo luogo perché rientrano tra la lista di linguaggi supportati dall'ambiente Vitis e dal framework OpenCL, inoltre la mia familiarità con questi ha facilitato lo sviluppo del progetto.

## Capitolo 3

## Progetto Logico

In questo capitolo viene fornita una panoramica generale sul funzionamento del progetto e del comportamento delle sue parti principali. Inoltre viene data un introduzione sull'estensibilità e la personalizzazione sia dell'interprete che della configurazione della scheda FPGA.



Figura 3.1: Schema Generale

Come si può osservare dal grafico 3.1, il progetto si basa sull'utilizzo un interprete scritto in un linguaggio di alto livello. Questo interprete attraverso la toolchain di Vitis viene trasformato in un kernel eseguibile all'interno dell'FPGA, di cui possono essere istanziate diverse copie (Control Unit), al fine di eseguire programmi anche diversi tra loro.

Insieme alla configurazione dell'interprete è necessario fornire un file scritto nel linguaggio assembly usato dall'interprete, il quale contiene le istruzioni che saranno eseguite dall'acceleratore, ovvero il programma da eseguire sul softcore. Durante l'esecuzione del Kernel, queste istruzioni presenti nel file assembler vengono caricate nella memoria allocata per il softcore sulla FPGA.

Dopo aver eseguito i calcoli sulla FPGA si otterranno i risultati desiderati. Questi risultati saranno estratti dalla memoria del softcore nella FPGA, e successivamente si potranno osservare nella memoria della macchina host.

Come si può notare dal grafico, questo progetto offre una grande possibilità di configurazione, con la capacità di effettuare modifiche nelle seguenti aree:

- Interprete: essendo un interprete scritto in linguaggio di alto livello, offre un alto grado di personalizzazione. È possibile specializzarlo scegliendo solo il set di istruzioni più adatto per l'applicazione specifica, oppure estenderlo per interpretare un insieme più grande di istruzioni assembly, o persino cambiare totalmente l'architettura interpretata.
- Control Unit: durante il processo della compilazione del kernel, è possibile scegliere quante istanze (CU) allocare all'interno della FPGA. Questo, permette di avere più "core logici" all'interno della scheda FPGA, da gestire in base alle esigenze dell'applicazione.
- Assembly.s: questo file, a patto che rispetti il set di istruzioni dell'interprete sviluppato, offre un grande libertà nella scrittura del codice, può contenere qualsiasi flusso di istruzioni consentito dall'interprete. Inoltre è possibile usare file assembly diversi per ciascuna delle CU, così da aver più core che eseguono flussi di istruzioni diverse.

Inoltre (come vedremo nel capitolo Implementazione, Cap. 4), l'interprete funziona con una memoria dati, e una memoria per i registri, le quali sono altamente anch'esse configurabili in modo da poter soddisfare esigenze diverse.

#### 3.1 Funzionamento

Di seguito un grafico sul funzionamento generale delle componenti del progetto.



Figura 3.2: Grafico Funzionamento

Nel lato hardware del progetto, l'attività si svolge su una macchina host dove in cui è installata la scheda FPGA (la FPGA Board a sinistra in fig. 3.3). Le componenti software del progetto (a sinistra in fig. 3.3) sono suddivise principalmente in tre parti:

- FPGA Binary, questo file contiene il Bit Stream FPGA, il quale è l'implementazione hardware del kernel definito nel file interprete.cpp, questo kernel verrà eseguito successivamente dal chip della scheda FPGA.
- Microblaze Bytecode, il file contenente il bytecode generato dal compilatore mb-gcc, utilizzando le istruzioni scritte in linguaggio assembly Microblaze, il quale sarà interpretato dal kernel presente nella FPGA.
- Host Executable, questo eseguibile compilato tramite g++, viene eseguito sulla macchina host, ed è responsabile di effettuare le chiamate API di OpenCL, istanziare e caricare i dati nella memoria dell'FPGA (DDR), e gestire i risultati ottenuti dall'interpretazione delle istruzioni assembly.



Figura 3.3: Flusso di Compilazione Interprete

Per la generazione del Bit Stream, partiamo da un file chiamato **interprete.cpp**, dove è definita la funzione principale che verrà eseguita nella scheda FPGA.

All'interno di questo kernel è implementato l'intero interprete del processore Microblaze, il quale legge i dati dalla memoria globale della FPGA, ovvero la memoria dati, la memoria delle istruzioni da interpretare (precedentemente caricate dalla parte host), e la memoria dei registri. L'Interprete successivamente esegue le istruzioni e trasferisce la sua memoria dati nuovamente nella memoria globale della FPGA.

La creazione di questo file inizia da un file con all'interno una funzione extern C, il quale viene compilato tramite il compilatore fornito dalla toolchain di Vitis chiamato v++, con l'aggiunta della flag -c, la quale specifica di per compilare il codice sorgente in un file .xo, il quale contiene tutti i dati necessari per la successiva generazione del bitstream. Notare che questo processo, che traduce il codice di alto livello del kernel nel linguaggio RTL, richiede un tempo dell'ordine dei minuti o anche secondi, quindi relativamente breve.

Successivamente si compila usando nuovamente v++ utilizzando la flag -1, così da effettuare il linking del kernel compilato dal file .xo, con la piattaforma target, in modo da generare il bitstream che è contenuto nel file .xclbin, che contiene tutti i dati necessari per configurare l'FPGA con un kernel che implementa l'interprete. È da notare che la durata di questa fase può variare da minuti a ore, in base alla complessità e alla quantità di codice coinvolto. La durata di questo passaggio può variare da minuti a ore di tempo, a seconda della complessità e quantità di codice.



Figura 3.4: Flusso Assembler

Per la creazione del bytecode si inizia partendo da un file scritto in linguaggio assembly (vedi fig. 3.4).

Successivamente usando il compilatore fornito dalla toolchain di Xilinx chiamato mb-gcc, questo file viene compilato in un file "oggetto" .o . Questo file contiene il risultato della compilazione insieme ad altri meta dati aggiunti dal compilatore stesso.

Successivamente tramite l'utilizzo del tool chiamato obj-dump estraiamo la parte .text dal file. Questa sezione contiene le istruzioni assembly tradotte dal compilatore e convertite in uno stream di byte.



Figura 3.5: Flusso Host

Un'ultima parte del progetto riguarda la compilazione dell'eseguibile che sarà eseguito sulla CPU della macchina host (vedi fig.3.5). Questo file svolge un ruolo cruciale nella gestione della FPGA, compresa l'inizializzazione della memoria esterna dove verranno presi i dati, che includono i registri, la memoria dati e memoria delle istruzioni.

L'eseguibile è responsabile inoltre di caricare (tramite OpenCL) i kernel precedentemente compilati all'interno della scheda FPGA e successivamente di avviare il processo di esecuzione dell'interprete e verifica i risultati ottenuti dall'elaborazione.

## Capitolo 4

## Implementazione

In questo capitolo spiegheremo in dettaglio l'implementazione delle componenti del progetto. Cominceremo con un'analisi del Interprete del SoftCore e di tutte le sue componenti, per poi spiegare i cambiamenti richiesti per far funzionare il codice dentro un kernel compilabile per una FPGA. Successivamente descriveremo in dettaglio l'interfaccia lato host, e come si svolge il processo di compilazione del progetto. Esploreremo una versione dell'interprete con i registri in virgola Mobile (floating-point). Verrà analizzato come l'interfaccia host cambia con l'istanziazione di più Control Unit. Si conclude con una analisi della versione dell'interprete progettata per emulare una GPU senza controllore SIMD.

### 4.1 Interprete Softcore

In questa sezione, esploreremo le componenti dell'interprete. È necessario sottolineare che questa è la versione progettata per la compilazione ed esecuzione su una qualsiasi macchina host e scritta interamente nel linguaggio C, le modifiche necessarie per l'esecuzione sulla FPGA saranno dettagliate nella prossima sezione 4.2.

Il codice completo relativo alla sezione seguente è presente nell'appendice (ref a cpu.c e cpu.h)

Per lo sviluppo di questo interprete è stata seguita la documentazione ufficiale del Softcore Microblaze [3].

Nonostante questo interprete non replichi il funzionamento hardware effettivo del processore Microblaze, comunque rispetta il fondamentale paradigma di qualsiasi processore. Questo si basa sull'utilizzo di registri per mantenere lo stato della CPU e portare avanti la computazione e su l'uso di una memoria per immagazzinare e recuperare i dati.

È importante evidenziare che nella implementazione seguente si è optato per l'utilizzo di bit field per le strutture dati, così da migliorare la chiarezza e leggibilità delle dimensioni dei singoli campi, mantenendo al fedeltà alla documentazione.

#### Registri:

Cominciamo illustrando la struttura dei registri, partendo dalla loro implementazione:

```
1 struct Registers
2 {
3      int32_t r[32];
4      int16_t im;
5      bool c : 1;
6      int32_t pc;
7 };
```

Come è possibile vedere dalla implementazione, il processore dell'interprete è dotato dei seguenti registri:

- r: un array da 32 registri interi a 32 bit.
- im: ovvero un registro da 16 bit il quale viene usato dalla istruzione imm (4.1) per estendere l'immediato precedentemente istanziato da 16 a 32 bit.
- c: ovvero una flag da 1 bit il quale segnala il caso in cui l'istruzione precedente ha generato un overflow.

• pc: Program Counter, un registro che indica la prossima istruzione da eseguire.

#### Memoria:

```
struct Memory
{
    int32_t *data;
    int32_t size;
};
```

La memoria è dotata di un array di interi a 32 bit, con la relativa size per indicarne la dimensione.

#### **Istruzioni:**

L'interprete adotta lo standard di istruzioni RISC, le quali sono caratterizzate tutte da una lunghezza di 32 bit. Esistono due tipi di istruzioni, differenziate in base alla loro natura:

#### • Type A:



Figura 4.1: Type A istruction

#### • Type B:



Figura 4.2: Type B istruction

Dove le componenti sono:

- Opcode:6 bit per distinguere il tipo di istruzione.
- rd: 5 bit per identificare il registro nel quale memorizzare il risultato dell'istruzione.
- ra e rb: ciascuno da 5 bit come nel caso di rd, per identificare i due registri dove nel caso di una istruzione di tipo A, vengono utilizzati per eseguire l'operazione richiesta dall'istruzione.

• imm: costituito 16 bit, è presente sono nelle istruzioni di tipo B e viene utilizzato come fosse il registro rb nel caso delle istruzioni di tipo A. Questi bit identificano un valore immediato inserito direttamente nelle istruzioni assembler. Nel caso l'istruzione sia stata preceduta da una istruzione imm (4.1), viene esteso a 32 bit.

Di seguito l'implementazione della struttura che rappresenta le istruzioni:

```
1 struct Instruction
2 {
3     int8_t type : 1; /* 1 type A, 0 type B */
4     int8_t opcode : 6;
5     int8_t rd : 5;
6     int8_t ra : 5;
7     int8_t rb : 5;
8     int32_t im : 32;
9 };
```

L'interprete acquisisce le istruzioni da un file .text( sez 4.4). Queste istruzioni vengono caricate nell'interprete tramite la funzione (?? ref apice) sottoforma di un array di puntatori a 4 interi di 8 bit. Per elaborare le istruzioni l'interprete effettua il parsing di tali array per caricarli nella struttura 4.1 tramite la seguente funzione:

```
struct Instruction *parse_instruction(int8_t *instr, int8_t
    type, struct Instruction *res, int16_t *im)
2 {
3
   if (type) /* Type A */
     res->type = type;
5
     res->rd = (instr[0] << 3) + ((instr[1] >> 5) & 0b00000111)
     res->ra = instr[1] & 0b00011111;
     res->rb = (instr[2] >> 3) & 0b00011111;
9
   else /* Type B */
11
     res->type = type;
12
     res->rd = ((instr[0] << 3) & 0b00011000) + ((instr[1] >>
13
    5) & 0b00000111);
     res->ra = instr[1] & 0b00011111;
14
     int16_t n = instr[2];
     n = (n << 8) + (((int16_t)instr[3]) & 0b00000000111111111);
16
17
     if (*im) /* imm istruction before */
18
19
       res - > im = (*im << 16) + ((int32_t)n & 0
    *im = 0;
```

```
22    }
23    else
24    res->im = (int32_t)n;
25    }
26    return res;
27 }
```

Listing 4.1: Parse Instruction

Questa funzione accetta come parametri l'array della singola istruzione, il tipo della istruzione determinato a priori in base all'opcode, la struttura delle istruzioni da restuire dopo il parsing, e l'intero im (ovvero il registro in fig. 4.1). Nel caso l'istruzione sia preceduta da una istruzione imm (reference a imm), come indicato nell'implementazione, il parametro viene usato per estendere l'immediato presente nella struttura a 32 bit. Questo viene fatto utilizzando i 16 bit meno significativi dei bit dell'istruzione corrente, e i restanti bit più significativi dalla istruzione precedente imm. Si può notare come nel caso ci sia una istruzione di tipo A si rispetta la forma specificata in fig. 4.1, mentre nel caso di tipo B, si usa la specifica della fig. 5.2.

Prima di spiegare come alcune delle singole istruzioni sono state implementate, l'interprete al suo interno contiene delle funzioni di supporto per facilitare la scrittura di ogni singola implementazione di istruzione.

La prima funzione è la seguente:

```
void update_PC(struct Registers *reg, int32_t n, bool delay)

if (!delay)

reg->pc = reg->pc + n / 4;
}
```

Listing 4.2: Update PC

Questa funzione viene utilizzata per aggiornare lo stato del registro del Program Counter. Per facilità viene trattato come un numero intero. Tuttavia nella realtà e anche per il compilatore, per avanzare di un istruzione (dato che ogni istruzione occupa 4 byte) dividiamo il valore di 4. Questo permette di mantenere coerenza tra la rappresentazione del PC register nell'interprete e i comandi del compilatore.

Inoltre la CPU dispone istruzioni di salto che possono includere un flag di Delay Slot ([8]). In caso questo flag di Delay Slot sia attivo, indipendentemente dal risultato del controllo dell'istruzione di salto, viene comunque eseguita l'istruzione successiva a quella in corso, a patto che questa non modifichi il Program Counter (come specificato nella documentazione [3]. Tramite l'utilizzo di questo parametro nella funzione update\_PC manteniamo una corretta esecuzione del flusso del codice.

Un'altra funzione di supporto all'esecuzione dell'interprete è la seguente:

```
1 int8_t conv_reg(int8_t n)
2 {
3     return n & 0b00011111;
4 }
```

Questa funzione viene usata nel caso in cui il valore presente nella struct Instructon 4.1, deve essere usato per operazioni bit a bit.

Queste operazioni potrebbero non essere eseguite correttamente senza questa specifica conversione. Ciò è dovuto al fatto che qualsiasi operatore del linguaggio C, quando applicato come nel nostro caso a un intero int8\_t, il quale in realtà è un bit field da 5 bit (come si nota in fig. 4.1), utilizza tutti gli 8 bit estendendo il nostro campo con dei bit non appropriati da 5 a 8. Questo può portare a risultati inaspettati durante le operazioni.

Per risolvere questo problema, la funzione conv\_reg esegue una conversione, impostando correttamente i bit mancanti nel nostro campo. Questo assicura un utilizzo corretto degli operatori del linguaggio C senza gli errori derivanti da un estensione errata dei bit.

Come si può leggere nella documentazione [3], l'operazione fondamentale della CPU consiste nella somma di due registri. Questa operazione costituisce la base per gran parte delle istruzioni ed è l'unica che può causare overflow. Per gestire questo aspetto è stata implementata la seguente funzione:

```
int32_t add_Check_Overflow(int32_t a, int32_t b, bool *c)
2 {
      int64_t res = (int64_t)a + (int64_t)b; /* only last 32 bit
3
      if (res > INT32_MAX)
      {
5
          *c = true;
          res = INT32_MAX;
      else if (res < INT32_MIN) /* underflow */</pre>
9
      {
11
          *c = true;
          res = INT32_MIN;
13
      }
      else
      {
           *c = false;
18
      return (int32_t)res;
20
21 }
```

Questa funzione accetta due interi a 32 bit, e il booleano c, il quale rappresenta il flag di carry dei registri, che viene settato in base a se si è o no verificato l'Overflow. Questi due interi vengono convertiti a 64 bit per effettuare l'addizione, per poi controllare il risultato per vedere se sfora il massimo valore degli interi da 32 bit oppure no. Nel caso di questo interprete viene anche gestito l'Underflow.

La base dell'interprete stesso è una funzione chiamata run\_instruction. All'interno di questa funzione è presente uno switch, il quale in base all'opcode situato nei primi 6 bit dell'istruzione, seleziona il caso appropriato per eseguire l'operazione corrispondente.

L'implementazione della funzione è la seguente:

```
void run_instruction(int8_t *instruction,
                       struct Memory *data,
2
                       struct Registers *reg,
                       int8_t **instructions,
                       bool delay)
5
6 {
    struct Instruction *instr = malloc(sizeof(struct Instruction
     ));
    bool carry = 0; //carry
      op_code = (instruction[0] >> 2) & 0b00111111;
9
    instr -> opcode = op_code;
    int32_t delayed_instruction, addr;
    int8_t branch_type, is_delayed, is_absolute, is_link;
12
    switch (op_code) {
14
      }
16
17 }
```

Listing 4.3: Run Instruction

Questa funzione accetta come parametri l'array della singola istruzione, lo stato corrente della memoria e dei registri, l'array contenente tutte le istruzioni (che viene utilizzato nelle istruzioni con delay per effettuare una ricorsione, come nella fig. 4.4), e un booleano Delay Slot. Quando viene eseguita un istruzione con delay, il parametro impedisce l'aggiornamento del Program Counter nella funzione update\_pc. (come visto nella fig. 4.2)

All'inizio della funzione viene creata un istanza che rappresenta le istruzioni dopo il parsing della funzione parse\_instruction (fig. 4.1). All'interno di questa struttura, il parametro op\_code, viene inizializzato per motivi di facilità, poiché è utilizzato immediatamente. Successivamente vengono create le istanze delle variabili utilizzate all'interno dei vari case dello switch, le quali verranno spiegate successivamente.

Segue una spiegazione dei vari casi dello switch. Per evitare di ripetizioni, verran-

no illustrate solo le parti principali, poiché la maggior parte degli altri casi presentano solo delle variazioni minori.

La prima funzione dello switch è la ADD ed è implementata come segue:

```
case 0x0 :
{ /* ADD 000000 */
instr = parse_instruction(instruction, TYPE_A, instr, &reg
->im);
reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra],
reg->r[instr->rb], &carry);
update_PC(reg, 4, delay);
break;
}
```

Questo caso rappresenta in gran parte la struttura di tutte le istruzioni. Notare che i casi sono abbinati agli opcode scritti in esadecimale per una questione di leggibilità. L'esecuzione inizia chiamando la funzione per il parsing dell'istruzione, con i parametri appropriati. Secondo la documentazione, l'istruzione ADD è una di tipo A, per cui si chiama con la variabile TYPE\_A definita all'inizio dell'interprete. Successivamente per eseguire l'operazione effettiva, viene utilizzata la funzione di supporto add\_Check\_Overflow, che assicura la gestione dell'overflow e dell'eventuale bit di carry.

È importante notare che, nel caso dell'istruzione ADD, la CPU Microblaze non tiene conto del bit di carry né per fare la somma e né per salvarlo in caso di carry effettivo. Possiamo osservare che il funzionamento effettivo consiste nell'eseguire la somma del contenuto del registro ra con il registro rb, e successivamente di memorizzare il risultato nel registro rd. Si osserva come al termine dell'esecuzione, venga effettuato l'aggiornamento del Program Counter per puntare alla istruzione successiva.

Per gestire questa situazione, è utile osservare l'implementazione che segue dell'istruzione ADDCK:

```
case 0x6:
{ /* ADDCK 000110 */
instr = parse_instruction(instruction, TYPE_A, instr, &reg
->im);
reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra],
reg->r[instr->rb] + reg->c, &carry);
reg->c = carry;
update_PC(reg, 4, delay);
break;
}
```

Possiamo notare come la struttura del rimane invariata rispetto alla istruzione. Co-

me anche il nome dell'istruzione implica, questa variante dell'istruzione ADD, tramite il flag C (nel nome della istruzione) tiene conto del bit di carry precedentemente salvato, per effettuare l'operazione di somma, e con il flag K ovvero "keep", implica il salvataggio dell'eventuale bit di carry nello stato dei registri generato dall'operazione.

Di seguito l'implementazione dell'istruzione RSUB:

```
case 0x1:
{ /* RSUB 000001 */
instr = parse_instruction(instruction, TYPE_A, instr, &reg
->im);
reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->rb],
add_Check_Overflow(~reg->r[instr->ra], 1, &carry), &carry);
update_PC(reg, 4, delay);
break;
}
```

Si noti una differenza fondamentale rispetto alla istruzione ADD: qui viene eseguita un somma tra il contenuto del registro rb e il not del contenuto del registro ra sommato a 1. Ovvero la sottrazione è implementata come somma del complemento a due del secondo operando. Questo approccio per effettuare la sottrazione è stato adottato per rispettare il funzionamento specificato nella documentazione [3]. Nonostante questo cambiamento il paradigma di esecuzione rimane invariato. Da notare che anche questa istruzione presenta le varianti RSUBC, RSUBK e RSUBCK.

Sia l'istruzione ADD che l'istruzione RSUB presentano le rispettive varianti ADDI e RSUBI per gestire il caso dei valori immediati, entrambe con le varianti con i vari flag per il bit di carry presenti. Di seguito, l'implementazione dell'istruzione ADDI:

```
case 0x8:
{ /* ADDI 001000 */
instr = parse_instruction(instruction, TYPE_B, instr, &reg
->im);
reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r[instr->ra], &carry);
update_PC(reg, 4, delay);
break;
}
```

Possiamo notare pur essendo la stessa istruzione, al posto del registro rb è presente il valore immediato instr->im, il quale viene utilizzato come operando per l'operazione di somma. Per il resto il flusso dell'esecuzione rimane invariata.

L'interprete presenta la possibilità di eseguire operazioni bit a bit tramite le istruzioni offerte dall'architettura RISC, tra cui AND, OR, SRA, XOR, e cosi via. Anche queste presentano lo stesso paradigma di esecuzione delle istruzione precedenti, come

è possibile osservare dall'implementazione seguente:

```
case 0x22:
2 { /* XOR 100010 */
3    instr = parse_instruction(instruction, TYPE_A, instr, &reg
    ->im);
4    reg->r[instr->rd] = reg->r[instr->ra] ^ reg->r[instr->rb];
5    update_PC(reg, 4, delay);
6    break;
7 }
```

Nel caso in cui nel linguaggio assembly venga inserito un immediato che superi i 16 bit di grandezza, ovvero la dimensione riservata ai valori immediati nelle istruzioni di tipo B (fig. 5.2), il compilatore aggiunge, dopo il processo di compilazione, l'istruzione imm. Questa istruzione estende l'immediato dell'istruzione che la posticipa a 32 bit, nel modo specificato nella spiegazione della funzione parse\_instruction (fig. 4.1). L'implementazione di tale istruzione è la seguente:

```
case 0x2C:
{ /* IMM 101100 */
instr = parse_instruction(instruction, TYPE_B, instr, &reg
->im);
reg->im = instr->im;
update_PC(reg, 4, delay);
break;
}
```

Le uniche istruzioni utilizzate da questo interprete per gestire la memoria dati sono LW e SW, entrambe con le varianti LWI e SWI per gestire il caso degli immediati. Segue la loro implementazione:

```
case 0x32:
  { /* LW 110010 */
      instr = parse_instruction(instruction, TYPE_A, instr, &reg
      addr = (uint32_t)(reg->r[instr->ra] + reg->r[instr->rb]);
      reg->r[instr->rd] = data->data[addr];
      update_PC(reg, 4, delay);
7
      break;
  }
  case 0x36:
   { /* SW 110110 */
10
      instr = parse_instruction(instruction, TYPE_A, instr, &reg
11
    ->im);
      addr = (uint32_t)(reg->r[instr->ra] + reg->r[instr->rb]);
12
      data->data[addr] = reg->r[instr->rd];
```

```
update_PC(reg, 4, delay);
break;
}
```

Osserviamo che entrambe queste istruzioni effettuano una somma tra il registro ra e il registro rb per ottenere l'indirizzo di memoria. Nel caso dell'istruzione LW salviamo nel registro rd il contenuto della memoria all'indirizzo precedentemente calcolato dentro la variabile addr, mentre nel caso di SW facciamo esattamente il contrario, ossia salviamo in memoria il contenuto del registro rd all'indirizzo precedentemente calcolato. Nella versione SWI e LWI l'unica differenza (oltre al tipo di istruzione, che diventa di tipo B), è la seguente riga:

```
1 ...
2 addr = (uint32_t)(reg->r[instr->ra] + instr->im);
3 ...
```

Si nota come al posto del registro rb venga usato semplicemente il valore immediato.

Notare come l'indirizzo addr viene sempre usato come un unsigned int a 32 bit. Questo perché la memoria dati è un array, e l'indicizzazione inizia da 0 e cosi via in maniera sequenziale, di conseguenza l'utilizzo di questi cast assicura la corretta esecuzione del codice.

Le istruzioni di salto gestite da questo interprete si distinguono, come le altre istruzioni, in due categorie: quelle che gestiscono gli immediati, contrassegnate dal flag I nel nome, e quelle senza immediati, ovvero con l'utilizzo di registri normali.

Di seguito la loro implementazione:

```
case 0x27:
  { /* BEQ BGE BGT BLE BLT BNE 100111 */
      instr = parse_instruction(instruction, TYPE_A, instr, &reg
3
     ->im);
      delayed_instruction = reg->pc + 1; /* prossima istruzione
      da eseguire in caso di delay*/
      branch_type = conv_reg(instr->rd) & 0b00001111;
5
      is_delayed = conv_reg(instr->rd) & 0b00010000;
6
   if ((branch_type == 0x0 && reg->r[instr->ra] == 0x0) || /*
    BEQ D0000 */
      (branch_type == 0x5 && reg->r[instr->ra] >= 0x0) || /* BGE
9
      D0101 */
      (branch_type == 0x4 \&\& reg->r[instr->ra] > 0x0) || /* BGT
      D0100 */
      (branch_type == 0x3 && reg->r[instr->ra] <= 0x0) || /* BLE
11
      D0011 */
      (branch_type == 0x2 \&\& reg->r[instr->ra] < 0x0) || /* BLT
12
      D0010 */
```

```
(branch_type == 0x1 && reg->r[instr->ra] != 0x0))
                                                                BNE
13
      D0001 */
          update_PC(reg, reg->r[instr->rb], delay);
14
    else
15
          update_PC(reg, 4, delay);
17
    if (is_delayed == 0x10) /* delayed slot */
      run_instruction(instructions[delayed_instruction], data,
10
     reg, instructions, true);
   break;
20
   }
21
```

Listing 4.4: Istruzioni Branch

Si nota come l'opcode sia lo stesso per tutte le istruzioni di branch (come specificato nella documentazione [3]). Il tipo specifico di ciascuna lo si ricava dai 4 bit meno significativi del registro rd (come specificato nella documentazione [3]). Possiamo vedere come a seconda di quale sia il tipo di branch da eseguire, specificato nella variabile branch\_type, andiamo ad eseguire il controllo appropriato del contenuto del registro ra, per poi aggiornare il valore del pc register con il valore contenuto nel registro rb. Successivamente, nel caso in cui l'istruzione abbia il flag D nel nome, che imposta a 1 il quinto bit del registro rd, si procede con l'esecuzione dell'istruzione successiva a quella del branch, senza tener conto se il controllo è andato a buon fine. Questo viene fatto impostando a true il parametro del delay slot, evitando cosi di aggiornare il pc register mentre eseguiamo questa istruzione, per poi riprendere il normale flusso del programma.

Fino a questo punto abbiamo esaminato le varie parti dell'interprete. Tuttavia nel contesto di un programma tutto ciò va utilizzato seguendo il flusso di una normale CPU. Per questo per sfruttare la funzione run\_instruction, si utilizza un ciclo che prosegue fino a quando program counter non raggiunge l'ultima istruzione della lista. Di seguito è riporta l'implementazione di questo ciclo:

Listing 4.5: Ciclo Interprete

Inoltre per far funzionare l'interprete, è necessario disporre del bytecode delle istruzioni assembler generato dal compilatore, (come mostrato nella figura 3.3. Per fare ciò, il metodo usato è il seguente. Partendo da un file .s, di seguito viene riportato un esempio di codice assembler:

```
.text
            2
    .align
    .globl
            main
    .ent main
    .type main, @function
7 main:
    addi r2, r0, 55
          r3,r0,100
    addi
9
    cmp
            r4, r2, r3
10
    addi r5,r0,2147483640
11
    .end main
13
```

Successivamente utilizzando del compilatore fornito da Xilinx, mb-gcc, il codice viene compilato in un file .o.

Possiamo vedere il codice assembly disassemblato tramite il seguente comando:

```
nb-objdump -d assembler.o
```

Notare si utilizza il tool objdump offerto da Xilin. Il risultato del comando è il seguente:

```
1 00000308 <main>:
2 308: 20400037 addi r2, r0, 55
3 30c: 20600064 addi r3, r0, 100
4 310: 14821801 cmp r4, r2, r3
5 314: b0007fff imm 32767
6 318: 20a0fff8 addi r5, r0, -8
```

Notare come il compilatore aggiunge l'istruzione imm per estendere l'immediato della istruzione addi. Possiamo notare come questa sezione del file .o contiene il bytecode delle istruzioni tradotte dall'assembler a codice macchina. A questo punto è possibile estrarre solamente la sezione .text attraverso l'utilizzo del tool objcopy.

Questo processo avviene attraverso i comandi seguenti:

```
mbgcc -o assemler.o -c assembler.s
objcopy -j .text -O binary -I elf32-little assembler.o
assembler.text
```

### 4.2 Interprete Versione Kernel

In questa sezione, saranno dettagliate tutte le modifiche apportate all'interprete per renderlo compilabile ed eseguibile sulla scheda FPGA.

Il codice completo relativo alla sezione seguente è presente nell'appendice (ref a vadd.cpp)

Finora, il codice dell'interprete sfrutta ampiamente i paradigmi offerti da un linguaggio di alto livello come il C. Tuttavia va sottolineato che non è possibile utilizzare molti di questi paradigmi per sviluppare un kernel compilabile ed eseguibile su una scheda FPGA. Questo perché la generazione tramite High-Level Synthesis (HLS) messa a disposizione da Vitis, impone restrizioni specifiche che devono essere rispettate per completare il processo di compilazione del kernel e garantire il suo corretto funzionamento.

Durante la conversione dell'interprete al paradigma di funzionamento di un kernel sono stati riscontrati due problemi. In primo luogo, non è permesso l'uso di doppi puntatori, e in secondo luogo, non è possibile utilizzare chiamate ricorsive. Questi vincoli hanno creato due problemi, il primo riguarda la dichiarazione delle istruzioni, le quali come già precedentemente descritto precedentemente (4.1), sono definite come un puntatore di puntatori a interi da 8 bit. Questo è stato risolto dichiarando a priori la dimensione massima del vettore delle istruzioni (ovvero il programma assembler) e quindi utilizzando la definizione di una matrice invece che un doppio puntatore. Come si può vedere nella seguente maniera:

```
1 #define MAX_INSTR 32
2
3 int8_t instr[MAX_INSTR][4];
```

Come si può notare, possiamo gestire fino 32 istruzioni, una quantità che comunque può essere cambiata, e che si è dimostrata più che sufficiente per gli scopi di test di questo interprete.

Il problema delle chiamate ricorsive è stato risolto eliminando le istruzioni che facevano uso del delay slot. Questa decisione è stata presa perché non era un obbiettivo primario di questa tesi, e inoltre anche per mantenere l'implementazione relativamente semplice e focalizzata sugli aspetti essenziali del funzionamento di una FPGA. Una possibile soluzione consiste nel aggiungere un parametro nella funzione run\_instruction (fig. 4.3). Questo parametro viene verificato ad ogni iterazione del ciclo dell'interprete (fig. 4.5), e se attivo, consente l'esecuzione dell'istruzione presente nel Delay Slot, per poi tornare al normale flusso di esecuzione.

Successivamente alla risoluzione di questi problemi, la procedura per sviluppare un kernel richiede la scrittura di una funzione che viene chiamata all'avvio dell'esecu-

zione sulla FPGA. Procediamo con il far vedere la segnatura della funzione:

```
void interprete(struct Memory *mem,
struct Registers *reg,
int32_t *out,
ap_uint <32> my_size)

{
    ...
}
```

Questa funzione prende come parametri la struttura della memoria, la struttura dei registri, un intero da 32 bit chiamato out per restituire il risultato e my\_size che rappresenta la grandezza delle istruzioni. Questa scelta di utilizzare un singolo valore per verificare il corretto funzionamento è stata fatta poiché ai fini dei test iniziali è stato sufficiente restituire il risultato dell'esecuzione salvato in un singolo registro. Notare come in generale il risultato dell'esecuzione del codice sarà rappresentato nella memoria dati, che alla fine della computazione viene ricopiata nella memoria host, come vedremo nella sez. 4.7 Notare che per ridurre la quantità di parametri, le istruzioni sono state caricate insieme alla memoria mem. Notare che questi parametri sono dichiarati e inizializzati dal lato host, questo aspetto verrà spiegato nella sezione 4.3.

Appena all'inizio della funzione interprete, sono presenti le seguenti specifiche:

```
#pragma HLS INTERFACE m_axi port = mem bundle = gmem
#pragma HLS INTERFACE m_axi port = reg bundle = gmem
#pragma HLS INTERFACE m_axi port = out bundle = gmem
#pragma HLS INTERFACE ap_ctrl_hs port = return
```

Queste righe di codice sono delle direttive chiamate "HLS pragmas". Queste rappresentano delle specifiche HLS per il compilatore v++, utilizzato nella fase di sintesi hardware (4.4). Queste direttive specificano come avviene la creazione delle porte RTL, a partire dagli argomenti della funzione durante la sintesi dell'interfaccia. Queste porte rappresentano il punto di connessione tra l'hardware presente nel chip della FPGA e le strutture esterne, come in questo caso la memoria globale DDR presente nella scheda che ospita il chip dell'acceleratore. Facendo così il tool HLS determina automaticamente i protocolli I/O usati per gestire lo scambio di informazioni tra la parte acceleratore e i gli altri componenti del sistema.

L'utilizzo di queste direttive consente di determinare automaticamente i protocolli I/O utilizzati per la gestione dello scambio di informazioni tra la parte acceleratore e gli altri componenti. In questo caso specifico (come specificato nella documentazione [4]), le prime tre direttive m\_axi definiscono le interfacce di tipo master AXI4 (Advanced Extensible Interface), per le strutture mem, reg e out. Tutte queste porte sono tutti blocchi AXI, hanno tutti un bit che dice quando la computazione è terminata, la quarta direttiva ap\_ctrl\_hs), specifica di impostare a 1 il bit del blocco quando si esegue il comando return.

Successivamente alle direttive #pragma nella funzione è presente il seguente codice:

```
struct Registers reg_copy;
    struct Memory mem_copy;
    // Copia dei registri dalla memoria globale alla memoria
    for (int i = 0; i < 32; i++)</pre>
      reg_copy.r[i] = reg->r[i];
    reg_copy.c = reg->c;
    reg_copy.pc = reg->pc;
9
    reg_copy.im = reg->im;
10
    // Copia della memoria dalla memoria globale alla memoria
12
     locale
    for (int i = 0; i < 1024; i++)</pre>
13
      mem_copy.data[i] = mem->data[i];
14
    for (int i = 0; i < MAX_INSTR; i++)</pre>
16
      for (int j = 0; j < 4; j++)
17
          mem_copy.instr[i][j] = mem->instr[i][j];
19
    // Creazione dei puntatori per accedere alle copie locali
20
    struct Registers *reg_copy_pointer = &reg_copy;
21
    struct Memory *mem_copy_pointer = &mem_copy;
22
23
    // Ciclo interprete
24
    while (reg_copy_pointer->pc < my_size)</pre>
      run_instruction(mem_copy_pointer->instr[reg_copy_pointer->
     pc],
27
          mem_copy_pointer,
          reg_copy_pointer,
28
          mem_copy_pointer->instr,
29
          false);
31
    // Restituzione del risultato al lato host
    *out = reg_copy_pointer->r[1];
33
34 }
```

Listing 4.6: Funzione Interprete

Come è possibile notare dall'implementazione, viene eseguita una copia locale dei parametri provenienti dal lato host e caricati sulla DDR attraverso strutture allocate staticamente, così facendo queste strutture dati risulteranno allocate nei blocchi RAM interni alla FPGA stessa (come sarà dimostrato nella sez. 5.2). Questo per evitare errori generati a tempo di esecuzione del kernel sulla FPGA, Successivamente le copie locali dei parametri, ovvero reg\_copy e mem\_copy, vengono usate tramite puntatori al fine di mantenere la leggibilità del codice e la coerenza. Successivamente è presente un ciclo, che come già precedentemente spiegato 4.1 permette di proseguire fino a quando il registro program counter non raggiunge l'ultima istruzione della lista.

Alla fine del ciclo viene eseguita una copia del registro r1 sul parametro esterno out per restituire il valore del risultato della computazione.

Come già specificato precedentemente, il resto del codice rispetto alla versione spiegata nella sezione 4.1, rimane invariato.

### 4.3 Interfaccia Host

In questa sezione saranno dettagliate le componenti e il loro funzionamento dell'interfaccia usata sulla macchina host per gestire il trasferimento dei dati e la computazione della scheda FPGA.

Il codice completo relativo alla sezione seguente è presente nell'appendice (A.3)

In questa sezione del codice, avvengono tutte le chiamate OpenCl per interfacciarsi con l'acceleratore FPGA. Il funzionamento generale è riassunto nel seguente workflow:

- 1. Acquisire il file .xclbin, risultante dalla sintesi hardware del kernel dell'interprete (4.4) e il file .text derivante dall'estrazione del bytecode da un programma scritto in assembler (4.1).
- 2. Preparare l'ambiente di esecuzione e caricare i dati nella memoria DDR della FPGA.
- 3. Procedere con l'esecuzione della computazione all'interno dell'acceleratore FP-GA.
- 4. In fine estrarre i risultati dalla memoria DDR e restituirli.

Per capirne il funzionamento iniziamo analizzando la porzione iniziale di codice dove vengono istanziate tutte le variabili necessarie per questa procedura:

```
int main(int argc, char **argv)

{
    // Verfica numero argomenti
    if (argc != 2)
    {
       std::cout << "Usage: " << argv[0] << " <XCLBIN File>" << std::endl;</pre>
```

```
return EXIT_FAILURE;
    }
8
9
    // Dichiarazione Variabili Opencl
    cl_int err;
11
    cl::CommandQueue q;
    cl::Context context;
13
    cl::Kernel krnl;
14
    bool valid_device = false;
16
17
    // Allocazione spazio risultato
18
    int32_t *result = (int32_t*)malloc(sizeof(int32_t));
19
    *result = 0;
20
    // Lettura dispositvo
22
    auto devices = xcl::get_xil_devices();
23
    // Creazione binario OpenCL
    std::string binaryFile = argv[1];
    auto fileBuf = xcl::read_binary_file(binaryFile);
    cl::Program::Binaries bins{{fileBuf.data(), fileBuf.size()}
     }};
```

Si nota che il file .xclbin viene passato come argomento alla funzione main all'avvio dell'eseguibile. Successivamente, vengono dichiarate le variabili OpenCL necessarie, tra cui:

- cl\_int err;: utilizzata per la verifica dei possibili errori derivanti dalle chiamate di funzione OpenCL.
- cl::CommandQueue q: rappresenta una coda dei comandi. In OpenCL una variabile di questo tipo viene utilizzata per inoltrare dei comandi all'acceleratore (FPGA in questo caso) per l'esecuzione di operazioni.
- cl::Context context: rappresenta il contesto OpenCL, ovvero un oggetto dove è possibile creare e gestire la memoria dedicata per l'acceleratore, caricare i kernel da eseguire, e altro ancora.
- cl::Kernel krnl: rappresenta un kernel OpenCL, ovvero il programma che sarà eseguito dall'acceleratore nel formato binario specifico del dispositivo.

In seguito, osserviamo alcune chiamate di funzione dalla libreria xcl, il quale è il runtime driver fornito da Xilinx. In generale il loro funzionamento è il seguente:

• xcl::get\_xil\_devices(): restituisce una lista di dispositivi compatibili con la piattaforma Xilinx.

• xcl::read\_binary\_file(binaryFile) restituisce un buffer a partire dal contenuto del file .xclbin.

Successivamente viene creato un oggetto "cl::Program::Binaries bins", il quale rappresenta il contenuto binario di un programma OpenCL.

Di seguito il codice per effettuare la programmazione dei dispositivi di accelerazione:

```
for (unsigned int i = 0; i < devices.size(); i++)</pre>
      auto device = devices[i];
      // Creazione della coda di comando e del contesto per i
     device presenti
      OCL_CHECK(err, context = cl::Context(device, nullptr,
     nullptr, nullptr, &err));
      OCL\_CHECK(err, q = cl::CommandQueue(context, device,
     CL_QUEUE_PROFILING_ENABLE, &err));
      std::cout << "Trying to program device[" << i << "]: " <<
     device.getInfo<CL_DEVICE_NAME>() << std::endl;</pre>
      cl::Program program(context, {device}, bins, nullptr, &err
10
     );
11
      if (err != CL_SUCCESS)
13
          std::cout << "Failed to program device[" << i << "]</pre>
     with xclbin file!\n";
      }
      else
17
          std::cout << "Device[" << i << "]: program successful</pre>
18
     !\n";
19
          //Creazione Kernel
20
          OCL_CHECK(err, krnl = cl::Kernel(program, "interprete"
      &err));
          valid_device = true;
          break; // Device valido trovato
23
   }
25
26 . . .
```

Listing 4.7: ricerca dispositi

Possiamo osservare come per ogni dispositivo (nel nostro caso è sempre stato solo uno, ovvero l'FPGA), vengono creati il contesto e la coda di comando utilizzando le funzioni di supporto di OpenCL. Inoltre viene creato l'oggetto program, il quale rappresenta il programma che sarà eseguito nell'FPGA. Una volta creato il programma, viene utilizzato per creare il kernel, nel quale durante la creazione,

specifichiamo il nome della funzione che verrà chiamata all'avvio dell'esecuzione. Notare come eventuali errori vengo gestiti e registrati nella variabile err.

Successivamente vengono caricate le istruzioni dal file .text, vengono inizializzati memoria e registri dell'interprete, e le istruzioni vengono copiate all'interno della memoria dati. Di seguito è riportato il codice corrispondente:

```
1 ...
  int32_t instr_size = 0;
   int8_t **instr_vector = get_instructions_from_file(file, &
     instr_size);
   auto mysize = instr_size;
   struct Memory *data = (struct Memory *)malloc(sizeof(struct
     Memory));
   struct Registers *reg = (struct Registers *)malloc(sizeof(
     struct Registers));
  // Inizializzazione Registri
  reg = inizialize_registers(reg);
10
11
  // Inizializzazione Memoria
  for (int i = 0; i < 1024; i++)</pre>
13
      data->data[i] = 0;
14
15
  // Copia istruzioni
16
  for (int i = 0; i < mysize; i++)</pre>
18
      data->instr[i][0] = instr_vector[i][0];
19
      data->instr[i][1] = instr_vector[i][1];
20
      data->instr[i][2] = instr_vector[i][2];
21
      data->instr[i][3] = instr_vector[i][3];
23
24 . . .
```

Successivamente si trova l'ultima sezione del codice dell'interfaccia host, dove continua la gestione della memoria e inizia la computazione dell'acceleratore, di seguito l'implementazione di questa:

```
Registers), reg, &err));
   // Configurazione degli argomenti del kernel
   OCL_CHECK(err, err = krnl.setArg(0, buffer_data));
   OCL_CHECK(err, err = krnl.setArg(1, buffer_reg));
   OCL_CHECK(err, err = krnl.setArg(2, buffer_out));
10
   OCL_CHECK(err, err = krnl.setArg(3, mysize));
19
   // Migrazione dei dati dalla memoria host alla memoria
13
     globale della FPGA
   OCL_CHECK(err, err = q.enqueueMigrateMemObjects({buffer_data,
14
      buffer_reg}, 0 /*from host*/));
   // Inizio esecuzione kernel
16
   OCL_CHECK(err, err = q.enqueueTask(krnl));
17
18
   // Migrazione risultati dall'acceleratore alla memoria host
19
   OCL_CHECK(err, err = q.enqueueMigrateMemObjects({buffer_out},
      CL_MIGRATE_MEM_OBJECT_HOST));
21
   // Attesa che il kernel completi l'esecuzione
22
23
   OCL_CHECK(err, err = q.finish());
24
   std::cout << "\n\n FPGA RESULT " << *result << "\n\n";
25
   return EXIT_SUCCESS;
27
28 }
```

Si nota come inizialmente, si creano oggetti di tipo cl::Buffer, i quali rappresenta buffer di memoria sulla FPGA. Successivamente, gli argomenti della funzione iniziale presente nel kernel vengono configurati correttamente, in modo da fornire gli input nell'ordine appropriato. Viene quindi utilizzata la funzione enqueueMigrateMemObjects per aggiungere alla coda di comandi il comando che migra i dati dai buffer buffer\_data e buffer\_reg dalla memoria host alla memoria della FPGA (notare come l'argomento 0 specifica la direzione della migrazione). Successivamente, viene aggiunto alla coda di comando per avviare l'esecuzione del kernel. L'istruzione q.finish() è utilizzata per attendere che tutte le operazioni all'interno della coda finiscano prima di proseguire con il resto del codice. Una volta eseguite le operazione il risultato viene stampato e il programma termina.

### 4.4 Compilazione

Vitis mette a disposizione 3 modi di compilare il progetto tramite il compilatore da loro offerto v++:

- Software Emulation: in questa modalità, il kernel è compilato per essere eseguito sulla CPU della macchina host. Questo processo permette di rifinire facilmente il codice attraverso step iterativi di cicli build-and-run.
- Hardware Emulation: in questa modalità, il kernel viene compilato nel modello hardware (RTL), il quale viene eseguito in emulatore dedicato. Sebbene il processo di compilazione richieda più tempo, fornisce dettagli più approfonditi sull'esecuzione del kernel, e delle performance.
- Hardware: in questo processo il kernel viene compilato nell'hardware model (RTL) e viene implementato direttamente nella FPGA.

La prima fase del processo di compilazione, come indicato nella documentazione [2], consiste nel configurare l'ambiente per eseguire Vitis. Si utilizzano i seguenti comandi:

```
source /tools/Xilinx/Vitis/2023.1/settings64.sh
source /opt/xilinx/xrt/setup.sh
```

Successivamente è necessario configurare correttamente la seguente variabile di ambiente:

```
export PLATFORM_REPO_PATHS=/opt/xilinx/platforms/
xilinx_u50_gen3x16_xdma_5_202210_1/
```

Questa variabile di ambiente indica il percorso per le piattaforme istallate sulla macchina corrente. Possiamo notare come la nostra piattaforma sia la scheda u50.

Successivamente il processo continua tramite i seguenti comandi:

```
export XCL_EMULATION_MODE=sw_emu
g++ -g -std=c++17 -Wall -00 src/host.cpp src/xcl2.cpp -o ./app
    .exe -I$XILINX_XRT/include/ -L$XILINX_XRT/lib -
    lxrt_coreutil -pthread -l0penCL
emconfigutil --platform xilinx_u50_gen3x16_xdma_5_202210_1
v++ -c -t sw_emu --platform xilinx_u50_gen3x16_xdma_5_202210_1
    -k vadd -I/src src/vadd.cpp -o ./vadd.xo
v++ -l -t sw_emu --platform xilinx_u50_gen3x16_xdma_5_202210_1
    ./vadd.xo -o ./vadd.xclbin
```

È necessario far notare come:

- Vediamo come inizialmente impostiamo il metodo di emulazione.
- Il compilatore g++ (come si può vedere nella fig. 3.3 e offerto da GNU [7]), è utilizzato per compilare la sezione del progetto, che racchiude l'interfaccia lato host spiegata nella sez. 4.3.
- emconfigutil genera un file di configurazione che definisce il tipo e la quantità dei dispositivi da emulare per la piattaforma specificata in precedenza.
- v++ -c: compila il codice sorgente del kernel, producendo il file .xo.
- v++ -1: effettua il link del kernel compilato con la piattaforma di destinazione e genera il file .xclbin.

Successivamente per avviare il programma (compilato in sw\_emu) è sufficiente il seguente comando:

```
1 ./app.exe vadd.xclbin
```

Nel caso di voler usare la hw\_emu è sufficiente sostituire le seguenti righe:

```
export XCL_EMULATION_MODE=hw_emu
v++ -c -t hw_emu --platform xilinx_u50_gen3x16_xdma_5_202210_1
          -k vadd -I/src src/vadd.cpp -o ./vadd.xo
v++ -l -t hw_emu --platform xilinx_u50_gen3x16_xdma_5_202210_1
          ./vadd.xo -o ./vadd.xclbin
```

Notare che il resto dei comandi rimane invariato. Per la compilazione con target l'hardware effettivo non è più richiesta la variabile di ambiente XCL\_EMULATION\_MODE, e le seguenti righe diventano:

### 4.5 Interprete Floating Point

In questa sezione verranno mostrati i cambiamenti apportati al codice dell'interprete spiegato nella sez. 4.2, al fine di poter effettuare calcoli in virgola mobile.

Questi cambiamenti, come spiegato nella sez. 3.1, vengono resi possibili dal fatto che l'interprete è implementato in un linguaggio di alto livello. E' importante notare che abbiamo simulato il funzionamento delle istruzioni finora implementate in virgola mobile, allo scopo di osservare i cambiamenti che questo comportava e cosa sarebbe successo al kernel compilato all'interno della FPGA. Sebbene il processore MicroBlaze disponga già di istruzioni per il calcolo in virgola mobile dei registri, abbiamo scelto di apportare solo cambiamenti "minimali" per restare coerenti con il titolo della tesi, e mantenere un approccio centrato su un "core GPU". Inoltre questo cambiamento della rappresentazione interna in virgola mobile non implica la possibilità di inserire valori floating point direttamente nel linguaggio assembly

Iniziamo con i cambiamenti immediati, i quali includono le seguenti modifiche nel codice:

```
struct Registers
      float r[32];
   };
6
   struct Memory
      float data[1024];
9
10
   };
11
   struct Instruction
13
14
      float im;
16
   };
```

Si nota come sia i registri che la memoria si dichiarano come float, rappresentando così numeri con la virgola mobile da 32 bit. Questo permette di eseguire le operazioni aritmetiche offerte dal linguaggio C per i numeri con la virgola.

Nelle istruzioni (struct Instruction) notiamo che la rappresentazione dell'immediato è in float.

Inoltre va notato che le operazioni bit a bit non sono direttamente supportate con i numeri in virgola mobile, quindi tutte le funzioni che usano questi operatori trattano il dato come un tipo unsigned int da 32 bit. Questo approccio garantisce la correttezza del codice in caso di operazioni bit a bit, di seguito un esempio della modifica all'istruzione AND seguendo questo paradigma:

```
case 0x21:
{ /* AND 100001 */
instr = parse_instruction(instruction, TYPE_A, instr, &reg
->im);
reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) &
f_to_u(reg->r[instr->rb]));
update_PC(reg, 4, delay);
break;
}
```

Possiamo notare come vengono usate le funzioni f\_to\_u e u\_to\_f, segue la loro implementazione:

```
1 uint32_t f_to_u(float n)
2 {
3    return *(uint32_t *)&n;
4 }
5    float u_to_f(uint32_t n)
7 {
8    return *(float *)&n;
9 }
```

Queste funzioni effettuano una conversione sull'intera rappresentazione in bit del tipo passato come argomento. Il motivo dell'utilizzo di queste funzioni rispetto ad un normale cast, è che se abbiamo un valore di tipo float e quindi un numero in virgola mobile di 32 bit, e vogliamo eseguire un cast a un uint32\_t (ovvero un unsigned int da 32 bit), utilizzando la notazione (uint32\_t), non tutti i 32 bit del valore vengono utilizzati, ma si perdono i bit che rappresentano i numeri dopo la virgola. Visto che il nostro obbiettivo è reintrepretare da float a uint32\_t e viceversa utilizzando tutti i 32 bit, usiamo queste due funzioni anziché il cast offerto dal linguaggio C.

Inoltre un'altra modifica significativa riguarda la funzione di gestione dell'overflow, di seguito l'implementazione:

```
float add_Check_Overflow(float a, float b, bool *c)

{
   double res = (double)a + (double)b; /* only last 32 bit*/
   if (res > INT32_MAX)

   {
      *c = true;
      res = INT32_MAX;
   }

   else if (res < INT32_MIN) /* underflow */
   {
}</pre>
```

Questa funzione, analogamente alla funzione precedente, usa la rappresentazione successiva più grande di un float, ovvero un double, per facilitare la possibilità di determinare la presenza di un overflow. Il massimo valore rappresentabile è rimasto il massimo dei numeri signed int per una questione di praticità.

Una volta implementati questi cambiamenti si dispone di un interprete che esegue operazioni rappresentando i bit passati attraverso le istruzioni assembler con la virgola mobile.

#### 4.6 Control Unit

In questa sezione, verrà illustrato il processo di creazione di più istanze, utilizzando il codice spiegato nella sez. 4.2. Queste "istanze", verranno eseguite separatamente per ogni Control Unit, le quali come possiamo vedere nella fig. 3.1, risiedono all'interno del chip FPGA, e funzionano come "core", i quali sono capaci di eseguire computazioni parallele, sia della solita istanza del kernel o anche di diverse a seconda della necessità.

Il processo è reso possibile dal file di configurazione conf.cfg, il quale passato come argomento al compilatore v++ durante le fasi di compilazione e di linking, abilita questo tipo di configurazione. Di seguito le modifiche apportate al compilatore:

```
v++ -c -t hw --platform xilinx_u50_gen3x16_xdma_5_202210_1 --
config conf.cfg -k vadd -I/src src/vadd.cpp -o ./vadd.xo
v++ -l -t hw --platform xilinx_u50_gen3x16_xdma_5_202210_1 --
config conf.cfg ./vadd.xo -o ./vadd.xclbin
```

Notiamo che l'unica modifica consiste nell'aggiunta della flag -config seguita dal percorso al file conf.cfg.

Il contenuto conf.cfg del file è il seguente:

```
debug=1
save-temps=1

connectivity]
```

Questo file in sostanza fornisce ulteriori specifiche al compilatore, oltre quelle passate come argomento.

Le prima due righe abilitano la creazione del file di debug e il la conservazione dei file temporanei generati durante la fase di compilazione.

La sezione **profile** specifica di salvare tutte le metriche disponibili sulla memoria passata come argomento al kernel.

La sezione connectivity specifica quante istanze del kernel creare.

Tramite la seguente stringa andiamo a creare 4 istanze del kernel interprete, di nome interprete\_1, interprete\_2 e cosi via:

```
nk=interprete:4:interprete_1,interprete_2,interprete_3,
interprete_4
```

Una volta creato il file di configurazione e modificati i parametri di compilazione, l'operazione successiva consiste nell'adattare l'interfaccia host in modo che sia in grado di gestire più Control Unit.

Per raggiungere questo obbiettivo, è stato necessario evitare di ripetere il codice, creando una funzione per la gestione di tutto il processo di creazione e istanziazione della memoria per un singolo kernel. Prima di vedere l'implementazione di tale funzione, di seguito una modifica all'interno del codice listato nella fig. 4.7, dove si usa un array di kernel dichiarato nella seguente maniera:

```
cl::Kernel krnl[KERNEL_NUMBER];
int32_t result[KERNEL_NUMBER];
```

Possiamo notare come all'aumentare del numero di Control Unit, aumenta di conseguenza il numero risultati che devono essere estratti dalla FPGA.

All'interno del ciclo di ricerca dispositivi listato in fig. 4.7 viene usato il seguente approccio per configurare i kernel una volta trovato un dispositivo corretto:

```
1    ...
2    else
3    {
4        std::cout << "Device[" << i << "]: program successful!\n
        ";
5        for (int i = 1; i <= KERNEL_NUMBER; i++)
6    {</pre>
```

```
std::string var = "interprete:{interprete_" + std::
    to_string(i) + "}";

OCL_CHECK(err, krnl[i - 1] = cl::Kernel(program, var.
    c_str(), &err));

valid_device = true;
break;
}
...
```

Possiamo vedere come si usi un approccio modulare per istanziare i kernel con la forma nome kernel: nome CU.

Successivamente, segue l'implementazione della funzione che gestisce il singolo kernel per essere correttamente inserito nella coda di comando:

```
void enqueue_task(char const *file,
                     cl::CommandQueue *q,
                     cl::Kernel krnl,
3
                     cl::Context context,
                     int32_t *result)
5
6 {
    cl_int err;
    int32_t instr_size = 0;
    int8_t **vector = get_instructions_from_file(file, &
     instr_size);
    auto mysize = instr_size;
10
    struct Memory *data = (struct Memory *)malloc(sizeof(struct
     Memory));
    struct Registers *reg = (struct Registers *)malloc(sizeof(
12
     struct Registers));
    reg = inizialize_registers(reg);
13
14
    for (int i = 0; i < 1024; i++)
16
      data->data[i] = 0;
17
18
19
    for (int i = 0; i < mysize; i++)</pre>
20
21
      data->instr[i][0] = vector[i][0];
      data->instr[i][1] = vector[i][1];
23
      data->instr[i][2] = vector[i][2];
24
      data->instr[i][3] = vector[i][3];
25
    }
26
27
    OCL_CHECK(err, cl::Buffer buffer(context,
28
     CL_MEM_USE_HOST_PTR | CL_MEM_WRITE_ONLY, sizeof(int32_t),
     result, &err));
29
    OCL_CHECK(err, cl::Buffer buffer_data(context,
```

```
CL_MEM_USE_HOST_PTR | CL_MEM_READ_ONLY, sizeof(struct
     Memory), data, &err));
31
    OCL_CHECK(err, cl::Buffer buffer_reg(context,
32
     CL_MEM_USE_HOST_PTR | CL_MEM_READ_ONLY, sizeof(struct
     Registers), reg, &err));
33
    OCL_CHECK(err, err = krnl.setArg(0, buffer_data));
34
    OCL_CHECK(err, err = krnl.setArg(1, buffer_reg));
35
    OCL_CHECK(err, err = krnl.setArg(2, buffer));
36
    OCL_CHECK(err, err = krnl.setArg(3, mysize));
37
38
    OCL_CHECK(err, err = q->enqueueMigrateMemObjects({
39
     buffer_data, buffer_reg}, 0 /* 0 means from host*/));
    OCL_CHECK(err, err = q->enqueueTask(krnl));
41
42
    OCL_CHECK(err, err = q->enqueueMigrateMemObjects({buffer},
     CL_MIGRATE_MEM_OBJECT_HOST));
44 }
```

Listing 4.8: enqueue task

La funzione accetta come argomenti il nome del file .text, che contiene la lista di istruzione dell'interprete, la coda di comando q, il kernel precedentemente creato, il contesto e la variabile risultato. Il resto del codice di questa funzione è stato spiegato nella sezione precedente ovvero sez. 4.3.

Successivamente al ciclo di ricerca di dispostivi, abbiamo il seguente codice, dove grazie alla funzione precedentemente spiegata ovvero enqueue\_task passiamo tutti i comandi in ordine di kernel alla coda di comando, attendiamo che questa finisca il lavoro, e andiamo a stampare i risultati.

```
char const *file[KERNEL_NUMBER] = {
2
        "data.text",
        "add.text",
        "bitop.text",
5
        "sub.text",
6
    };
7
8
9
    for (int i = 0; i < KERNEL_NUMBER; i++)</pre>
10
      result[i] = 0;
12
13
      enqueue_task(file[i], &q, krnl[i], context, &result[i]);
14
    OCL_CHECK(err, err = q.finish());
16
17
```

```
for (int i = 0; i < KERNEL_NUMBER; i++)
    std::cout << "\nKernel " << i << " result:" << *result;

std::cout << "\n";
return EXIT_SUCCESS;
}</pre>
```

In questo modo abbiamo eseguito con successo 4 kernel distinti, ognuno con un file di istruzioni assembler diverso, all'interno della FPGA.

#### 4.7 Simulazione GPU con codice MIMD

In questa sezione illustreremo la configurazione e le modifiche apportate all'interprete del softcore e all'interfaccia host, per simulare una GPU con core indipendenti, senza controllore SIMD. Con questo approccio si vuole mostrare come più istanze/-CU (Control Unit) del softcore all'interno della FPGA possano eseguire computazioni in modo data parallel, ma con codici distinti per ciascuna (quindi MIMD nel senso che sullo stesso dato a posizione diverse vengono effettuati calcoli diversi). In particolare, si potrà eseguire del codice "quasi SIMD", dove la stessa funzione f viene applicata su tutti i v[i] (il dato in posizione i del vettore v su cui applicare la funzione), ma con dei branch interni alla funzione f, i quali dipendono dal singolo dato v[i].

In sostanza, oltre al fatto che le Control Unit sono diventate 8 invece che 4 come nella sezione 4.6, e che il risultato in questa sezione diventi tutta la memoria dell'interprete invece che restituire come risultato della computazione un intero da 32 bit, i cambiamenti sono i seguenti:

All'interno del kernel la lista di parametri e il modo in cui restituiamo il risultato cambiano come segue:

Inoltre è cambiata l'interfaccia lato host per gestire questa modifica. Di seguito è riportata l'implementazione:

```
1 ...
2 struct Memory *data_out[KERNEL_NUMBER];
```

```
for (int i = 0; i < KERNEL_NUMBER; i++)</pre>
5
      data_out[i] = (struct Memory *)malloc(sizeof(struct Memory
      enqueue_task(file[i], &q, krnl[i], context, data_out[i]);
7
8
9
    OCL_CHECK(err, err = q.finish());
10
11
    for (int i = 0; i < KERNEL_NUMBER; i++)</pre>
13
      print_vector(15, data_out[i], 1);
14
      free(data_out[i]);
15
    }
16
17
    return EXIT_SUCCESS;
19 }
```

Il codice per il resto è rimasto praticamente invariato, con la principale modifica che riguarda gli argomenti di enqueue\_task. Dove invece di gestire e caricare un intero gestiamo e carichiamo la memoria data\_out all'interno del kernel. Inoltre al termine della computazione e del trasferimento dei file dei dati di tutti i kernel, vengono stampati i primi 15 elementi della memoria per valutare i risultati dell'esecuzione, e quindi il programma termina.

## Capitolo 5

## Risultati

In questo capitolo affronteremo il processo di verifica dei risultati per le diverse versioni dell'interprete spiegate nella sez.4. Seguiranno una sezione sulla verifica del funzionamento di ciascuna versione, una sezione successiva per l'analisi sull'occupazione della FPGA per ogni versione dell'interprete, e infine concluderemo con una vista sull'esecuzione a run time dei vari kernel attraverso gli strumenti di Vitis.

### 5.1 Verifica Funzionamento

La verifica del funzionamento delle diverse versioni del codice è stata svolta utilizzando dei file in codice assembler per il processore Microblaze. Questi file sono stati eseguite sull'interprete implementato nella sez. 4.1, eseguito sulla macchina host. Questi risultati sono stati confrontati con i risultati estratti dalle versioni compilate ed eseguite sul FPGA per verificare il corretto funzionamento dell'interprete.

Partiamo mostrando come i risultati sono stati prima verificati sulla macchina host. E' stato creato un file test.c, il quale per ogni file assembler di test, avvia l'interprete e confronta i risultati, la funzione utilizzata all'interno del file è la seguente:

```
bool test (char* file,int32_t n)

int32_t instructions_size = 0;

int8_t **instructions = get_instructions_from_file(file, & instructions_size);

struct Memory *data = malloc(sizeof(struct Memory));

data = inizialize_memory(MEMORY_SIZE, data);

struct Registers *reg = malloc(sizeof(struct Registers));

reg = inizialize_registers(reg);

while (reg->pc < instructions_size)</pre>
```

```
run_instruction(instructions[reg->pc], data, reg,
instructions, false);

if (reg->r[1] == n)
    return true;

return false;
}
```

Possiamo notare come la funzione prende in input il nome del file contenente le istruzioni, e un valore intero n, ovvero il risultato atteso dalla computazione. Dopo aver inizializzato tutto il necessario per avviare l'interprete sulla macchina host, la funzione avvia il ciclo dell'interprete. Al termine confronta il risultato ottenuto con quello atteso e restituisce un valore booleano.

Questa funzione all'interno del file test.c viene utilizzata nel seguente modo:

```
1 int main ()
2 {
      if (test("test/add.text", ADD_RESULT))
          printf("ADD test OK\n");
      else
          printf("ADD test FAIL\n");
      if (test("test/sub.text",SUB_RESULT))
          printf("SUB test OK\n");
      else
          printf("SUB test FAIL\n");
11
      if (test("test/bitop.text",BIT_OP_RESULT))
13
          printf("BIT_OP test OK\n");
14
      else
          printf("BIT_OP test FAIL\n");
17
      if (test("test/branch.text", BRANCH_RESULT))
18
          printf("BRANCH test OK\n");
19
      else
20
          printf("BRANCH test FAIL\n");
21
22
      if (test("test/data.text",DATA_RESULT))
23
          printf("DATA test OK\n");
24
      else
25
          printf("DATA test FAIL\n");
26
27
      return EXIT_SUCCESS;
28
29 }
```

I file mostrati di seguito sono disponibili nell'appendice alla sez. A.5. I risultati specificati nei define del codice sono i seguenti:

```
#define ADD_RESULT 159
#define SUB_RESULT -2147482620
#define BIT_OP_RESULT 200
#define BRANCH_RESULT 36
#define DATA_RESULT 199
```

Listing 5.1: Risultati Aspettati

Si noti che questi risultati sono stati calcolati manualmente al fine di avere una verifica corretta:

Segue un esempio per il file branch.text:

```
.text
    .align
             2
    .globl
             main
    .ent
           main
    .type main, @function
7 main:
    addi
          r3,r0,8
    addi r2, r0, -8
    addi
          r1,r0,0
10
    addi
          r1,r1,1
11
          r3,r3,-1
    addi
12
    bge r3,r2
13
    nop
14
    addi
          r3,r0,8
15
    addi
           r1, r1, 1
    addi
           r3,r3,-1
17
    bgei r3,-8
18
    nop
    addi
          r3,r0,8
20
          r1,r1,1
    addi
21
           r3,r3,-1
    addi
22
    bgei r3,-8
23
    nop
24
    addi
          r3,r0,-8
25
           r2, r0, -8
    addi
26
    addi
          r1,r1,1
27
    addi r3,r3,1
28
    ble r3,r2 #r1 = 37+9 = 36
30
    .end
           main
31
```

Questo file ha come risultato il valore 36 nel registro r1.

Dopo aver compilato ed eseguito l'interprete, è evidente notare come i risultati ottenuti siano coerenti con quelli aspettati. Di seguito l'immagine della stampa dell'esecuzione:

```
stanganini@u50:-/tesi
stanganini@u50:-/tesi$ gcc -o test.out src/util.c src/cpu.c test/test.c && ./test.out
ADD test OK
SUB test OK
BIT_OP test OK
BRANCH test OK
DATA test OK
stanganini@u50:-/tesi$
```

Figura 5.1: Interprete Softcore Risultati

Adesso consideriamo l'esecuzione dell'interprete spiegato nella sez. 4.2, e quindi una singola control unit eseguita all'interno della FPGA. Per mostrare il risultato è stato cambiato leggermente il codice per passare come argomento al main il nome del file assembler da eseguire. Possiamo vedere che i risultati ottenuti combaciano con i risultati aspettati:

```
1 #define BRANCH_RESULT 36
```

Listing 5.2: Risultato Branch

```
stanganini@u50:~/tesi_impl/funziona_tutto

stanganini@u50:~/tesi_impl/funziona_tutto$ ./app.exe vadd.xclbin branch.text

Found Platform

Platform Name: Xilinx

IMFO: Reading vadd.xclbin

Loading: 'vadd.xclbin'

Trying to program device[0]: xilinx_u50_gen3x16_xdma_base_5

Device[0]: program successful!

XRT build version: 2.15.225

Build hash: adf27adb3cfadc6e4c41d6db814159f1329b24f3

Build date: 2023-05-03 10:13:19

Git branch: 2023.1

PID: 33081

UID: 1009

[Tue Nov 14 10:01:09 2023 GMT]

HOST: u50

EXE: /home/stanganini/tesi_impl/funziona_tutto/app.exe

[XRT] WARNING: unaligned host pointer '0x563ab2a89eb0' detected, this leads to extra memcpy

[XRT] WARNING: unaligned host pointer '0x563ab2aee0c0' detected, this leads to extra memcpy

FPGA RESULT 36

stanganini@u50:~/tesi_impl/funziona_tutto$

stanganini@u50:~/tesi_impl/funziona_tutto$
```

Figura 5.2: Interprete Kernel Risultati

Questo processo di verifica è stato ripetuto per tutti i file di test, confermando il corretto funzionamento del kernel implementato ed eseguito all'interno della FPGA.

Per la verifica della versione dell'interprete illustrata nella sez.4.6, ovvero 4 Control Unit, sono stati usati i file assembler precedentemente spiegati nella fig. 5.1.In particolare, per ciascuna istanza del kernel istanziata, è stato usato un file distinto.

Di seguito un immagine dell'esecuzione:

Figura 5.3: Interprete 4 CU Risultati

Possiamo constatare che i risultati ottenuti combaciano con i risultati attesi, confermando la corretta esecuzione delle 4 istanze dell'interprete all'interno della FPGA che eseguono ciascuna un suo programma diverso dagli altri.

Per la verifica dell'interprete in virgola mobile illustrato nella sez. 4.5, considerando che la rappresentazione dei valori in virgola mobile è solo interna all'interprete, per scrivere il file assembly utilizzato nei test, sono stati convertiti i numeri con la virgola usando la funzione di conversione f\_to\_i. Il funzionamento di questa funzione è lo stesso delle funzioni di conversione usate nella sez. 4.5. Di seguito il programma scritto in C utilizzato per testare il risultato e i valori corretti da usare all'interno delle istruzioni assembler:

```
void main()

float a = 177.13;
printf("a: %d\n", f_to_i(a));

float b = 231.9999;
printf("b: %d\n", f_to_i(b));
```

```
float c = a + b;
9
     float d = 99.3;
11
     printf("d signed: %d\n", f_to_i(d));
12
     float e = u_to_f(f_to_u(c) | f_to_u(d));
13
14
     float f = 20.8;
     printf("f signed: %d\n", f_to_i(f));
16
     float result = e - f;
17
     printf("res signed: %d\n", f_to_i(result));
18
     printf("res: %.6f\n", result);
19
20 }
```

Listing 5.3: Codice valori conversione floating

Di seguito il codice assembler usato per il test dell'interprete in versione floating point:

```
.text
             2
    .align
    .globl
             main
    .ent
          main
    .type main, @function
7 main:
    addi
         r1,r0,1127293256
                                   # r1 = 177.13
9
         r2,r0,1130889209
                                   # r2 = 231.9999
    addi
10
    add
         r1, r1, r2
                                     r1 = 409.129883
11
    addi r3,r0,1120311706
                                     r3 = 99.3
12
                                   # r1 = 413.200989
    or r1, r1, r3
13
                                   # r4 = 20.8
    addi r4, r0, 1101424230
14
    rsub r1, r4, r1
                                   # r1 = 392.401001
15
16
    .end
          main
```

Listing 5.4: File Assembler per Test Floating Point

Possiamo notare come il file assembler listato in fig. 5.4 utilizza le stesse operazioni del codice in C listato in fig. 5.3. Il risultato dell'esecuzione è il valore in virgola mobile 392.401001, il quale rappresentato come un signed int è 1136931668. Di seguito l'esecuzione dell'interprete in versione Floating Point con il file assembler in listato in fig. 5.4:

```
stanganini@u50:~/tesi_impl/Floating
stanganini@u50:~/tesi_impl/Floating$ ./app.exe vadd.xclbin
Found Platform
Platform Name: Xilinx
INFO: Reading vadd.xclbin
Loading: 'vadd.xclbin'
Trying to program device[0]: xilinx_u50_gen3x16_xdma_base_5
Device[0]: program successful!
XRT build version: 2.15.225
Build hash: adf27adb3cfadc6e4c41d6db814159f1329b24f3
Build date: 2023-05-03 10:13:19
Git branch: 2023.1
PID: 553247
UID: 1009
[Wed Nov 22 09:24:50 2023 GMT]
HOST: u50
EXE: /home/stanganini/tesi_impl/Floating/app.exe
[XRT] WARNING: unaligned host pointer '0x55c3d3f77870' detected, this leads to extra memcpy
[XRT] WARNING: unaligned host pointer '0x55c3d3f807a0' detected, this leads to extra memcpy
FPGA RESULT 1136931668
stanganini@u50:~/tesi_impl/Floating$
```

Figura 5.4: Interprete Floating Point Risultati

L'ultima versione dell'interprete da verificare è la quella illustrata della sez. 4.7. Questo interprete, come precedentemente spiegato, restituisce l'intera memoria dati dopo l'esecuzione. Per questo, al fine di testare il corretto funzionamento di questo interprete, sono stati impiegati i seguenti file per ciascun "core". Di seguito è riportata la lista dei file utilizzati:

```
char const *file[KERNEL_NUMBER] = {
    "gpu_1.text", // v[i] = v[i] + 1,
    "gpu_2.text", // +5
    "gpu_3.text", // -1
    "gpu_4.text", // *2
    "gpu_5.text", // *45
    "gpu_6.text", // & 45
    "gpu_7.text", // | 45
    "gpu_8.text", // >> 1
};
```

È evidente come per ciascuna Control Unit sia stato creato un file specifico in linguaggio assembly. Questo file prende un vettore di 15 interi dalla memoria dati, precedentemente inizializzato con numeri casuali. Per ciascun elemento del vettore viene eseguita un'operazione diversa (come si può notare dai commenti affianco ai nomi dei file). Di seguito il codice assembly usato per compilare ed estrarre il file gpu\_2.text:

```
.text
.align 2
.globl main
.ent main
```

```
.type main, @function
6
7 main:
     addi
          r1,r0,14
9
     addi
           r8, r0, 1
10
           r2,r0,0
     addi
11
     lwi
          r3, r2, 0
12
     addi r3, r3, 5
13
     swi
          r3, r2,0
14
           r1,r8,r1
    rsub
15
16
     addi
            r2, r2, 1
           r1,-20
    bgei
17
18
     .end
            main
```

Per inizializzare il vettore destinato ai test in memoria che sarà usato dal kernel, si parte dalla posizione 0 della memoria dati. Per eseguire questa operazione prima di caricare la memoria all'interno dell'interprete è stata apportata una modificata la funzione enqueue\_task spiegata nella fig. 4.8, inserendo il seguente codice:

```
1 ...
2 for (int i = 0; i < 15; i++)
3 {
4   int32_t n = rand() % 1000;
5   data->data[i] = n;
6   vector_result[i] = n;
7 }
8 ...
```

È possibile notare che per questioni di semplicità, i numeri si limitano ad un massimo di 1000. Inoltre è evidente la presenza di un ulteriore vettore, ovvero vector\_result, il quale viene inizializzato con gli stessi valori della memoria dati. Questo vettore viene calcolato dalla CPU della macchina host con le solite operazioni svolte da ogni istanza dell'interprete dentro la FPGA. Questa procedura ha lo scopo di confrontare il vettore con i risultati ottenuti in memoria per ogni kernel, in modo da verificare il corretto funzionamento.

Di seguito è riportato il codice usato nell'interfaccia host per effettuare questa verifica:

```
struct Memory *data_out[KERNEL_NUMBER];
int vector_result[KERNEL_NUMBER][15];

for (int i = 0; i < KERNEL_NUMBER; i++)
{</pre>
```

```
data_out[i] = (struct Memory *)malloc(sizeof(struct Memory
     ));
      enqueue_task(file[i], &q, krnl[i], context, data_out[i],
     vector_result[i]);
9
10
    OCL_CHECK(err, err = q.finish());
11
19
    std::cout << "\n";
13
14
    for (int i = 0; i < KERNEL_NUMBER; i++)</pre>
15
16
      make_result(vector_result[i],i);
17
      compare(data_out[i], vector_result[i], i);
18
      free(data_out[i]);
19
20
21
    return EXIT_SUCCESS;
22
23 }
```

Per ciascun kernel è presente un vettore risultati, i quali come spiegato precedentemente vengono inizializzati all'interno della funzione enqueue\_task. Successivamente attraverso la funzione make\_result(), vengono calcolati i valori lato host per ogni kernel seguendo le operazioni specificate nei file. In fine, per verificare che i risultati ottenuti siano in linea con i risultati attesi all'interno di vector\_result, viene utilizzata la funzione compare. Di seguito è riportata l'implementazione di tale funzione:

```
void compare(struct Memory *data, int32_t *vector_result, int
     n)
2 {
    bool cmp = true;
3
    for (int i = 0; i<15; i++)</pre>
      if (data->data[i] != vector_result[i])
6
        cmp = false;
    if (cmp)
9
      std::cout << " Kernel: " << n << " Test Passed\n";
10
      std::cout << " Kernel: " << n << " Test Failed\n";</pre>
12
13 }
```

Possiamo notare come la funzione accetti come input la memoria restituita dall'interprete e il vettore dei risultati, calcolato sulla macchina host. Successivamente effettua un confronto tra i due e stampa il risultato del risultato ottenuto.

Di seguito è riportata l'immagine con il risultato dell'esecuzione del codice prece-

dentemente descritto:

```
stanganini@u50: ~/tesi_impl/gpu_8_copie
Kernel: 0 Test Passed
Kernel: 1 Test Passed
Kernel: 2 Test Passed
Kernel: 3 Test Passed
Kernel: 4 Test Passed
Kernel: 5 Test Passed
Kernel: 5 Test Passed
Kernel: 6 Test Passed
Kernel: 7 Test Passed
stanganini@u50:~/tesi_impl/gpu_8_copie$
```

Figura 5.5: Interprete GPU Risultati

#### 5.2 Utilizzo FPGA

Durante il processo di compilazione, il compilatore v++ genera il file .xclbin.link \_summary. Questo file contiene le informazioni sull'utilizzo effettivo delle risorse del chip della FPGA. Nel seguito di questa sezione verranno presentati i risultati ottenuti dalle diverse versioni dell'interprete. È importante notare che tutti i dati ottenuti durante questa fase siano stati letti utilizzando il software offerto da Vitis ovvero vitis\_analyzer.

Di seguito i risultati relativi alla versione dell'interprete spiegata nella sez. 4.2 corrispondente ad una singola istanza dell'interprete all'interprete a



Figura 5.6: Utilizzo FPGA 1 Control Unit

Nella tabella è possibile vedere i seguenti campi:

- LUT (Look-Up Table): Gli elementi fondamentali per una FPGA per realizzare circuiti logici. Le LUT sono delle tabelle di ricerca usate per implementare funzioni logiche. Presentano un numero di ingressi fisso e generano un'uscita in base ai valori memorizzati, che variano a seconda della funzione che si vuole realizzare [10].
- LUTASMEM: Sono una versione delle LUT che può funzionare come memoria lettura/scrittura.
- **REG** (Register): Nel contesto delle FPGA, i registri sono gruppi di flip-flop utilizzati per memorizzare i dati temporanei. Possono essere utilizzati per sincronizzare segnali, memorizzare risultati intermedi e altro ancora [6].
- BRAM (Block RAM): Blocchi di memoria RAM configurabili all'interno della FPGA. Queste memorie sono utilizzate per memorizzare i dati in modo efficiente, migliorando così le prestazioni dei circuiti implementati per le FPGA.
- URAM (Ultra RAM): Blocchi di memoria RAM ad alte prestazioni progettate per massimizzare larghezza di banda e latenza. Questi tipi di RAM sono disponibili solo su alcune schede FPGA [11].
- **DSP** (Digital Signal Processor): Sono delle ALU solitamente in Floating Point all'interno della FPGA dedicate alle per operazioni matematiche complesse come moltiplicazioni, accumuli e altro ancora [12].

È possibile notare come le righe della tabella in fig. 5.6, riguardano la disponibilità totale delle risorse della piattaforma, quanto l'utente ha a disposizione in termini delle risorse totali e quanto il kernel compilato occupa di queste risorse. È importante sottolineare che la quantità delle risorse disponibile dipende direttamente dal tipo di scheda utilizzata, nel nostro caso la Alveo U50 2.3.

Di seguito sono riportati i risultati dell'occupazione della FPGA per la versione dell'interprete spiegata nella sez. 4.6, ovvero 4 istanze del kernel compilate all'interno della FPGA:

| % P         |        |          |         |      |      |      |  |
|-------------|--------|----------|---------|------|------|------|--|
| NAME        | LUT    | LUTASMEM | REG     | BRAM | URAM | DSP  |  |
| Platform    | 168886 | 17875    | 219462  | 183  | 4    | 4    |  |
| User Budget | 701834 | 384845   | 1523898 | 1161 | 636  | 5948 |  |
| vadd (4)    | 23764  | 4152     | 37260   | 48   | 0    | 12   |  |

Figura 5.7: Utilizzo FPGA 4 Control Unit

Mettendo a confronto le tabelle in fig. 5.6 e in fig. 5.9 possiamo concludere che:

- LUT: L'utilizzo è di circa 0.8% nella versione a 1 istanza del kernel, rispetto a circa 3.4% nella versione a 4.
- LUTASMEM: L'utilizzo è del 0.3% contro un 1% nella versione a 4 istanze del kernel.
- REG: L'utilizzo è del 0.6% dei registri rispetto a 2.5% per la versione a 4 kernel.
- BRAM: L' utilizzo è del 1% contro un 4%
- URAM: L'utilizzo è del 0% in tutti e due casi.
- DSP: L'utilizzo è del 0.05% contro 0.2%.

Va notato che le percentuali menzionate sono state approssimate per migliorare la leggibilità. Da questi risultati emerge che, l'occupazione delle risorse cresce con l'istanziazione di più kernel all'interno della FPGA. Inoltre si osserva che le risorse utilizzate non aumentano esattamente in modo lineare con il numero di kernel, ma che una parte di risorse è impiegata anche per gestire la complessità introdotta dall'aumentare delle componenti hardware all'interno del chip della FPGA.

Di seguito sono riportati i risultati di occupazione della versione dell'interprete descritta in sez. 4.7:



Figura 5.8: Utilizzo FPGA 8 Control Unit

In questo caso notiamo un utilizzo del 7% delle LUT, 5% dei registri, e 12% di utilizzo delle BRAM. Questi risultati sono coerenti con il trend di crescita dell'utilizzo delle risorse osservato fin'ora. Inoltre va notato come con la scheda usata permetta di compilare ancora maggiore di kernel rispetto al massimo di 8 raggiunti nel codice citato in precedenza. Con l'utilizzo delle risorse osservato finora, è possibile stimare che circa 56 kernel possono essere inseriti nell'FPGA utilizzata per gli esperimenti (la scheda Alveo U50 2.2).

Di seguito sono riportati i risultati dell'occupazione della FPGA per la versione dell'interprete spiegata nella sez. 4.5, ovvero l'interprete con la rappresentazione interna dei valori in virgola mobile:

| % P         |        |          |         |      |      |      |
|-------------|--------|----------|---------|------|------|------|
| NAME        | LUT    | LUTASMEM | REG     | BRAM | URAM | DSP  |
| Platform    | 132477 | 10917    | 176990  | 183  |      |      |
| User Budget | 738243 | 391803   | 1566370 | 1161 | 636  | 5948 |
| vadd (1)    | 6993   | 725      | 11358   | 17   |      |      |

Figura 5.9: Utilizzo FPGA Floating Point

Possiamo notare, come, rispetto all'utilizzo della versione ad 1 CU senza virgola mobile, listata in fig. 5.6, è presente un maggior utilizzo dei DSP, questo perché come spiegato precedentemente nella definizione delle DSP, queste ALU vengono usate per il calcolo in virgola mobile. Di conseguenza, come prevedibile, si è registrato un aumento del loro utilizzo rispetto alla versione senza virgola mobile.

È importante sottolineare che, durante lo sviluppo di questo interprete, l'ottimizzazione nell'occupazione delle risorse della FPGA non era un obbiettivo fondamentale. Nella documentazione del processore Microblaze [3], vengono mostrate delle statistiche sull'utilizzo delle risorse nelle varie schede FPGA del mercato con varie implementazioni del processore, sviluppate direttamente dagli sviluppatori del processore utilizzando un linguaggio RTL. Viene mostrato che il processore occupa mediamente circa 3000 LUT. Pertanto, possiamo concludere che anche se il nostro interprete implementi solo un sotto insieme di tutte le istruzioni assembler, e sia scritto in un linguaggio di alto livello e convertito in hardware tramite HLS offerto

da Vitis, con un utilizzo medio di 5600 LUT, possiamo considerarci soddisfatti, tenendo anche conto della facilità di configurazione e estensione che questa soluzione offre.

Durante lo sviluppo del progetto, è stata prestata abbastanza attenzione all'utilizzo delle BRAM all'interno della FPGA. Questo è stato fatto al fine di minimizzare l'uso della memoria globale DDR, la quale trovandosi fuori dal chip FPGA, aggiunge latenza e e richiede circuiti hardware aggiuntivi per gestire il processo di comunicazione. Per verificare l'effettivo posizionamento dentro la BRAM delle strutture dati utilizzate all'interno del interprete, sono state sviluppate due versioni. In entrambe è presente un sottoinsieme ancora più piccolo di istruzioni per questioni di semplicità, ma in una versione per la computazione si utilizzavano direttamente i parametri passati dall'OpenCl e caricati nella memoria DDR. Nell'altra versione, si è seguito il paradigma illustrato nella sez. 4.2 e listato nella fig. 4.6 dove i parametri sono copiati su strutture dati dichiarate all'interno della funzione.

Di seguito il codice della versione che non effettua la copia locale dei parametri:

```
void interprete(struct Memory *mem, struct Registers *reg,
     uint32_t *out, ap_uint<32> my_size)
3 pragma HLS INTERFACE m_axi port = mem bundle = gmem
4 pragma HLS INTERFACE m_axi port = reg bundle = gmem
5 pragma HLS INTERFACE m_axi port = out bundle = gmem
6 pragma HLS INTERFACE ap_ctrl_hs port = return
    while (reg->pc < my_size)</pre>
      run_instruction(mem->instr[reg->pc],
9
              mem,
              reg,
11
              mem ->instr,
              false);
13
14
    out[1] = reg - r[1];
16 }
```

In questa implementazione, si noti l'uso diretto dei parametri istanziati dalla parte host e caricati nella DDR.

Di seguito i risultati di occupazione delle due versioni:

| % P         |        |          |         |      |      |      |
|-------------|--------|----------|---------|------|------|------|
| NAME        | LUT    | LUTASMEM | REG     | BRAM | URAM | DSP  |
| Platform    | 153037 | 14781    | 186952  | 183  | 4    | 4    |
| User Budget | 717683 | 387939   | 1556408 | 1161 | 636  | 5948 |
| vadd (1)    | 7742   | 639      | 9687    | 1    | 0    | 0    |

Figura 5.10: Utilizzo senza copia locale dei parametri



Figura 5.11: Utilizzo con copia locale dei parametri

È possibile notare come l'utilizzo delle BRAM sale da 1 a 16 con l'implementazione che prevede la copia locale dei parametri. Questo conferma che le strutture utilizzate per effettuare la copia dei parametri sono istanziate all'interno del chip della FPGA, consentendo un esecuzione più efficiente e veloce del kernel.

## 5.3 Execution Summary

Attraverso l'utilizzo del file xrt.ini, come indicato dalla documentazione [2], è possibile abilitare la generazione del file xrt.run\_summary. All'interno di questo file sono raccolte le informazioni sugli eventi registrati durante l'esecuzione della FPGA.

Di seguito l'immagine del run\_summary, aperto tramite lo strumento vitis\_analyzer, delle informazione riguardanti dell'esecuzione del codice spiegato nella sez. 4.2 (1 istanza):



Figura 5.12: run summary 1 Kernel

All'Interno di questo grafico, possiamo notare come l'esecuzione del programma lato host, che comprende il caricamento del file .xclbin, l'inserimento e l'estrazione dei dati dalla memoria globale, e l'esecuzione effettiva del kernel, dura 413 ms. È interessante notare come gran parte del tempo di esecuzione è dedicato alle chiamate API dal lato host (in fig. 5.12 nella parte superiore), mentre il tempo effettivo dove inizia l'esecuzione della Control Unit (in fig. 5.12) evidenziata con nome Executions), avviene in un intervallo molto breve. Ciò è dovuto al fatto che il programma assembly utilizzato per l'esecuzione che possiamo osservare nel grafico in fig. 5.12, è composto di poche istruzioni e, di fatto, non contiene cicli di queste istruzioni.

In un ottica futura, nel contesto di una possibile "soft GPU" che sfrutti questi softcore, il caricamento del kernel (contenuto nel file .xclbin) verrebbe eseguito una sola volta per tutti i core, per poi poter caricare volta per volta lo stato della memoria, dei registri, con i relativi programmi da eseguire. Questo permetterebbe di togliere l'overhead associato al dover programmare nuovamente l'FPGA ogni volta che si desidera eseguire un programma.

## Capitolo 6

## Conclusioni

L' obbiettivo principale di questa tesi è stato lo sviluppo di un semplice interprete in grado di eseguire un sottoinsieme delle istruzioni del processore Microblaze, compilarlo ed eseguirlo sulla FPGA. Sono state create differenti versioni del interprete per dimostrare la flessibilità e configurabilità di questa soluzione. Inoltre una delle versioni dell'interprete è stata usata per simulare una GPU con core indipendenti e privi di controllore SIMD. Il funzionamento di ciascuna versione dell'interprete è stato verificato e validato attraverso test ad-hoc specifici. Inoltre è stata mostrata e discussa l'occupazione di ogni variante dell'interprete sulla FPGA. Questo ha permesso di stimare il numero massimo di istanze che è possibile inserire all'interno del dispositivo. In conclusione tutti gli obbiettivi sono stati raggiunti con successo.

### 6.1 Bilancio Personale

Il lavoro svolto per questa tesi è stato impegnativo e stimolante. L'Affrontare un contesto nuovo come quello delle FPGA, senza particolari conoscenze in materia, ha richiesto un piccolo sforzo nell'acquisire dimestichezza con gli strumenti e le metodologie usate, detto questo la documentazione disponibile grazie alla sua chiarezza e completezza ha costituito un grandissimo supporto durante questo processo. Inoltre, non è mancata la sfida nel risolvere i problemi che si sono presentati lungo il percorso. Tuttavia, ho potuto sempre contare sul supporto del mio professore. La sua disponibilità e competenza hanno contribuito in maniera significativa al successo di questo progetto. In definitiva, sebbene il lavoro svolto abbia richiesto impegno e e dedizione, l'incontro con il mondo delle FPGA si è rivelato non solo una sfida da affrontare, ma anche un'opportunità unica di crescita personale e accademica.

# Bibliografia

- [1] Inc. Advanced Micro Devices. Alveou50, 2022. https://www.xilinx.com/products/boards-and-kits/alveo/u50.htmldocumentation.
- [2] Inc. Advanced Micro Devices. Building and running vitis reference guide, 2023. https://docs.xilinx.com/r/en-US/Vitis-Tutorials-Getting-Started/Building-and-Running-on-Alveo-U250-Data-Center-Accelerator-Card.
- [3] Inc. Advanced Micro Devices. Microblaze reference guide, 2023. https://docs.xilinx.com/v/u/en-US/ug984-vivado-microblaze-ref.
- [4] Inc. Advanced Micro Devices. Pragma vitis reference guide, 2023. https://docs.xilinx.com/r/en-US/ug1399-vitis-hls/pragma-HLS-interface.
- [5] Inc. Advanced Micro Devices. Vitis unified software platform, 2023. https://www.xilinx.com/products/design-tools/vitis.html.
- [6] NATIONAL INSTRUMENTS CORP. Introduction to fpga hardware concepts, 2023. https://www.ni.com/docs/en-US/bundle/labview-fpga-module/page/lvfpgaconcepts/fpga\_basic\_chip\_terms.html: :text=A
- [7] Inc. Free Software Foundation. Gcc, the gnu compiler collection, 2023. https://gcc.gnu.org.
- [8] Harris Harris. Digital Design and Computer Architecture: ARM Edition. Morgan Kaupfman, 2016.
- [9] The Khronos® Group Inc. Opencl, 2023. https://www.khronos.org/opencl/.
- [10] Xilinx Inc. Lut, 2018. https://www.xilinx.com/htmldocs/xilinx2017 4/sdaccel doc/yeo1504034
- [11] Xilinx Inc. Ultra ram, 2023. https://docs.xilinx.com/r/en-US/am007-versal-memory/UltraRAM.
- [12] Wikipedia. Dsp, 2023. https://it.wikipedia.org/wiki/DSP.

## Appendice A

# Appendice

Tutto il Codice seguente è presente in versione integrale nella repo:

https://github.com/StangaSimo/tesi

### A.1 Codice Host 1 Kernel

```
1 #include "xcl2.hpp"
2 #include <vector>
4 #define DATA_SIZE 256
5 #define MAX_INSTR 32
7 extern "C"
9 #include <stdlib.h>
10 #include <stdio.h>
#include <string.h>
12 #include <stdbool.h>
13 #include <stdint.h>
   struct Registers
      int32_t r[32];
      int16_t im; /* for imm instruction */
      bool c : 1;
     bool i : 1;
      int32_t pc;
21
    };
23
   struct Memory
      int8_t instr[MAX_INSTR][4];
26
      int32_t data[1024];
      int32_t size;
```

```
};
29
30
    struct Registers *inizialize_registers(struct Registers *reg
     )
    {
32
      for (int i = 0; i < 32; i++)</pre>
33
        reg - r[i] = 0;
35
36
      reg->c = false;
37
      reg->i = false;
38
      reg -> pc = 0;
      reg -> im = 0;
40
      return reg;
41
    }
42
43
    int8_t **get_instructions_from_file(char const *file_name,
     int32_t *size)
45
      FILE *file = fopen(file_name, "rb");
      if (file == NULL)
47
        fprintf(stderr, "Error: cannot open the file '%s'.\n",
     file_name);
        exit(1);
      }
51
52
      int8_t **instr = (int8_t **)malloc(sizeof(int8_t *));
54
      fseek(file, 0, SEEK_SET);
      while (true)
56
57
        int8_t *buffer = (int8_t *)malloc(sizeof(int8_t) * 4);
        int num_bytes = fread(buffer, sizeof(int8_t), 4, file);
        if (num_bytes > 0)
        {
61
           *size = *size + 1;
62
           instr = (int8_t **)realloc(instr, *size * sizeof(
     int8_t *));
           instr[*size - 1] = buffer;
64
        }
        else
66
        {
           break;
69
      }
      fclose(file);
71
      return instr;
72
73
74 }
76 int main(int argc, char **argv)
```

```
// Verfica numero argomenti
    if (argc != 3)
      std::cout << "Usage: " << argv[0] << " <XCLBIN File>" <<
81
     std::endl;
      return EXIT_FAILURE;
82
    }
83
84
    // Istanziamento Variabili Opencl
    cl_int err;
86
    cl::CommandQueue q;
    cl::Context context;
88
    cl::Kernel krnl;
89
    bool valid_device = false;
91
    // Allocazione risultato
92
    int32_t *result = (int32_t*)malloc(sizeof(int32_t));
93
    *result = 0;
94
95
    // Lettura device
96
    auto devices = xcl::get_xil_devices();
97
98
    //
99
    std::string binaryFile = argv[1];
    auto fileBuf = xcl::read_binary_file(binaryFile);
    cl::Program::Binaries bins{{fileBuf.data(), fileBuf.size()}
     }};
    for (unsigned int i = 0; i < devices.size(); i++)</pre>
      auto device = devices[i];
106
107
      // Creazione della coda ci comando e del contesto per i
108
     device presenti
      OCL_CHECK(err, context = cl::Context(device, nullptr,
109
     nullptr, nullptr, &err));
      OCL_CHECK(err, q = cl::CommandQueue(context, device,
110
     CL_QUEUE_PROFILING_ENABLE, &err));
111
      std::cout << "Trying to program device[" << i << "]: " <<
     device.getInfo<CL_DEVICE_NAME>() << std::endl;</pre>
      cl::Program program(context, {device}, bins, nullptr, &err
113
     );
114
      if (err != CL_SUCCESS)
         std::cout << "Failed to program device[" << i << "] with
      xclbin file!\n";
      }
118
      else
      {
120
```

```
std::cout << "Device[" << i << "]: program successful!\n</pre>
         //Creazione Kernel
         OCL_CHECK(err, krnl = cl::Kernel(program, "vadd", &err))
124
         valid_device = true;
125
         break; // Device valido trovato
126
127
    }
128
    if (!valid_device)
129
130
      std::cout << "Failed to program any device found, exit!\n"</pre>
       exit(EXIT_FAILURE);
133
134
    //char const *file = "add.text";
135
    // char const* file = "sub.text";
136
    // char const* file = "cmp.text";
137
    // char const* file = "data.text";
138
    // char const* file = "bitop.text";
139
    // char const* file = "absolute_branch.text";
140
    char const* file = "branch.text";
141
    int32_t instr_size = 0;
143
    int8_t **instr_vector = get_instructions_from_file(argv[2],
144
     &instr_size);
    auto mysize = instr_size;
145
146
    struct Memory *data = (struct Memory *)malloc(sizeof(struct
147
     Memory));
    struct Registers *reg = (struct Registers *)malloc(sizeof(
148
     struct Registers));
149
    // Inizializzazione Registri
    reg = inizialize_registers(reg);
    // Inizializzazione Memoria
153
    for (int i = 0; i < 1024; i++)
154
      data->data[i] = 0;
156
    // Copia istruzioni
157
    for (int i = 0; i < mysize; i++)</pre>
158
159
      data->instr[i][0] = instr_vector[i][0];
      data->instr[i][1] = instr_vector[i][1];
161
      data->instr[i][2] = instr_vector[i][2];
       data->instr[i][3] = instr_vector[i][3];
163
    }
164
     // Allocazione Buffer nella memoria globale della FPGA
166
```

```
OCL_CHECK(err, cl::Buffer buffer_out(context,
     CL_MEM_USE_HOST_PTR | CL_MEM_WRITE_ONLY, sizeof(int32_t),
     result, &err));
    OCL_CHECK(err, cl::Buffer buffer_data(context,
     CL_MEM_USE_HOST_PTR | CL_MEM_READ_ONLY, sizeof(struct
     Memory), data, &err));
    OCL_CHECK(err, cl::Buffer buffer_reg(context,
     CL_MEM_USE_HOST_PTR | CL_MEM_READ_ONLY, sizeof(struct
     Registers), reg, &err));
170
    // Configurazione degli argomenti del kernel
171
    OCL_CHECK(err, err = krnl.setArg(0, buffer_data));
172
    OCL_CHECK(err, err = krnl.setArg(1, buffer_reg));
173
    OCL_CHECK(err, err = krnl.setArg(2, buffer_out));
174
    OCL_CHECK(err, err = krnl.setArg(3, mysize));
    // Migrazione dei dati dalla memoria host alla memoria
177
     globale della FPGAy
    OCL_CHECK(err, err = q.enqueueMigrateMemObjects({buffer_data
178
     , buffer_reg}, 0 /* 0 means from host*/));
    // Inizio esecuzione kerne
180
    OCL_CHECK(err, err = q.enqueueTask(krnl));
181
182
    // Migrazione risultati dall'accelleratore alla memoria host
    OCL_CHECK(err, err = q.enqueueMigrateMemObjects({buffer_out
184
     }, CL_MIGRATE_MEM_OBJECT_HOST));
    // Attesa che il kernel completi l'esecuzione
186
    OCL_CHECK(err, err = q.finish());
187
    std::cout << "\n\n FPGA RESULT " << *result << "\n\n";
189
190
    return EXIT_SUCCESS;
191
192 }
```

## A.2 Codice Interprete 1 Kernel

```
12 {
13
    struct Registers
14
      int32_t r[32];
16
      int16_t im;
17
      bool c : 1;
      bool i : 1;
19
      int32_t pc;
20
    };
21
22
    struct Memory
24
      int8_t instr[MAX_INSTR][4];
25
      int32_t data[1024];
      int32_t size;
27
    };
28
29
    struct Instruction
30
31
      int8_t type : 1; /* 1 type A, 0 type B */
32
      int8_t opcode : 6;
      int8_t rd : 5;
34
      int8_t ra : 5;
35
      int8_t rb : 5;
      int32_t im : 32;
37
    };
38
    int32_t add_Check_Overflow(int32_t a, int32_t b, bool *c)
40
41
      int64_t res = (int64_t)a + (int64_t)b; /* only last 32 bit
42
      if (res > INT32_MAX)
43
44
         *c = true;
        res = INT32_MAX;
47
      else if (res < INT32_MIN) /* underflow */</pre>
      {
49
50
        *c = true;
        res = INT32_MIN;
52
      }
      else
55
      {
        *c = false;
57
58
      return (int32_t)res;
59
60
    void update_PC(struct Registers *reg, int32_t n, bool delay)
```

```
63
      if (!delay) /* Note: if the instruction is in a delay slot
      , it shouldn't modify the pc reg*/
         reg - pc = reg - pc + n / 4;
65
    }
66
67
    int8_t conv_reg(int8_t n)
68
69
      return n & 0b00011111;
70
71
72
    struct Instruction *parse_instruction(int8_t *instr, int8_t
     type, struct Instruction *res, int16_t *im)
74
      if (type) /* Type A */
76
         res->type = type;
77
         res->rd = (instr[0] << 3) + ((instr[1] >> 5) & 0
     b00000111);
         res->ra = instr[1] & 0b00011111;
79
         res->rb = (instr[2] >> 3) & 0b00011111;
80
81
      else /* Type B */
82
      {
83
         res->type = type;
         res->rd = ((instr[0] << 3) & 0b00011000) + ((instr[1] >>
85
      5) & 0b00000111);
         res->ra = instr[1] & 0b00011111;
         int16_t n = instr[2];
87
        n = (n << 8) + (((int16_t)instr[3]) & 0b00000000111111111
88
     );
89
         if (*im) /* imm istruction before */
90
         {
91
           res - > im = (*im << 16) + ((int32_t)n & 0
92
     b0000000000000001111111111111111);
           *im = 0;
93
         }
         else
95
           res - > im = (int32_t)n;
96
      }
      return res;
98
    }
99
100
    void run_instruction(int8_t *instruction, struct Memory *
     data, struct Registers *reg, int8_t instructions[32][4],
     bool delay)
    {
      struct Instruction instr_data;
103
      struct Instruction *instr = &instr_data;
104
      bool carry = false; // carry
       int8_t op_code = (instruction[0] >> 2) & 0b00111111; /*
106
```

```
remove last 11 bitfield is not working for the == operand*/
       instr -> opcode = (instruction[0] >> 2) & 0b00111111;
107
       int32_t delayed_instruction, addr;
108
       int8_t branch_type, is_delayed, is_absolute, is_link;
      switch (op_code)
111
112
      case 0x0:
113
       { /* ADD 000000 */
114
         instr = parse_instruction(instruction, TYPE_A, instr, &
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
116
     ], reg->r[instr->rb], &carry);
         update_PC(reg, 4, delay);
117
         break;
118
119
120
       case 0x4:
121
      { /* ADDK 000100 */
         instr = parse_instruction(instruction, TYPE_A, instr, &
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
124
     ], reg->r[instr->rb], &carry);
         reg->c = carry;
         update_PC(reg, 4, delay);
126
         break;
127
      }
128
      case 0x2:
130
      { /* ADDC 000010 */
         instr = parse_instruction(instruction, TYPE_A, instr, &
132
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
133
     ], reg->r[instr->rb] + reg->c, &carry);
         update_PC(reg, 4, delay);
134
         break;
      }
136
137
      case 0x6:
138
       { /* ADDCK 000110 */
139
         instr = parse_instruction(instruction, TYPE_A, instr, &
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
141
     ], reg->r[instr->rb] + reg->c, &carry);
         reg->c = carry;
         update_PC(reg, 4, delay);
         break;
144
      }
145
146
      case 0x8:
147
       { /* ADDI 001000 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
149
```

```
reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
      [instr->ra], &carry);
         update_PC(reg, 4, delay);
151
         break;
       }
154
       case OxA:
       { /* ADDIC 001010 */
156
         \verb"instr" = \verb"parse_instruction" (instruction", \verb"TYPE_B", instr", \&
157
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
158
      [instr->ra] + reg->c, &carry);
         update_PC(reg, 4, delay);
         break;
       }
161
       case 0xC:
163
       { /* ADDIK 001100 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
166
      [instr->ra], &carry);
         reg -> c = carry;
167
         update_PC(reg, 4, delay);
168
         break;
169
       }
170
       case 0xE:
172
       { /* ADDICK 001110 */
173
         instr = parse_instruction(instruction, TYPE_B, instr, &
174
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
175
      [instr->ra] + reg->c, &carry);
         reg->c = carry;
176
         update_PC(reg, 4, delay);
177
         break;
178
       }
179
180
       case 0x1:
181
       { /* RSUB 000001 */
         instr = parse_instruction(instruction, TYPE_A, instr, &
183
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->rb
184
      ], add_Check_Overflow(~reg->r[instr->ra], 1, &carry), &
      carry);
         update_PC(reg, 4, delay);
185
         break;
186
       }
187
188
       case 0x3:
       { /* RSUBC 000011 */
190
```

```
instr = parse_instruction(instruction, TYPE_A, instr, &
191
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->rb
192
     ], add_Check_Overflow(~reg->r[instr->ra], 1, &carry) + reg
      ->c, &carry);
         update_PC(reg, 4, delay);
         break;
194
       }
195
196
       case 0x7:
197
       { /* RSUBCK 000111 */
198
         instr = parse_instruction(instruction, TYPE_A, instr, &
199
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->rb
200
     ], add_Check_Overflow(~reg->r[instr->ra], 1, &carry) + reg
      ->c, &carry);
         reg->c = carry;
201
         update_PC(reg, 4, delay);
202
         break:
203
       }
204
205
       case 0x9:
206
       { /* RSUBI 001001 */
207
         instr = parse_instruction(instruction, TYPE_B, instr, &
208
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im,
209
      add_Check_Overflow(~reg->r[instr->ra], 1, &carry), &carry);
         update_PC(reg, 4, delay);
         break;
211
       }
212
213
       case OxB:
214
       { /* RSUBIC 001011 */
215
         instr = parse_instruction(instruction, TYPE_B, instr, &
         reg->r[instr->rd] = add_Check_Overflow(instr->im,
217
      add_Check_Overflow(~reg->r[instr->ra], 1, &carry) + reg->c,
       &carry);
         update_PC(reg, 4, delay);
218
         break;
219
       }
       case OxD:
222
       { /* RSUBIK 001101 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
224
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im,
225
     add_Check_Overflow(~reg->r[instr->ra], 1, &carry), &carry);
         reg->c = carry;
         update_PC(reg, 4, delay);
227
         break;
228
       }
229
```

```
230
       case OxF:
231
       { /* RSUBIKC 001111 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
233
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im,
234
      add_Check_Overflow(~reg->r[instr->ra], 1, &carry) + reg->c,
       &carry);
         reg->c = carry;
235
         update_PC(reg, 4, delay);
236
         break;
237
       }
238
       case 0x5:
240
       { /* RSUBK CMP 000101 */
242
         /* last 8 bit 00000011
                                   then cmpu */
243
         instr = parse_instruction(instruction, TYPE_A, instr, &
244
      reg->im);
245
         if (instruction [3] == 0x0)
246
247
           instr = parse_instruction(instruction, TYPE_A, instr,
248
      &reg->im);
           reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->
249
      rb], add_Check_Overflow(~reg->r[instr->ra], 1, &carry), &
      carry);
           reg->c = carry;
251
         else
252
         {
253
           if
              (instruction[3] == 0x3)
254
255
             reg - r[instr - rd] = ((uint32_t)reg - r[instr - rb]) +
256
      (~((uint32_t)reg->r[instr->ra]) + 1);
             if (((uint32_t)reg->r[instr->ra]) > ((uint32_t)reg->
258
      r[instr->rb]))
                reg - r[instr - rd] = (reg - r[instr - rd] & 0
      x7FFFFFFF) + 0x80000000; /* (rD)(MSB)
                                                    (rA) > (rB) */
           }
           else
261
           {
262
             reg->r[instr->rd] = reg->r[instr->rb] + (~reg->r[
263
      instr->ra] + 1);
             if (reg->r[instr->ra] > reg->r[instr->rb])
265
                reg - r[instr - rd] = (reg - r[instr - rd] & 0
266
      x7FFFFFFFF) + 0x80000000;
           }
267
         }
         update_PC(reg, 4, delay);
269
```

```
270
         break;
       }
271
       case 0x10:
272
       { /* MUL 010000*/
         instr = parse_instruction(instruction, TYPE_A, instr, &
      reg->im);
         reg - r[instr - rd] = (int32_t)(((int64_t)reg - r[instr - ra
      ]) * ((int64_t)reg->r[instr->rb]) & OxFFFFFFFF);
         update_PC(reg, 4, delay);
276
         break;
277
       }
278
279
       case 0x24:
280
       { /* SRA 100100 */
281
         instr = parse_instruction(instruction, TYPE_A, instr, &
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] >> 1;
283
         reg->c = carry;
284
         update_PC(reg, 4, delay);
285
         break;
       }
287
288
       case 0x20:
289
       { /* OR 100000 */
290
         instr = parse_instruction(instruction, TYPE_A, instr, &
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] | reg->r[instr->rb
292
         update_PC(reg, 4, delay);
293
         break;
294
       }
295
296
       case 0x21:
297
       { /* AND 100001 */
298
         instr = parse_instruction(instruction, TYPE_A, instr, &
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] & reg->r[instr->rb
300
      ];
         update_PC(reg, 4, delay);
301
         break;
302
       }
303
304
       case 0x22:
305
       { /* XOR 100010 */
306
         instr = parse_instruction(instruction, TYPE_A, instr, &
307
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] ^ reg->r[instr->rb
308
         update_PC(reg, 4, delay);
309
         break;
310
       }
311
312
```

```
case 0x23:
313
       { /* ANDN 100011 */
314
         instr = parse_instruction(instruction, TYPE_A, instr, &
315
         reg->r[instr->rd] = reg->r[instr->ra] & (~reg->r[instr->
316
      rb]);
         update_PC(reg, 4, delay);
317
         break;
318
       }
319
320
       case 0x28:
321
       { /* ORI 101000 */
322
         instr = parse_instruction(instruction, TYPE_B, instr, &
323
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] | instr->im;
         update_PC(reg, 4, delay);
325
         break;
326
       }
327
328
       case 0x29:
329
       { /* ANDI 101001 */
330
         instr = parse_instruction(instruction, TYPE_B, instr, &
331
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] & instr->im;
332
         update_PC(reg, 4, delay);
333
         break;
334
       }
335
       case 0x2A:
       { /* XORI 101010 */
337
         instr = parse_instruction(instruction, TYPE_B, instr, &
338
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] ^ instr->im;
339
         update_PC(reg, 4, delay);
340
         break;
341
       }
342
343
       case 0x2B:
344
       { /* ANDNI 101011 */
345
         instr = parse_instruction(instruction, TYPE_B, instr, &
346
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] & (~instr->im);
         update_PC(reg, 4, delay);
348
         break;
349
       }
350
351
       case 0x27:
       { /* BEQ BGE BGT BLE BLT BNE 100111 */
353
         instr = parse_instruction(instruction, TYPE_A, instr, &
354
      reg->im);
         delayed_instruction = reg->pc + 1; /* next istruction
355
      for delayed branch*/
         branch_type = conv_reg(instr->rd) & 0b00001111;
356
```

```
is_delayed = conv_reg(instr->rd) & 0b00010000;
357
358
         if (branch_type == 0x0 && reg->r[instr->ra] == 0x0) /*
359
     BEQ D0000 */
           update_PC(reg, reg->r[instr->rb], delay);
360
         else if (branch_type == 0x5 && reg->r[instr->ra] >= 0x0)
361
       /* BGE D0101 */
           update_PC(reg, reg->r[instr->rb], delay);
369
         else if (branch_type == 0x4 && reg->r[instr->ra] > 0x0)
363
      /* BGT D0100 */
           update_PC(reg, reg->r[instr->rb], delay);
364
         else if (branch_type == 0x3 && reg->r[instr->ra] <= 0x0)</pre>
365
       /* BLE D0011 */
           update_PC(reg, reg->r[instr->rb], delay);
366
         else if (branch_type == 0x2 && reg->r[instr->ra] < 0x0)</pre>
      /* BLT D0010 */
           update_PC(reg, reg->r[instr->rb], delay);
368
         else if (branch_type == 0x1 && reg->r[instr->ra] != 0x0)
369
       /* BNE D0001 */
           update_PC(reg, reg->r[instr->rb], delay);
370
         else
371
           update_PC(reg, 4, delay);
372
373
         // if (is_delayed == 0x10) /* delayed slot */
374
            run_instruction(instructions[delayed_instruction],
     data, reg, instructions, true);
376
         break;
       }
378
       case 0x2F:
379
             BEQI BGEI BGTI BLEI BLTI BNEI 101111 */
380
         instr = parse_instruction(instruction, TYPE_B, instr, &
381
     reg->im);
         delayed_instruction = reg->pc + 1; /* next istruction
382
      for delayed branch*/
         branch_type = conv_reg(instr->rd) & 0b00001111;
383
         is_delayed = conv_reg(instr->rd) & 0b00010000;
384
385
         if (branch_type == 0x0 && reg->r[instr->ra] == 0x0) /*
386
      BEQI D0000 */
           update_PC(reg, instr->im, delay);
         else if (branch_type == 0x5 && reg->r[instr->ra] >= 0x0)
388
       /* BGEI D0101 */
           update_PC(reg, instr->im, delay);
389
         else if (branch_type == 0x4 && reg->r[instr->ra] > 0x0)
390
      /* BGTI D0100 */
           update_PC(reg, instr->im, delay);
391
         else if (branch_type == 0x3 && reg->r[instr->ra] <= 0x0)</pre>
392
       /* BLEI D0011 */
           update_PC(reg, instr->im, delay);
393
         else if (branch_type == 0x2 && reg->r[instr->ra] < 0x0)</pre>
      /* BLTI D0010 */
```

```
update_PC(reg, instr->im, delay);
395
         else if (branch_type == 0x1 && reg->r[instr->ra] != 0x0)
       /* BNEI D0001 */
           update_PC(reg, instr->im, delay);
        else
398
           update_PC(reg, 4, delay);
399
         // if (is_delayed == 0x10) /* delayed slot */
401
           run_instruction(instructions[delayed_instruction],
402
     data, reg, instructions, true);
         break;
403
      }
404
405
      case 0x26:
406
       { /* BR BRD BRA BRLD BRAD BRALD 101110 */
         instr = parse_instruction(instruction, TYPE_A, instr, &
408
     reg->im);
         delayed_instruction = reg->pc + 1; /* next istruction
409
     for delayed branch*/
410
         /* DALOO */
411
         is_absolute = conv_reg(instr->ra) & 0b00001000; /* A for
412
      branch with absolute PC = rb */
         is_link = conv_reg(instr->ra) & 0b00000100;
                                                            /* L for
413
      branch and link rd = PC */
         is_delayed = conv_reg(instr->ra) & 0b00010000;
414
415
         if (is_link == 0x4)
           reg->r[conv_reg(instr->rd)] = reg->pc * 4;
417
418
         if (is_absolute == 0x8)
419
           reg->pc = (reg->r[conv_reg(instr->rb)]) / 4;
420
         else
421
           update_PC(reg, reg->r[instr->rb], delay);
422
423
         // if (is_delayed == 0x10) /* delayed slot */
424
         // run_instruction(instructions[delayed_instruction],
425
     data, reg, instructions, true);
         break;
426
      }
427
      case 0x2E:
      { /* BRI BRAI BRID BRAID BRLID BRAILD 101110 */
429
         instr = parse_instruction(instruction, TYPE_B, instr, &
430
     reg->im);
         delayed_instruction = reg->pc + 1; /* next istruction
431
     for delayed branch*/
432
         /* DAL00 */
433
         is_absolute = conv_reg(instr->ra) & Ob00001000; /* A for
434
      branch with absolute PC = rb */
         is_link = conv_reg(instr->ra) & 0b00000100;
                                                         /* L for
435
      branch and link rd = PC */
```

```
is_delayed = conv_reg(instr->ra) & 0b00010000;
436
         if (is_link == 0x4)
438
           reg->r[conv_reg(instr->rd)] = reg->pc * 4;
439
         if (is_absolute == 0x8)
441
           reg - pc = instr - im / 4;
442
         else
443
           update_PC(reg, instr->im, delay);
444
445
         // if (is_delayed == 0x10) /* delayed slot */
446
            run_instruction(instructions[delayed_instruction],
447
     data, reg, instructions, true);
         break;
448
       }
450
       case 0x32:
451
       { /* LW 110010 */
452
         instr = parse_instruction(instruction, TYPE_A, instr, &
453
     reg->im);
         addr = (uint32_t)(reg->r[instr->ra] + reg->r[instr->rb])
454
         reg->r[instr->rd] = data->data[addr];
455
         update_PC(reg, 4, delay);
456
457
         break;
       }
458
       case 0x36:
459
       { /* SW 110110 */
         instr = parse_instruction(instruction, TYPE_A, instr, &
461
     reg->im);
         addr = (uint32_t)(reg->r[instr->ra] + reg->r[instr->rb])
462
         data->data[addr] = reg->r[instr->rd];
463
         update_PC(reg, 4, delay);
464
         break;
465
       }
466
467
       case 0x3A:
       { /* LWI 111010 */
469
         instr = parse_instruction(instruction, TYPE_B, instr, &
470
     reg->im);
         addr = (uint32_t)(reg->r[instr->ra] + instr->im);
471
         reg->r[instr->rd] = data->data[addr];
472
         update_PC(reg, 4, delay);
         break;
474
       }
475
476
       case 0x3E:
477
       { /* SWI 111110 */
478
         instr = parse_instruction(instruction, TYPE_B, instr, &
479
     reg->im);
         addr = (uint32_t)(reg->r[instr->ra] + instr->im);
480
```

```
data->data[addr] = reg->r[instr->rd];
481
         update_PC(reg, 4, delay);
482
         break;
483
       }
485
       case 0x2C:
486
       { /* IMM 101100 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
488
      reg->im);
         reg->im = instr->im;
489
         update_PC(reg, 4, delay);
490
491
         break;
       }
492
493
       default:
495
         /* unknown istruction */
496
         break;
497
       }
498
       }
499
     }
500
501
     void vadd(struct Memory *mem, struct Registers *reg,
     uint32_t *out, ap_uint<32> my_size)
504 #pragma HLS INTERFACE m_axi port = mem bundle = gmem
505 #pragma HLS INTERFACE m_axi port = reg bundle = gmem
  #pragma HLS INTERFACE m_axi port = out bundle = gmem
  #pragma HLS INTERFACE ap_ctrl_hs port = return
508
       struct Registers reg_copy;
509
       struct Memory mem_copy;
510
511
       for (int i = 0; i < 32; i++)</pre>
         reg_copy.r[i] = reg->r[i];
513
514
       reg_copy.c = reg->c;
515
       reg_copy.i = reg->i;
       reg_copy.pc = reg->pc;
517
       reg_copy.im = reg->im;
518
       for (int i = 0; i < 1024; i++)
         mem_copy.data[i] = mem->data[i];
       for (int i = 0; i < MAX_INSTR; i++)</pre>
523
         for (int j = 0; j < 4; j++)
           mem_copy.instr[i][j] = mem->instr[i][j];
       struct Registers *reg_copy_pointer = &reg_copy;
527
       struct Memory *mem_copy_pointer = &mem_copy;
528
       while (reg_copy_pointer->pc < my_size)</pre>
530
```

## A.3 Codice Host GPU

```
1 #include "xcl2.hpp"
2 #include <vector>
4 #define KERNEL_NUMBER 8
6 extern "C"
7 {
8 #include <stdlib.h>
9 #include <stdio.h>
10 #include <string.h>
#include <stdbool.h>
12 #include <stdint.h>
13
    struct Registers
14
    {
15
      int32_t r[32];
      int16_t im; /* for imm instruction */
17
      bool c : 1;
18
      bool i : 1;
19
      int32_t pc;
20
    };
21
22
    struct Memory
23
      int8_t instr[32][4];
25
      int32_t data[1024];
26
      int32_t size;
27
    };
28
29
    struct Registers *inizialize_registers(struct Registers *reg
30
    {
31
      for (int i = 0; i < 32; i++)</pre>
32
        reg->r[i] = 0;
34
35
```

```
reg->c = false;
36
      reg->i = false;
37
      reg -> pc = 0;
38
      reg - > im = 0;
39
      return reg;
41
42
    int8_t **get_instructions_from_file(char const *file_name,
43
     int32_t *size)
    {
44
      FILE *file_1 = fopen(file_name, "rb");
45
      if (file_1 == NULL)
47
        fprintf(stderr, "Error: cannot open the file_1 '%s'.\n",
48
      file_name);
        exit(1);
49
      }
50
51
      int8_t **instr = (int8_t **)malloc(sizeof(int8_t *));
52
53
      fseek(file_1, 0, SEEK_SET);
54
      while (true)
56
        int8_t *buffer = (int8_t *)malloc(sizeof(int8_t) * 4);
57
        int num_bytes = fread(buffer, sizeof(int8_t), 4, file_1)
        if (num_bytes > 0)
59
           *size = *size + 1;
61
           instr = (int8_t **)realloc(instr, *size * sizeof(
62
     int8_t *));
           instr[*size - 1] = buffer;
63
        }
64
        else
65
66
           break;
        }
68
      }
      fclose(file_1);
      return instr;
71
    }
72
73 }
void make_result(int32_t *vector_result, int n)
76 {
    switch (n)
77
    {
78
    case 0:
79
      for (int i=0; i<15; i++)</pre>
        vector_result[i] = vector_result[i]+1;
81
      break;
    case 1:
83
```

```
for (int i=0; i<15; i++)</pre>
84
         vector_result[i] = vector_result[i]+5;
85
       break:
86
       break;
     case 2:
       for (int i=0; i<15; i++)</pre>
89
         vector_result[i] = vector_result[i]-1;
       break:
9.1
     case 3:
92
       for (int i=0; i<15; i++)</pre>
         vector_result[i] = vector_result[i]*2;
94
       break;
     case 4:
96
       for (int i=0; i<15; i++)</pre>
97
         vector_result[i] = vector_result[i]*45;
       break;
99
     case 5:
100
       for (int i=0; i<15; i++)</pre>
101
         vector_result[i] = vector_result[i] & 45;
       break;
103
     case 6:
104
       for (int i=0; i<15; i++)</pre>
         vector_result[i] = vector_result[i] | 45;
106
       break:
107
     case 7:
108
       for (int i=0; i<15; i++)</pre>
109
         vector_result[i] = vector_result[i] >> 1;
110
       break;
111
112
     default:
113
       break;
114
115
116 }
117 /*
      **********************
118 void compare(struct Memory *data, int32_t *vector_result, int
      n)
119 {
     bool cmp = true;
120
     for (int i = 0; i<15; i++)</pre>
       if (data->data[i] != vector_result[i])
123
         cmp = false;
124
125
     if (cmp)
       std::cout << " Kernel: " << n << " Test Passed\n";</pre>
128
       std::cout << " Kernel: " << n << " Test Failed\n";</pre>
130 }
131
132 /*
```

```
134 void print_vector(int n, struct Memory *data, int j, const
     char * file)
135 {
    std::cout << " Kernel: " << j << " file: " << file << "
136
     vector: ";
    for (int i = 0; i < n; i++)</pre>
137
138
      std::cout << data->data[i] << " ";
139
    std::cout << "\n";
141
142 }
143 /*
     ********************
145 void free_data(struct Memory *data, struct Memory *data_out,
     struct Registers *reg)
146 {
    free(data);
147
    free(data_out);
    free (reg);
150 }
152 /*
     *********************
  void enqueue_task(char const *file,
                    cl::CommandQueue *q,
155
                    cl::Kernel krnl,
                    cl::Context context,
157
                    struct Memory *data_out,
158
                    int32_t *vector_result)
160
161
    cl_int err;
162
    int32_t instr_size = 0;
163
    int8_t **vector = get_instructions_from_file(file, &
     instr_size);
    auto mysize = instr_size;
    struct Memory *data = (struct Memory *)malloc(sizeof(struct
166
     Memory));
    struct Registers *reg = (struct Registers *)malloc(sizeof(
     struct Registers));
    reg = inizialize_registers(reg);
168
169
    for (int i = 0; i < 1024; i++)</pre>
170
      data->data[i] = 0;
```

```
data_out->data[i] = 0;
173
    }
174
    for (int i = 0; i < 15; i++)</pre>
176
177
       int32_t n = rand() \% 1000;
178
       data->data[i] = n;
179
       vector_result[i] = n;
180
181
182
    for (int i = 0; i < mysize; i++)</pre>
183
184
       data->instr[i][0] = vector[i][0];
185
       data->instr[i][1] = vector[i][1];
186
       data->instr[i][2] = vector[i][2];
       data->instr[i][3] = vector[i][3];
188
    }
189
190
    OCL_CHECK(err, cl::Buffer buffer(context,
191
     CL_MEM_USE_HOST_PTR | CL_MEM_WRITE_ONLY, sizeof(struct
     Memory), data_out, &err));
192
    OCL_CHECK(err, cl::Buffer buffer_data(context,
193
     CL_MEM_USE_HOST_PTR | CL_MEM_READ_ONLY, sizeof(struct
     Memory), data, &err));
194
    OCL_CHECK(err, cl::Buffer buffer_reg(context,
195
     CL_MEM_USE_HOST_PTR | CL_MEM_READ_ONLY, sizeof(struct
     Registers), reg, &err));
196
    // Set the Kernel Arguments
197
    OCL_CHECK(err, err = krnl.setArg(0, buffer_data));
198
    OCL_CHECK(err, err = krnl.setArg(1, buffer_reg));
199
    OCL_CHECK(err, err = krnl.setArg(2, buffer));
200
    OCL_CHECK(err, err = krnl.setArg(3, mysize));
201
202
    // Copy input data to device global memory
203
    OCL_CHECK(err, err = q->enqueueMigrateMemObjects({
204
     buffer_data, buffer_reg}, 0 /* 0 means from host*/));
205
    // Launch the Kernel
    OCL_CHECK(err, err = q->enqueueTask(krnl));
207
208
    // Copy Result from Device Global Memory to Host Local
209
     Memory
    OCL_CHECK(err, err = q->enqueueMigrateMemObjects({buffer},
     CL_MIGRATE_MEM_OBJECT_HOST));
211 }
212
213 /*
                         * /
```

```
215 int main(int argc, char **argv)
    if (argc != 2)
     {
218
       std::cout << "Usage: " << argv[0] << " <XCLBIN File>" <<
219
      std::endl;
       return EXIT_FAILURE;
220
221
222
     std::string binaryFile = argv[1];
223
224
     cl_int err;
     cl::CommandQueue q;
225
     cl::Context context;
226
     cl::Kernel krnl[KERNEL_NUMBER];
228
     // OPENCL HOST CODE AREA START
229
     // Create Program and Kernel
230
     auto devices = xcl::get_xil_devices();
231
232
     // read_binary_file() is a utility API which will load the
     binaryFile
     // and will return the pointer to file_1 buffer.
234
     auto fileBuf = xcl::read_binary_file(binaryFile);
235
     cl::Program::Binaries bins{{fileBuf.data(), fileBuf.size()}
      }};
     bool valid_device = false;
237
     for (unsigned int i = 0; i < devices.size(); i++)</pre>
239
240
       auto device = devices[i];
241
       // Creating Context and Command Queue for selected Device
242
       OCL_CHECK(err, context = cl::Context(device, nullptr,
      nullptr, nullptr, &err));
       OCL_CHECK(err, q = cl::CommandQueue(context, device,
244
      CL_QUEUE_PROFILING_ENABLE, &err));
245
       std::cout << "Trying to program device[" << i << "]: " <<
246
      device.getInfo<CL_DEVICE_NAME>() << std::endl;</pre>
       cl::Program program(context, {device}, bins, nullptr, &err
247
      );
       if (err != CL_SUCCESS)
249
250
         std::cout << "Failed to program device[" << i << "] with</pre>
251
       xclbin file_1!\n";
       }
       else
253
       {
254
         std::cout << "Device[" << i << "]: program successful!\n</pre>
255
256
```

```
for (int i = 1; i <= KERNEL_NUMBER; i++)</pre>
257
258
           std::string var = "vadd:{vadd_" + std::to_string(i) +
            OCL_CHECK(err, krnl[i - 1] = cl::Kernel(program, var.
260
      c_str(), &err));
262
         valid_device = true;
263
         break;
264
265
     }
266
     if (!valid_device)
267
268
       std::cout << "Failed to program any device found, exit!\n"
       exit(EXIT_FAILURE);
270
     }
271
     char const *file[KERNEL_NUMBER] = {
         "gpu_1.text", // +1,
274
         "gpu_2.text", // +5
275
         "gpu_3.text", // -1
         "gpu_4.text", // *2
277
         "gpu_5.text", // *45
278
         "gpu_6.text", // & 45
279
         "gpu_7.text", // | 45
280
         "gpu_8.text", // >> 1
     };
282
283
     struct Memory *data_out[KERNEL_NUMBER];
284
     int vector_result[KERNEL_NUMBER][15];
285
     for (int i = 0; i < KERNEL_NUMBER; i++)</pre>
287
288
       data_out[i] = (struct Memory *)malloc(sizeof(struct Memory
289
       enqueue_task(file[i], &q, krnl[i], context, data_out[i],
290
      vector_result[i]);
       make_result(vector_result[i],i);
291
     }
     OCL_CHECK(err, err = q.finish());
294
295
     std::cout << "\n";
296
297
     for (int i = 0; i < KERNEL_NUMBER; i++)</pre>
298
299
       compare(data_out[i], vector_result[i], i);
300
       free(data_out[i]);
301
     }
303
```

```
304 return EXIT_SUCCESS;
305 }
```

## A.4 Codice Interprete Floating Point

```
2 #define TYPE_A 1
3 #define TYPE_B 0
4 #include <stdlib.h>
5 #include <stdio.h>
6 #include <string.h>
7 #include <stdbool.h>
8 #include <stdint.h>
9 #include "ap_int.h"
11 extern "C"
12 {
   struct Registers
15
      float r[32];
      uint16_t im; /* 16 bit */
      bool c : 1;
18
      bool i : 1;
      int32_t pc;
20
21
    };
    struct Memory
23
      int8_t instr[32][4];
25
      float data[1024];
26
      int32_t size;
27
    };
28
    struct Instruction
31
      int8_t type : 1; /* 1 type A, 0 type B */
      int8_t opcode : 6;
33
      int8_t rd : 5;
34
      int8_t ra : 5;
      int8_t rb : 5;
      float im; /* had to remove the bit field */
    };
38
    float add_Check_Overflow(float a, float b, bool *c)
41
      double res = (double)a + (double)b; /* only last 32 bit*/
      if (res > INT32_MAX)
43
      {
```

```
*c = true;
45
        res = INT32_MAX;
46
47
      else if (res < INT32_MIN) /* underflow */</pre>
50
        *c = true;
51
        res = INT32_MIN;
52
      }
      else
54
      {
55
        *c = false;
57
58
      return (float)res;
60
61
    uint32_t f_to_u(float n)
62
63
      return *(uint32_t *)&n;
64
65
66
    int32_t f_to_i(float n)
67
68
      return *(int32_t *)&n;
69
70
71
    float u_to_f(uint32_t n)
72
73
      return *(float *)&n;
74
75
76
    void update_PC(struct Registers *reg, int32_t n, bool delay)
77
78
      if (!delay) /* Note: if the instruction is in a delay slot
79
     , it shouldn't modify the pc reg*/
        reg - pc = reg - pc + n / 4;
80
81
82
    int8_t conv_reg(int8_t n)
83
      return n & 0b00011111;
85
86
    struct Instruction *parse_instruction(int8_t *instr, int8_t
88
     type, struct Instruction *res, uint16_t *im)
89
      if (type) /* Type A */
90
91
        res->type = type;
92
        res->rd = (instr[0] << 3) + ((instr[1] >> 5) & 0
     b00000111);
```

```
res->ra = instr[1] & 0b00011111;
94
        res->rb = (instr[2] >> 3) & 0b00011111;
95
96
      else /* Type B */
      {
        res->type = type;
99
        res->rd = ((instr[0] << 3) & 0b00011000) + ((instr[1] >>
100
      5) & 0b00000111);
        res->ra = instr[1] & 0b00011111;
        int16_t n = instr[2];
        n = (n << 8) + (((int16_t)instr[3]) & 0b00000000111111111
     );
104
        /* TODO */
        if (*im) /* imm istruction before */
107
        {
108
          uint32_t im_temp = ((uint32_t)*im << 16) + ((uint32_t)
     res->im = *(float *)&im_temp;
          *im = 0;
111
        }
112
        else
113
        {
114
          int32_t n_32 = (int32_t)n;
115
          res->im = *(float *)&n_32;
117
      }
      return res;
119
    }
120
    void run_instruction(int8_t *instruction, struct Memory *
     data, struct Registers *reg, int8_t instructions[32][4],
     bool delay)
123
      struct Instruction instr_data;
124
      struct Instruction *instr = &instr_data;
      bool carry = false; // carry
126
      int8_t op_code = (instruction[0] >> 2) & 0b00111111; /*
127
     remove last 11 bitfield is not working for the == operand*/
      instr -> opcode = (instruction[0] >> 2) & 0b00111111;
      int32_t delayed_instruction, addr;
129
      int8_t branch_type, is_delayed, is_absolute, is_link;
130
      switch (op_code)
      {
133
      case 0x0:
      { /* ADD 000000 */
        instr = parse_instruction(instruction, TYPE_A, instr, &
136
     reg->im);
        reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
     ], reg->r[instr->rb], &carry);
```

```
update_PC(reg, 4, delay);
138
         break;
139
140
       case 0x4:
142
       { /* ADDK 000100 */
143
         instr = parse_instruction(instruction, TYPE_A, instr, &
144
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
145
     ], reg->r[instr->rb], &carry);
         reg -> c = carry;
146
         update_PC(reg, 4, delay);
147
         break;
148
       }
149
       case 0x2:
       { /* ADDC 000010 */
152
         instr = parse_instruction(instruction, TYPE_A, instr, &
153
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
     ], reg->r[instr->rb] + reg->c, &carry);
         update_PC(reg, 4, delay);
155
         break;
156
       }
157
       case 0x6:
159
       { /* ADDCK 000110 */
160
         instr = parse_instruction(instruction, TYPE_A, instr, &
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->ra
162
     ], reg->r[instr->rb] + reg->c, &carry);
         reg->c = carry;
         update_PC(reg, 4, delay);
164
         break;
165
       }
166
167
       case 0x8:
168
       { /* ADDI 001000 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
170
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
      [instr->ra], &carry);
         update_PC(reg, 4, delay);
172
         break;
173
       }
174
175
       case OxA:
       { /* ADDIC 001010 */
177
         \verb"instr" = \verb"parse_instruction" (instruction", TYPE_B", instr", \&
178
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
      [instr->ra] + reg->c, &carry);
```

```
update_PC(reg, 4, delay);
180
         break;
181
182
       case 0xC:
184
       { /* ADDIK 001100 */
185
         instr = parse_instruction(instruction, TYPE_B, instr, &
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
187
      [instr->ra], &carry);
         reg->c = carry;
188
         update_PC(reg, 4, delay);
189
         break:
190
       }
       case 0xE:
193
       { /* ADDICK 001110 */
194
         instr = parse_instruction(instruction, TYPE_B, instr, &
195
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, reg->r
      [instr->ra] + reg->c, &carry);
         reg->c = carry;
197
         update_PC(reg, 4, delay);
198
         break:
199
       }
201
       case 0x1:
202
       { /* RSUB 000001 */
203
         instr = parse_instruction(instruction, TYPE_A, instr, &
204
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->rb
205
     ], - reg->r[instr->ra], &carry);
         update_PC(reg, 4, delay);
206
         break;
207
       }
208
209
       case 0x3:
       { /* RSUBC 000011 */
211
         instr = parse_instruction(instruction, TYPE_A, instr, &
212
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->rb
     ], - reg->r[instr->ra] + reg->c, &carry);
         update_PC(reg, 4, delay);
214
         break;
       }
216
217
       case 0x7:
218
       { /* RSUBCK 000111 */
219
         instr = parse_instruction(instruction, TYPE_A, instr, &
220
     reg->im);
         reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->rb
221
     ], - reg->r[instr->ra] + reg->c, &carry);
```

```
reg->c = carry;
222
         update_PC(reg, 4, delay);
223
         break;
224
       }
226
       case 0x9:
227
       { /* RSUBI 001001 */
228
         instr = parse_instruction(instruction, TYPE_B, instr, &
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, - reg
230
      ->r[instr->ra], &carry);
         update_PC(reg, 4, delay);
231
         break:
232
       }
233
       case 0xB:
235
       { /* RSUBIC 001011 */
236
         instr = parse_instruction(instruction, TYPE_B, instr, &
237
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, - reg
238
      ->r[instr->ra] + reg->c, &carry);
         update_PC(reg, 4, delay);
239
240
         break;
       }
241
       case 0xD:
243
       { /* RSUBIK 001101 */
244
         instr = parse_instruction(instruction, TYPE_B, instr, &
      reg->im);
         reg ->r[instr ->rd] = add_Check_Overflow(instr ->im, - reg
246
      ->r[instr->ra], &carry);
         reg -> c = carry;
247
         update_PC(reg, 4, delay);
248
         break;
249
       }
250
251
       case 0xF:
       { /* RSUBIKC 001111 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
254
      reg->im);
         reg->r[instr->rd] = add_Check_Overflow(instr->im, - reg
      ->r[instr->ra] + reg->c, &carry);
         reg->c = carry;
256
         update_PC(reg, 4, delay);
         break;
258
       }
259
260
       case 0x5:
261
       { /* RSUBK CMP 000101 */
262
263
         /* last 8 bit 00000011
                                   then cmpu */
         instr = parse_instruction(instruction, TYPE_A, instr, &
265
```

```
reg->im);
266
         if (instruction[3] == 0x0)
267
           reg->r[instr->rd] = add_Check_Overflow(reg->r[instr->
269
      rb], - reg->r[instr->ra], &carry);
           reg->c = carry;
270
         }
271
         update_PC(reg, 4, delay);
         break;
274
       }
275
       case 0x10:
       { /* MUL 010000*/
277
         instr = parse_instruction(instruction, TYPE_A, instr, &
      reg->im);
         reg->r[instr->rd] = reg->r[instr->ra] * reg->r[instr->rb
279
         update_PC(reg, 4, delay);
280
         break;
       }
282
283
       case 0x24:
284
       { /* SRA 100100 */
285
         instr = parse_instruction(instruction, TYPE_A, instr, &
      reg->im);
         reg->r[instr->rd] = u_to_f((f_to_u(reg->r[instr->ra]) >>
287
       1));
         reg->c = carry;
288
         update_PC(reg, 4, delay);
289
         break;
290
       }
291
292
       case 0x20:
293
       { /* OR 100000 */
294
         instr = parse_instruction(instruction, TYPE_A, instr, &
295
      reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) |
296
      f_to_u(reg->r[instr->rb]));
         update_PC(reg, 4, delay);
297
         break;
       }
299
300
       case 0x21:
301
       { /* AND 100001 */
302
         instr = parse_instruction(instruction, TYPE_A, instr, &
303
      reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) &
304
      f_to_u(reg->r[instr->rb]));
         update_PC(reg, 4, delay);
305
         break;
       }
307
```

```
308
       case 0x22:
309
       { /* XOR 100010 */
310
         instr = parse_instruction(instruction, TYPE_A, instr, &
311
      reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) ^
312
      f_to_u(reg->r[instr->rb]));
         update_PC(reg, 4, delay);
313
         break;
314
       }
315
316
       case 0x23:
317
       { /* ANDN 100011 */
318
         instr = parse_instruction(instruction, TYPE_A, instr, &
319
      reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) &
320
      (~f_to_u(reg->r[instr->rb])));
         update_PC(reg, 4, delay);
321
         break:
322
       }
323
324
       case 0x28:
       { /* ORI 101000 */
326
         instr = parse_instruction(instruction, TYPE_B, instr, &
327
      reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) |
328
      f_to_u(instr->im));
         update_PC(reg, 4, delay);
         break;
330
       }
331
332
       case 0x29:
333
       { /* ANDI 101001 */
334
         instr = parse_instruction(instruction, TYPE_B, instr, &
335
      reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) &
336
      f_to_u(instr->im));
         update_PC(reg, 4, delay);
337
         break;
338
       }
339
       case 0x2A:
       { /* XORI 101010 */
341
         instr = parse_instruction(instruction, TYPE_B, instr, &
342
      reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) ^
343
      f_to_u(instr->im));
         update_PC(reg, 4, delay);
344
         break;
       }
346
347
       case 0x2B:
       { /* ANDNI 101011 */
349
```

```
instr = parse_instruction(instruction, TYPE_B, instr, &
350
     reg->im);
         reg->r[instr->rd] = u_to_f(f_to_u(reg->r[instr->ra]) &
351
      (~f_to_u(instr->im)));
         update_PC(reg, 4, delay);
352
         break;
353
      }
354
355
       case 0x27:
356
       { /* BEQ BGE BGT BLE BLT BNE 100111 */
357
         instr = parse_instruction(instruction, TYPE_A, instr, &
358
     reg->im);
         delayed_instruction = reg->pc + 1; /* next istruction
359
      for delayed branch*/
         branch_type = conv_reg(instr->rd) & 0b00001111;
         is_delayed = conv_reg(instr->rd) & 0b00010000;
361
362
         if (branch_type == 0x0 && reg->r[instr->ra] == 0x0) /*
363
      BEQ D0000 */
           update_PC(reg, f_to_i(reg->r[instr->rb]), delay);
364
         else if (branch_type == 0x5 && reg->r[instr->ra] >= 0x0)
365
       /* BGE D0101 */
           update_PC(reg, f_to_i(reg->r[instr->rb]), delay);
366
         else if (branch_type == 0x4 && reg->r[instr->ra] > 0x0)
367
      /* BGT D0100 */
           update_PC(reg, f_to_i(reg->r[instr->rb]), delay);
368
         else if (branch_type == 0x3 && reg->r[instr->ra] <= 0x0)</pre>
369
      /* BLE D0011 */
           update_PC(reg, f_to_i(reg->r[instr->rb]), delay);
370
         else if (branch_type == 0x2 && reg->r[instr->ra] < 0x0)</pre>
371
      /* BLT D0010 */
           update_PC(reg, f_to_i(reg->r[instr->rb]), delay);
372
         else if (branch_type == 0x1 && reg->r[instr->ra] != 0x0)
373
      /* BNE D0001 */
           update_PC(reg, f_to_i(reg->r[instr->rb]), delay);
374
         else
375
           update_PC(reg, 4, delay);
376
         // if (is_delayed == 0x10) /* delayed slot */
378
            run_instruction(instructions[delayed_instruction],
379
      data, reg, instructions, true);
         break:
380
      }
381
       case 0x2F:
383
             BEQI BGEI BGTI BLEI BLTI BNEI 101111 */
         instr = parse_instruction(instruction, TYPE_B, instr, &
385
     reg->im);
         delayed_instruction = reg->pc + 1; /* next istruction
386
     for delayed branch*/
         branch_type = conv_reg(instr->rd) & 0b00001111;
         is_delayed = conv_reg(instr->rd) & 0b00010000;
388
```

```
389
         if (branch_type == 0x0 && reg->r[instr->ra] == 0x0) /*
     BEQI D0000 */
           update_PC(reg, f_to_i(instr->im), delay);
         else if (branch_type == 0x5 && reg->r[instr->ra] >= 0x0)
392
       /* BGEI D0101 */
           update_PC(reg, f_to_i(instr->im), delay);
393
         else if (branch_type == 0x4 && reg->r[instr->ra] > 0x0)
304
      /* BGTI D0100 */
           update_PC(reg, f_to_i(instr->im), delay);
395
         else if (branch_type == 0x3 && reg->r[instr->ra] <= 0x0)</pre>
396
       /* BLEI D0011 */
           update_PC(reg, f_to_i(instr->im), delay);
397
         else if (branch_type == 0x2 && reg->r[instr->ra] < 0x0)</pre>
398
      /* BLTI D0010 */
           update_PC(reg, f_to_i(instr->im), delay);
399
         else if (branch_type == 0x1 && reg->r[instr->ra] != 0x0)
400
       /* BNEI D0001 */
           update_PC(reg, f_to_i(instr->im), delay);
401
         else
402
           update_PC(reg, 4, delay);
403
404
         // if (is_delayed == 0x10) /* delayed slot */
405
         // run_instruction(instructions[delayed_instruction],
406
      data, reg, instructions, true);
         break;
407
       }
408
       case 0x26:
410
       { /* BR BRD BRA BRLD BRAD BRALD 101110 */
411
         instr = parse_instruction(instruction, TYPE_A, instr, &
412
     reg->im);
         delayed_instruction = reg->pc + 1; /* next istruction
413
     for delayed branch*/
414
         /* DAL00 */
415
         is_absolute = conv_reg(instr->ra) & Ob00001000; /* A for
416
       branch with absolute PC = rb */
         is_link = conv_reg(instr->ra) & 0b00000100;
                                                            /* L for
417
       branch and link rd = PC */
         is_delayed = conv_reg(instr->ra) & 0b00010000;
419
         if (is_link == 0x4)
420
           reg->r[conv_reg(instr->rd)] = reg->pc * 4;
422
         if (is_absolute == 0x8)
           reg->pc = (reg->r[conv_reg(instr->rb)]) / 4;
424
         else
425
           update_PC(reg, f_to_i(reg->r[instr->rb]), delay);
426
427
         break;
       }
429
```

```
case 0x2E:
430
       { /* BRI BRAI BRID BRAID BRLID BRAILD 101110 */
431
         instr = parse_instruction(instruction, TYPE_B, instr, &
432
         delayed_instruction = reg->pc + 1; /* next istruction
433
     for delayed branch*/
434
         /* DALOO */
435
         is_absolute = conv_reg(instr->ra) & 0b00001000; /* A for
436
       branch with absolute PC = rb */
         is_link = conv_reg(instr->ra) & 0b00000100;
437
       branch and link rd = PC */
         is_delayed = conv_reg(instr->ra) & 0b00010000;
438
439
         if (is_link == 0x4)
           reg->r[conv_reg(instr->rd)] = reg->pc * 4;
441
442
         if (is_absolute == 0x8)
443
           reg - pc = f_to_i(instr - im) / 4;
444
         else
445
           update_PC(reg, f_to_i(instr->im), delay);
446
447
         break;
448
       }
449
       case 0x32:
451
       { /* LW 110010 */
452
         instr = parse_instruction(instruction, TYPE_A, instr, &
     reg->im);
         addr = f_to_u(reg->r[instr->ra]) + f_to_u(reg->r[instr
454
      ->rb]);
         reg->r[instr->rd] = data->data[addr];
455
         update_PC(reg, 4, delay);
456
         break;
457
       }
458
       case 0x36:
459
       { /* SW 110110 */
460
         instr = parse_instruction(instruction, TYPE_A, instr, &
461
     reg->im);
         addr = f_to_u(reg->r[instr->ra]) + f_to_u(reg->r[instr->
462
     rb]);
         data->data[addr] = reg->r[instr->rd];
463
         update_PC(reg, 4, delay);
464
         break;
465
       }
466
467
       case Ox3A:
468
       { /* LWI 111010 */
469
         instr = parse_instruction(instruction, TYPE_B, instr, &
470
     reg->im);
         addr = f_to_u(reg->r[instr->ra]) + f_to_u(instr->im);
471
         reg->r[instr->rd] = data->data[addr];
472
```

```
update_PC(reg, 4, delay);
473
         break;
474
475
       case 0x3E:
477
       { /* SWI 111110 */
478
         instr = parse_instruction(instruction, TYPE_B, instr, &
      reg->im);
         addr = f_to_u(reg->r[instr->ra]) + f_to_u(instr->im);
480
         data->data[addr] = reg->r[instr->rd];
481
         update_PC(reg, 4, delay);
482
         break;
483
       }
484
485
       case 0x2C:
       { /* IMM 101100 */
487
         instr = parse_instruction(instruction, TYPE_B, instr, &
488
      reg->im);
         reg->im = (uint16_t)f_to_u(instr->im);
489
         update_PC(reg, 4, delay);
         break;
491
       }
492
493
       default:
494
         /* unknown istruction */
496
         break;
497
       }
499
     }
500
501
    void vadd(struct Memory *mem, struct Registers *reg,
502
     uint32_t *out, ap_uint<32> my_size)
     {
503
504 #pragma HLS INTERFACE m_axi port = mem bundle = gmem
505 #pragma HLS INTERFACE m_axi port = reg bundle = gmem
506 #pragma HLS INTERFACE m_axi port = out bundle = gmem
  #pragma HLS INTERFACE ap_ctrl_hs port = return
508
       struct Registers reg_copy;
509
       struct Memory mem_copy;
511
       for (int i = 0; i < 32; i++)
512
         reg_copy.r[i] = reg->r[i];
514
       reg_copy.c = reg->c;
       reg_copy.i = reg->i;
516
       reg_copy.pc = reg->pc;
       reg_copy.im = reg->im;
518
519
       for (int i = 0; i < 1024; i++)
         mem_copy.data[i] = mem->data[i];
521
```

```
522
       for (int i = 0; i < 32; i++)
523
         for (int j = 0; j < 4; j++)
524
           mem_copy.instr[i][j] = mem->instr[i][j];
       struct Registers *reg_copy_pointer = &reg_copy;
527
       struct Memory *mem_copy_pointer = &mem_copy;
529
       while (reg_copy_pointer->pc < my_size)</pre>
530
         run_instruction(mem_copy_pointer->instr[reg_copy_pointer
      ->pc],
532
                             mem_copy_pointer,
                               reg_copy_pointer,
533
                                 mem_copy_pointer->instr,
534
                                    false);
536
       out[1] = f_to_i(reg_copy_pointer->r[1]);
     }
538
539 }
```

## A.5 File Assembler

• add.s

```
.text
    .align
            2
    .globl main
    .ent main
    .type main, @function
7 main:
                               \#r2 = 55
   addi r2, r0, 55
   addi r3,r0,100
                               #r3 = 100
   add r4,r2,r3
                                 #r4 = 155
10
    addi r5,r0,2147483640
                               \#r5 = 2147483640
                               \#r6 = 8
    addi r6, r0,8
    addk r7, r5, r6
                               \#r7 = 2147483640 + 8 c = 1
13
   addic r1,r4,1
                                \#r1 = 155 + 1 + 1 = 157
   addi
         r1,r1,2
                                 \#r1 = 157 + 2 = 159
15
   .end ma
```

• branch.s

```
1 .text
2 .align 2
3 .globl main
4 .ent main
```

```
.type main, @function
7 main:
    addi
           r3,r0,8
    addi r2, r0, -8
9
    addi
          r1,r0,0
10
    addi
          r1,r1,1
11
    addi
           r3,r3,-1
12
    bge r3,r2
13
    nop
14
    addi
          r3,r0,8
15
    addi r1, r1,1
16
    addi
           r3,r3,-1
17
    bgei r3,-8
18
    nop
19
    addi
          r3,r0,8
20
    addi r1, r1,1
21
           r3,r3,-1
    addi
22
    bgeid r3,-8
23
    addi r1,r1,1 #r1=18+9+9+1=37
24
    nop
25
    addi
           r3,r0,-8
26
    addi r2, r0, -8
27
    addi r1, r1, 1
28
          r3, r3, 1
    addi
    ble r3, r2 \#r1 = 37+9 = 46
30
31
    .end main
• data.s
    .text
    .align 2
2
    .globl main
    .ent main
5
    .type main, @function
7 main:
         r2,r0,55
    addi
    addi
          r3,r0,111
9
               r3,r2,r0
      sw
10
11
      nop
      nop
12
      nop
13
                          #r4 = 111
      lw
               r4,r2,r0
14
    addi r7, r0,88
15
               r7,r0,99
16
      swi
      nop
17
      nop
18
```

nop

```
r3,r0,r0
      add
      lwi
             r3,r0,99
21
      add
              r1,r3,r4
                       #111+88 = 199
22
24
25
    .end main
• sub.s
   .text
   .align 2
    .globl main
    .ent main
    .type main, @function
7 main:
    addi r2,r0,-55
                         \#r2 = -55
    addi r3,r0,885
                         #r3 = 885
9
    rsub r4, r3, r2
                         \#r4 = r2-r3 = -55-885 = -950
10
                         \#r1 = 88 - (-850) = 1038
    rsubi r1,r4,88
11
         r7,r0,-2147483647
    addi
    addi
           r8,r0,4
13
   rsubc
                          \#r2 = r7 - r8 = -2147483647 - 4 =
14
            r2, r8, r7
    underflow = -2147483648
    add r1,r1,r2
                        \#r1=r2+r1 = -2147482620
15
.end main
• bitop.s
   .text
   .align 2
   .globl main
    .ent main
    .type main, @function
7 main:
    addi r2, r0, 2999
    addi r3,r0,23939
9
      and r1, r2, r3
                             #2435
10
   addi r4,r0,112231
11
    or r1,r1,r4
                             #114663
12
                             #57331
     sra r1,r1
13
     add r4,r1,r0
14
15
     andn r1,r2,r3
                             #564
                             #56775
     xor r1, r1, r4
16
     ori r1,r1,99999
                            #122847
17
      andi r1, r1, 232
                             #200
```

19

20 .end main