# 浙江水学



# 《计算机体系结构》 实验报告

| 实验题目 | : | Lab3 Cache Design     |
|------|---|-----------------------|
| 姓 名  | : | 王晓宇                   |
| 学 号  | : | 3220104364            |
| 电子邮箱 | : | 3220104364@zju.edu.cn |
| 联系电话 | : | 19550222634           |
| 授课教师 | • | 姜晓红                   |
| 助 教  | : | 简英钊&黄鸿宇               |

2024 年 11 月 4 日

# Lab3 Cache Design

- 1 实验目的和要求
  - 1.1 实验目的
  - 1.2 实验要求
- 2 实验内容和原理
  - 2.1 Cache Line信号获取
    - 2.1.1 Tag信号
    - 2.1.2 Dirty信号
    - 2.1.3 Valid信号
    - 2.1.4 LRU信号
  - 2.2 Cache的存取过程
    - 2.2.1 地址解析
    - 2.2.2 数据读取
    - 2.2.3 数据写入
    - 2.2.4 缓存替换
- 3 实验过程和数据记录及结果分析
  - 3.1 完整截图
  - 3.2 Cache存取
  - 3.3 LRU替换策略
- 4 关于Bouns
  - **4.1** 验收json文件
  - 4.2 设计思路
  - 4.3 源代码
- 5 讨论与心得

# Lab3 Cache Design

课程名称: 计算机组成与设计 实验类型: 综合

实验项目名称: Lab3: Cache Design

学生姓名: <u>王晓宇</u> 学号: <u>3220104364</u> 同组学生姓名: <u>无</u>

实验地点: <u>玉泉曹西301</u>室 实验日期: <u>2024</u> 年 <u>11</u> 月 <u>4</u> 日

# 1 实验目的和要求

Tips: 写出本次实验的目的与要求

# 1.1 实验目的

• 理解Cache中Tag, Valid, Dirty的作用和Least Recently Used的概念

- 理解处理Hit, Miss等状况的方法
- 掌握验证Cache设计正确性的方法

# 1.2 实验要求

- 64 cache lines
- 2-way set associative
- 4 words per cache line
- Write Back
- Write Allocate
- LRU Replacement

# 2 实验内容和原理

Tips: 结合代码实现, 简单说明cache line的tag, dirty, valid, lru信号是如何得

到的,并解释cache的存取过程。

# 2.1 Cache Line信号获取

# 2.1.1 Tag信号

Tag信号用于标识缓存行中的数据是否与请求的地址匹配。代码中, inner\_tag 数组存储了每个缓存行的标签。

```
1 reg [TAG_BITS-1:0] inner_tag [0:ELEMENT_NUM-1];
```

在地址解析过程中, addr\_tag 从地址中提取出来,并与缓存行的标签进行比较可以的到 hit 标志位:

```
assign addr_tag = addr[ADDR_BITS-1:ADDR_BITS-TAG_BITS];
assign tag1 = inner_tag[addr_element1];
assign tag2 = inner_tag[addr_element2];
assign hit1 = valid1 & (tag1 == addr_tag);
assign hit2 = valid2 & (tag2 == addr_tag);
```

#### 2.1.2 Dirty信号

Dirty信号表示缓存行中的数据是否被修改。代码中, inner\_dirty 数组存储了每个 缓存行的脏位。

```
1 reg [ELEMENT_NUM-1:0] inner_dirty = 0;
```

在存储操作中,如果命中缓存行,则设置相应的脏位:

```
if (store) begin
if (hit1) begin
inner_dirty[addr_element1] <= 1'b1;
end else if (hit2) begin
inner_dirty[addr_element2] <= 1'b1
end
end
end</pre>
```

### 2.1.3 Valid信号

Valid信号表示缓存行中的数据是否有效。代码中, inner\_valid 数组存储了每个缓存行的有效位。

```
1 reg [ELEMENT_NUM-1:0] inner_valid = 0;
```

在替换操作中,如果命中缓存行,则设置相应的有效位:

```
if (replace) begin
if (hit2 | ((~hit1) & recent1)) begin
inner_valid[addr_element2] <= 1'b1;
end else begin
inner_valid[addr_element1] <= 1'b1;
end
end
end</pre>
```

# 2.1.4 LRU信号

LRU (最近最少使用) 信号用于实现缓存替换策略。代码中, inner\_recent 数组存储了每个缓存行的最近使用位。

```
1 reg [ELEMENT_NUM-1:0] inner_recent = 0;
```

在加载和存储操作中,如果命中缓存行,则更新相应的最近使用位:

```
if (load) begin
1
2
     if (hit1) begin
3
        inner_recent[addr_element1] <= 1'b1;</pre>
4
        inner_recent[addr_element2] <= 1'b0;</pre>
5
     end else if (hit2) begin
        inner_recent[addr_element2] <= 1'b1;</pre>
6
        inner_recent[addr_element1] <= 1'b0;</pre>
8
     end
   end
```

# 2.2 Cache的存取过程

#### 2.2.1 地址解析

首先,将输入地址分解为标签位、索引位和字位:

```
assign addr_tag = addr[ADDR_BITS-1:ADDR_BITS-TAG_BITS];
assign addr_index = addr[ADDR_BITS-TAG_BITS-1:ADDR_BITS -TAG_BITS -
SET_INDEX_WIDTH];
assign addr_word = addr[WORD_BYTES_WIDTH + ELEMENT_WORDS_WIDTH -
1:WORD_BYTES_WIDTH];
```

### 2.2.2 数据读取

根据地址计算标签、索引和字位,并比较标签和有效位,确定是否命中缓存:

```
1 assign hit1 = valid1 & (tag1 == addr_tag);
   assign hit2 = valid2 & (tag2 == addr_tag);
如果命中缓存,根据 | u_b_h_w | 信号选择读取的数据宽度(字节、半字、字):
1 if (load & hit1) begin
      dout \leftarrow u_b_h_w[1] ? word1 :
 3
      u_b_h_w[0] ? {u_b_h_w[2] ? 16'b0 : {16{half_word1[15]}}},
    half_word1}:
      {u_b_h_w[2] ? 24'b0 : {24{byte1[7]}}, byte1};
4
 5
   end else if (load & hit2) begin
     dout \leftarrow u_b_h_w[1] ? word2 :
     u_b_h = 0? {u_b_h = 0} ? {u_b_h = 0} ? 16'b0 : {16{half_word2[15]}},
    half_word2}:
8
      {u_b_h_w[2] ? 24'b0 : {24{byte2[7]}}, byte2};
```

#### 2.2.3 数据写入

end

根据地址计算标签、索引和字位,如果命中缓存,则写入数据并设置脏位和最近使用位:

```
1 if (store) begin
 2
      if (hit1) begin
 3
        inner_data[addr_word1] <= u_b_h_w[1] ? din</pre>
          : u_b_h_w[0] ? addr[1] ? {din[15:0], word1[15:0]} :
    {word1[31:16], din[15:0]}
 5
            :addr[1] ? addr[0] ? {din[7:0], word1[23:0]} :
    {word1[31:24], din[7:0], word1[15:0]}
               :addr[0] ? {word1[31:16], din[7:0], word1[7:0]} :
 6
    {word1[31:8], din[7:0]};
 7
        inner_dirty[addr_element1] <= 1'b1;</pre>
        inner_recent[addr_element1] <= 1'b1;</pre>
 8
 9
        inner_recent[addr_element2] <= 1'b0;</pre>
10
      end else if (hit2) begin
```

```
11
        inner_data[addr_word2] <= u_b_h_w[1] ? din</pre>
12
           :u_b_h_w[0] ? addr[1] ? {din[15:0], word2[15:0]} :
    {word2[31:16], din[15:0]}
13
             :addr[1] ? addr[0] ? {din[7:0], word2[23:0]} :
    {word2[31:24], din[7:0], word2[15:0]}
14
               :addr[0] ? {word2[31:16], din[7:0], word2[7:0]} :
    {word2[31:8], din[7:0]};
        inner_dirty[addr_element2] <= 1'b1;</pre>
15
16
        inner_recent[addr_element2] <= 1'b1;</pre>
17
        inner_recent[addr_element1] <= 1'b0;</pre>
18
      end
19
    end
```

#### 2.2.4 缓存替换

如果需要替换缓存行,根据 **replace** 信号选择要替换的缓存行,并更新数据、标签、有效位、脏位和最近使用位:

```
if (replace) begin
 2
       if (hit2 | ((~hit1) & recent1)) begin
 3
         inner_data[addr_word2] <= din;</pre>
         inner_valid[addr_element2] <= 1'b1;</pre>
 4
         inner_dirty[addr_element2] <= 1'b0;</pre>
 5
 6
         inner_tag[addr_element2] <= addr_tag;</pre>
 7
         inner_recent[addr_element2] <= 1'b1;</pre>
 8
         inner_recent[addr_element1] <= 1'b0;</pre>
 9
       end else begin
10
         inner_data[addr_word1] <= din;</pre>
         inner_valid[addr_element1] <= 1'b1;</pre>
11
         inner_dirty[addr_element1] <= 1'b0;</pre>
12
13
         inner_tag[addr_element1] <= addr_tag;</pre>
         inner_recent[addr_element1] <= 1'b1;</pre>
14
15
         inner_recent[addr_element2] <= 1'b0;</pre>
16
       end
17
    end
```

# 3 实验过程和数据记录及结果分析

Tips: 请给出本次实验仿真关键信号截图,并结合波形简单解释cache的存取过程以及完成LRU Replacement的操作。

# 3.1 完整截图





# 3.2 Cache存取

观察到计数器为3的仿真波形是replace,相当于对cache做了替换,对cache做了写操作

```
32'd3: begin
1
        load \leftarrow 0;
2
        store <= 0;
3
        replace <= 1;</pre>
4
5
       invalid <= 0;
       addr <= 32'h10;//10000
6
        din <= 32'h34568890;
7
8
        u_b_h_w <= 2;
9
   end
```



从32'h10地址我们可以推断出index为0,此时index对应的cache块还是空闲的,所以直接在二路组相联的第一块进行了替换, $u_b_h_w \le 2$ ,我们可以得出替换长度为全字,也就意味着地址为32'h10的位置存放了0x34568890

现在我们聚焦于计数器为6时数据的取用:

```
32'd6: begin
1
2
       load <= 1;
       store <= 0;
3
4
       replace <= 0;
5
       invalid <= 0;
       addr <= 32'h10;//10000
6
       din <= 32'h0;
7
       u_b_h_w \ll 1;
8
9
   end
```



由addr 我们可以推断出index与上文提到的一致,均为0,且tag 相同,此时命中。数据直接取到了它的全字 0x34568890,根据 u\_b\_h\_w 为1我们可以得到想要取得的数据是有符号半字类型,即 0xffff8890 并将结果同步到 dout

#### 3.3 LRU替换策略

由于原测试仿真文件没有关于Cache替换,我们在测试文件中再补充测试

```
1 32'd20: begin
2 load <= 0;
3 store <= 0;
4 replace <= 1;
```

```
5
        invalid <= 0;</pre>
 6
        //00010000000000000000000011110000
 7
        addr <= 32'h100000f0;</pre>
 8
        din \ll 32'h0;
 9
        u_b_h_w <= 1;
10
    end
11
12
   32'd21: begin
13
        load <= 0;
14
        store <= 0;</pre>
       replace <= 1;
15
        invalid <= 0;
16
17
        //00100000000000000000000011110000
        addr <= 32'h200000f0;
18
        din <= 32'h0;
19
20
        u_b_h_w \ll 1;
21
    end
22
23
   32'd22: begin
24
        load \leq 0;
        store <= 0;
25
26
       replace <= 1;
27
        invalid <= 0;</pre>
        //00110000000000000000000011110000
28
29
        addr <= 32'h200000f0;</pre>
        din <= 32'h0;
30
31
        u_b_h_w <= 1;
32 end
33
```



# 1. 访问地址 32'h100000f0:

• 索引位: 01111

命中缓存行1,更新 inner\_recent[addr\_element1] 为 1, inner\_recent[addr\_element2] 为 0。

# 2. 访问地址 32'h200000f0:

○ 索引位: 01111

命中缓存行2,更新 inner\_recent[addr\_element2] 为 1,inner\_recent[addr\_element1] 为 0。

# 3. 访问地址 32'h300000f0:

索引位: 01111

。 发生缓存冲突, 因为两个缓存行的标签位都不匹配。

o 应用LRU策略,选择最近最少使用的缓存行 addr\_element1 即进行替换。

# 4 关于Bouns

# 4.1 验收json文件

```
{} config.json U ×
                  ≣ addr_define.vh U
                                       ≡ cache.v U
Lab3_4_doc > lab3 > Lab3_bonus_upload_templates > {} config.json > [ ] simulation
         "config": {
           "word_width": 32,
           "words_per_cache_line": 4,
           "num_cache_line": 64,
           "associativity": 4,
           "write_back": true,
           "write_allocate": true
         "simulation": [
              "type": "replace",
              "addr": 4,
              "data_in": 305419896,
              "width": "w"
              "type": "replace"
```

验收将 config 部分的 associativity 参数改为4即可

```
1 "associativity": 2, ---->"associativity": 4,
```

之后放到线上平台测试



测试成功

# 4.2 设计思路

除了LRU更换策略与二路组相联的略不同外,其余的部分基本一致,在此不在赘述

# • LRU替换策略的实现

在所选的代码片段中,LRU(最近最少使用)替换策略通过 inner\_recent 数组来实现。 inner\_recent 数组用于记录每个缓存行的最近使用情况,2位宽度的寄存器表示最近使用的程度。以下是详细的实现过程:

# 1. 定义和初始化

首先,定义了一个2位宽的寄存器数组 inner\_recent ,用于存储每个缓存行的最近使用情况:

```
1 reg [1:0] inner_recent [0:ELEMENT_NUM-1];
```

在初始化过程中,将 inner\_recent 数组的所有元素设置为 2'b0, 表示所有缓存行最初都未被使用:

```
initial begin
for (i = 0; i < ELEMENT_NUM; i = i + 1)
inner_recent[i] = 2'b0;
end</pre>
```

#### 2. 更新最近使用位

在每次加载 (load) 或存储 (store) 操作时,更新 [inner\_recent] 数组,以反映缓存行的最近使用情况。具体来说:

# • 加载操作:

- 假如命中了组内第x个缓存,记当前缓存的recent为m。
- 如果其他缓存行的 recent 值n大于m,将其他缓存行 inner\_recent 值 减1,表示它们的使用优先级降低。
- 如果其他缓存行的 recent 值n小于等于m,代表这个的优先级不用更改。
- 此时将缓存行x的 inner\_recent 设置为最高值 2'b11,表示最近使用。

通过上述步骤,LRU替换策略得以实现,确保每次替换操作都选择最近最少使用的缓存行,从而提高缓存的命中率和整体性能。

#### 4.3 源代码

```
1 // | ----- address 32 ----- |
   // | 31 8 | 7 4 | 3 2 | 1 0 |
   // | tag 24 | index 4 | word 2 | byte 2 |
 5
   module cache (
       input wire clk, // clock
6
       input wire rst, // reset
7
       input wire [ADDR_BITS-1:0] addr, // address
       input wire load, // read refreshes recent bit
9
       input wire replace, // set valid to 1 and reset dirty to 0
10
       input wire store, // set dirty to 1
11
       input wire invalid, // reset valid to 0
12
       input wire [2:0] u_b_h_w, // select signed or not & data width
13
14
                                // please refer to definition of LB,
   LH, LW, LBU, LHU in RV32I Instruction Set
```

```
15
        input wire [31:0] din, // data write in
16
        output reg hit = 0, // hit or not
17
        output reg [31:0] dout = 0, // data read out
18
        output reg valid = 0, // valid bit
19
        output reg dirty = 0, // dirty bit
20
        output reg [TAG_BITS-1:0] tag = 0// tag bits
21
        );
22
        `include "addr_define.vh"
23
24
        reg TO_BE_FILLED = 0;
25
        wire [31:0] word1, word2,word3,word4;
        wire [15:0] half_word1, half_word2, half_word3, half_word4;
26
27
        wire [7:0] byte1, byte2, byte3, byte4;
        wire [1:0] recent1, recent2, recent3, recent4; //2 bits for
28
    recent bit, the higher the recent
29
        wire valid1, valid2, valid3, valid4, dirty1, dirty2, dirty3,
    dirty4;
30
        wire [TAG_BITS-1:0] tag1, tag2, tag3, tag4;
31
        wire hit1, hit2, hit3, hit4;
        reg [1:0] inner_recent [0:ELEMENT_NUM-1] ;
32
        reg [ELEMENT_NUM-1:0] inner_valid = 0;
33
        reg [ELEMENT_NUM-1:0] inner_dirty = 0;
34
35
        reg [TAG_BITS-1:0] inner_tag [0:ELEMENT_NUM-1];
36
        // 64 elements, 4 ways set associative => 16 sets
37
        reg [31:0] inner_data [0:ELEMENT_NUM*ELEMENT_WORDS-1];
38
39
        // initialize tag and data with 0
40
        integer i;
        initial begin
41
42
            for (i = 0; i < ELEMENT_NUM; i = i + 1)
                inner_tag[i] = 23'b0;
43
44
45
            for (i = 0; i < ELEMENT_NUM*ELEMENT_WORDS; i = i + 1)
                inner_data[i] = 32'b0;
47
48
            for (i = 0; i < ELEMENT_NUM; i = i + 1)
```

```
49
                inner_recent[i] = 2'b0;
50
        end
51
52
        // the bits in an input address:
53
        wire [TAG_BITS-1:0] addr_tag;
54
        wire [SET_INDEX_WIDTH-1:0] addr_index; // idx of set
55
        wire [ELEMENT_WORDS_WIDTH+WORD_BYTES_WIDTH-WORD_BYTES_WIDTH-
    1:0] addr_word;
56
        wire [ELEMENT_INDEX_WIDTH-1:0] addr_element1;
57
        wire [ELEMENT_INDEX_WIDTH-1:0] addr_element2;
                                                           // idx of
    element
58
        wire [ELEMENT_INDEX_WIDTH-1:0] addr_element3;
59
        wire [ELEMENT_INDEX_WIDTH-1:0] addr_element4;
        wire [ELEMENT_INDEX_WIDTH+ELEMENT_WORDS_WIDTH-1:0] addr_word1;
60
61
        wire [ELEMENT_INDEX_WIDTH+ELEMENT_WORDS_WIDTH-1:0] addr_word2;
    // element index + word index
62
        wire [ELEMENT_INDEX_WIDTH+ELEMENT_WORDS_WIDTH-1:0] addr_word3;
63
        wire [ELEMENT_INDEX_WIDTH+ELEMENT_WORDS_WIDTH-1:0] addr_word4;
64
65
        assign addr_tag = addr[ADDR_BITS-1:ADDR_BITS-TAG_BITS];
66
        assign addr_index = addr[ADDR_BITS-TAG_BITS-1:ADDR_BITS -
    TAG_BITS - SET_INDEX_WIDTH];//TO_BE_FILLED;
67
        assign addr_word = addr[word_bytes_width + Element_words_width
    - 1:WORD_BYTES_WIDTH];//TO_BE_FILLED;
68
69
        assign addr_element1 = {addr_index, 2'b00};
70
        assign addr_element2 = {addr_index, 2'b01};
71
        assign addr_element3 = {addr_index, 2'b10};
72
        assign addr_element4 = {addr_index, 2'b11};
73
        assign addr_word1 = {addr_element1, addr_word};
74
        assign addr_word2 = {addr_element2, addr_word};
75
        assign addr_word3 = {addr_element3, addr_word};
76
        assign addr_word4 = {addr_element4, addr_word};
77
78
        assign word1 = inner_data[addr_word1];
79
        assign word2 = inner_data[addr_word2];
```

```
80
         assign word3 = inner_data[addr_word3];
 81
         assign word4 = inner_data[addr_word4];
         assign half_word1 = addr[1] ? word1[31:16] : word1[15:0];
 82
         assign half_word2 = addr[1] ? word2[31:16] : word2[15:0];
 83
 84
         assign half_word3 = addr[1] ? word3[31:16] : word3[15:0];
 85
         assign half_word4 = addr[1] ? word4[31:16] : word4[15:0];
 86
         assign byte1 = addr[1] ?
 87
                         addr[0] ? word1[31:24] : word1[23:16] :
                         addr[0] ? word1[15:8] : word1[7:0]
 88
         assign byte2 = addr[1] ?
 89
                         addr[0] ? word2[31:24] : word2[23:16] :
 90
 91
                         addr[0] ? word2[15:8] : word2[7:0]
         assign byte3 = addr[1] ?
 92
 93
                         addr[0] ? word3[31:24] : word3[23:16] :
 94
                         addr[0] ? word3[15:8] : word3[7:0]
 95
         assign byte4 = addr[1] ?
 96
                         addr[0] ? word4[31:24] : word4[23:16] :
 97
                         addr[0] ? word4[15:8] : word4[7:0]
 98
         assign recent1 = inner_recent[addr_element1];
99
         assign recent2 = inner_recent[addr_element2];
100
101
         assign recent3 = inner_recent[addr_element3];
102
         assign recent4 = inner_recent[addr_element4];
103
         assign valid1 = inner_valid[addr_element1];
104
         assign valid2 = inner_valid[addr_element2];
105
         assign valid3 = inner_valid[addr_element3];
106
         assign valid4 = inner_valid[addr_element4];
         assign dirty1 = inner_dirty[addr_element1];
107
108
         assign dirty2 = inner_dirty[addr_element2];
109
         assign dirty3 = inner_dirty[addr_element3];
110
         assign dirty4 = inner_dirty[addr_element4];
111
         assign tag1 = inner_tag[addr_element1];
112
         assign tag2 = inner_tag[addr_element2];
113
         assign tag3 = inner_tag[addr_element3];
114
         assign tag4 = inner_tag[addr_element4];
```

```
115
         assign hit1 = valid1 & (tag1 == addr_tag);
116
         assign hit2 = valid2 & (tag2 == addr_tag);
117
         assign hit3 = valid3 & (tag3 == addr_tag);
118
         assign hit4 = valid4 & (tag4 == addr_tag);
119
120
         always @ (*) begin
121
             valid <= hit1 ? valid1 : hit2 ? valid2 : hit3 ? valid3 :</pre>
     hit4 ? valid4 :
122
                 (recent1<=recent2&&recent1<=recent3&&recent1<=recent4)</pre>
     ? valid1:
                 (recent2<=recent1&&recent2<=recent3&&recent2<=recent4)</pre>
123
     ? valid2:
124
                 (recent3<=recent2&&recent3<=recent4)</pre>
     ? valid3 : valid4;
             dirty <= hit1 ? dirty1 : hit2 ? dirty2 : hit3 ? dirty3 :</pre>
125
     hit4 ? dirty4 :
126
                 (recent1<=recent2&&recent1<=recent3&&recent1<=recent4)</pre>
     ? dirty1 :
127
                 (recent2<=recent1&&recent2<=recent3&&recent2<=recent4)</pre>
     ? dirty2 :
                 (recent3<=recent2&&recent3<=recent4)</pre>
128
     ? dirty3 : dirty4;
129
             tag <= hit1 ? tag1 : hit2 ? tag2 : hit3 ? tag3 : hit4 ?
     tag4:
130
                 (recent1<=recent2&&recent1<=recent3&&recent1<=recent4)</pre>
     ? tag1 :
131
                 (recent2<=recent1&&recent2<=recent3&&recent2<=recent4)</pre>
     ? tag2 :
132
                 (recent3<=recent2&&recent3<=recent4)</pre>
     ? tag3 : tag4;
             hit <= hit1 | hit2 | hit3 | hit4;
133
134
135
            if (load & hit1) begin
136
                 dout \le u_b_h_w[1] ? word1 :
137
                 u_b_hw[0] ? {u_b_hw[2] ? 16'b0 :
     {16{half_word1[15]}}, half_word1} :
```

```
138
                 {u_b_h_w[2] ? 24'b0 : {24{byte1[7]}}, byte1};
139
             end
140
             else if (load & hit2) begin
141
                 dout \leftarrow u_b_h_w[1] ? word2 :
142
                 u_b_hw[0] ? \{u_b_hw[2] ? 16'b0 :
     {16{half_word2[15]}}, half_word2} :
143
                 {u_b_h_w[2] ? 24'b0 : {24{byte2[7]}}, byte2};
144
             end
             else if (load & hit3) begin
145
                 dout \leftarrow u_b_h_w[1] ? word3 :
146
                 u_b_h_w[0] ? \{u_b_h_w[2] ? 16'b0 :
147
     {16{half_word3[15]}}, half_word3} :
148
                 {u_b_h_w[2] ? 24'b0 : {24{byte3[7]}}, byte3};
149
             end
             else if (load & hit4) begin
150
                 dout <= u_b_h_w[1] ? word4 :
151
152
                 u_b_h_w[0] ? {u_b_h_w[2] ? 16'b0 :
     {16{half_word4[15]}}, half_word4} :
153
                 {u_b_h_w[2] ? 24'b0 : {24{byte4[7]}}, byte4};
154
             end
             else begin
155
156
                 // dout <= recent1 ? word2 : word1;</pre>
157
                 dout <=
     (recent1<=recent2&&recent1<=recent3&&recent1<=recent4) ? word1 :</pre>
158
      (recent2<=recent1&&recent2<=recent3 & recent2<=recent4) ? word2 :</pre>
159
      (recent3<=recent2&&recent3<=recent4) ? word3 :</pre>
     word4;
160
             end
161
         end
162
163
         always @ (posedge clk) begin
164
            if (load) begin
                 if (hit1) begin
165
```

```
166
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element1]) ?</pre>
167
                           inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
168
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element1]) ?</pre>
169
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
170
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element1]) ?</pre>
                           inner_recent[addr_element4] :
171
     inner_recent[addr_element4]-2'b01;
172
                       inner_recent[addr_element1] <= 2'b11;</pre>
173
                  end
174
                  else if (hit2) begin
175
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element2]) ?</pre>
176
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
177
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element2]) ?</pre>
178
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
179
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element2]) ?</pre>
180
                           inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
181
                       inner_recent[addr_element2] <= 2'b11;</pre>
182
                  end
                  else if (hit3) begin
183
184
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element3]) ?</pre>
185
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
186
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element3]) ?</pre>
```

```
187
                           inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
188
                      inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element3]) ?</pre>
                           inner_recent[addr_element4] :
189
     inner_recent[addr_element4]-2'b01;
190
                      inner_recent[addr_element3] <= 2'b11;</pre>
191
                  end
192
                  else if (hit4) begin
193
                      inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element4]) ?</pre>
194
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
                      inner_recent[addr_element2] <=</pre>
195
     (inner_recent[addr_element2] <= inner_recent[addr_element4]) ?</pre>
196
                           inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
197
                      inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element4]) ?</pre>
198
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
199
                      inner_recent[addr_element4] <= 2'b11;</pre>
200
                  end
201
              end
202
203
              if (store) begin
204
                  if (hit1) begin
205
                      inner_data[addr_word1] <= u_b_h_w[1] ? din</pre>
206
                           : u_b_h_w[0] ? addr[1] ? {din[15:0],
     word1[15:0]} : {word1[31:16], din[15:0]}
207
                               :addr[1] ? addr[0] ? {din[7:0],
     word1[23:0]} : {word1[31:24], din[7:0], word1[15:0]}
208
                                   :addr[0] ? {word1[31:16], din[7:0],
     word1[7:0]} : {word1[31:8], din[7:0]};
209
                      inner_dirty[addr_element1] <= 1'b1;</pre>
```

```
210
                      inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element1]) ?</pre>
211
                           inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
212
                      inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element1]) ?</pre>
213
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
214
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element1]) ?</pre>
                           inner_recent[addr_element4] :
215
     inner_recent[addr_element4]-2'b01;
216
                      inner_recent[addr_element1] <= 2'b11;</pre>
217
                  end
218
                  else if (hit2) begin
219
                      inner_data[addr_word2] <= u_b_h_w[1] ? din</pre>
220
                           :u_b_h_w[0] ? addr[1] ? {din[15:0],
     word2[15:0]} : {word2[31:16], din[15:0]}
221
                               :addr[1] ? addr[0] ? {din[7:0],
     word2[23:0]} : {word2[31:24], din[7:0], word2[15:0]}
                                   :addr[0] ? {word2[31:16], din[7:0],
222
     word2[7:0]} : {word2[31:8], din[7:0]};
223
                       inner_dirty[addr_element2] <= 1'b1;</pre>
224
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element2]) ?</pre>
225
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
226
                      inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element2]) ?</pre>
227
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
228
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element2]) ?</pre>
229
                           inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
230
                      inner_recent[addr_element2] <= 2'b11;</pre>
```

```
231
                  end
232
                  else if (hit3) begin
233
                      inner_data[addr_word3] <= u_b_h_w[1] ? din</pre>
234
                           :u_b_h_w[0] ? addr[1] ? {din[15:0],
     word3[15:0]} : {word3[31:16], din[15:0]}
235
                               :addr[1] ? addr[0] ? {din[7:0],
     word3[23:0]} : {word3[31:24], din[7:0], word3[15:0]}
                                   :addr[0] ? {word3[31:16], din[7:0],
236
     word3[7:0]} : {word3[31:8], din[7:0]};
237
                      inner_dirty[addr_element3] <= 1'b1;</pre>
238
                      inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element3]) ?</pre>
239
                          inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
240
                      inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element3]) ?</pre>
241
                          inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
242
                      inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element3]) ?</pre>
                          inner_recent[addr_element4] :
243
     inner_recent[addr_element4]-2'b01;
244
                      inner_recent[addr_element3] <= 2'b11;</pre>
245
                  end
246
                  else if (hit4) begin
247
                      inner_data[addr_word4] <= u_b_h_w[1] ? din</pre>
248
                           :u_b_h_w[0] ? addr[1] ? {din[15:0],
     word4[15:0]} : {word4[31:16], din[15:0]}
249
                               :addr[1] ? addr[0] ? {din[7:0],
     word4[23:0]} : {word4[31:24], din[7:0], word4[15:0]}
250
                                   :addr[0] ? {word4[31:16], din[7:0],
     word4[7:0]} : {word4[31:8], din[7:0]};
251
                      inner_dirty[addr_element4] <= 1'b1;</pre>
252
                      inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element4]) ?</pre>
```

```
253
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
254
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element4]) ?</pre>
                           inner_recent[addr_element2] :
255
     inner_recent[addr_element2]-2'b01;
256
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element4]) ?</pre>
257
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
                       inner_recent[addr_element4] <= 2'b11;</pre>
258
259
260
                  end
              end
261
262
263
              if (replace) begin
264
                  if (hit1)begin
265
                       inner_data[addr_word1] <= din;</pre>
266
                       inner_valid[addr_element1] <= 1'b1;</pre>
                       inner_dirty[addr_element1] <= 1'b0;</pre>
267
                       inner_tag[addr_element1] <= addr_tag;</pre>
268
269
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element1]) ?</pre>
270
                           inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
271
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element1]) ?</pre>
272
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
273
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element1]) ?</pre>
274
                           inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
275
                       inner_recent[addr_element1] <= 2'b11;</pre>
276
                  end
277
                  else if (hit2)begin
```

```
278
                       inner_data[addr_word2] <= din;</pre>
                       inner_valid[addr_element2] <= 1'b1;</pre>
279
280
                       inner_dirty[addr_element2] <= 1'b0;</pre>
                       inner_tag[addr_element2] <=</pre>
281
     addr_tag;//[TO_BE_FILLED] <= addr_tag;</pre>
282
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element2]) ?</pre>
                            inner_recent[addr_element1] :
283
     inner_recent[addr_element1]-2'b01;
284
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element2]) ?</pre>
285
                            inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
286
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element2]) ?</pre>
287
                            inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
288
                       inner_recent[addr_element2] <= 2'b11;</pre>
289
                   end
290
                   else if (hit3)begin
291
                       inner_data[addr_word3] <= din;</pre>
                       inner_valid[addr_element3] <= 1'b1;</pre>
292
293
                       inner_dirty[addr_element3] <= 1'b0;</pre>
294
                       inner_tag[addr_element3] <=</pre>
     addr_tag;//[TO_BE_FILLED] <= addr_tag;</pre>
295
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element3]) ?</pre>
296
                            inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
297
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element3]) ?</pre>
298
                            inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
299
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element3]) ?</pre>
```

```
300
                            inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
301
                       inner_recent[addr_element3] <= 2'b11;</pre>
302
                   end
303
                   else if (hit4)begin
304
                       inner_data[addr_word4] <= din;</pre>
305
                       inner_valid[addr_element4] <= 1'b1;</pre>
                       inner_dirty[addr_element4] <= 1'b0;</pre>
306
                       inner_tag[addr_element4] <=</pre>
307
     addr_tag;//[TO_BE_FILLED] <= addr_tag;</pre>
308
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element4]) ?</pre>
309
                            inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
310
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element4]) ?</pre>
311
                            inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
312
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element4]) ?</pre>
313
                            inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
314
                       inner_recent[addr_element4] <= 2'b11;</pre>
315
                   end
316
                   else if
     (recent1<=recent2&&recent1<=recent3&&recent1<=recent4) begin</pre>
317
                       inner_data[addr_word1] <= din;</pre>
318
                       inner_valid[addr_element1] <= 1'b1;</pre>
319
                       inner_dirty[addr_element1] <= 1'b0;</pre>
320
                       inner_tag[addr_element1] <= addr_tag;</pre>
321
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element1]) ?</pre>
322
                            inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
323
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element1]) ?</pre>
```

```
324
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
325
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element1]) ?</pre>
326
                           inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
327
                       inner_recent[addr_element1] <= 2'b11;</pre>
328
                  end
329
                  else if
     (recent2<=recent1&&recent2<=recent3&erecent2<=recent4) begin</pre>
330
                       inner_data[addr_word2] <= din;</pre>
331
                       inner_valid[addr_element2] <= 1'b1;</pre>
332
                       inner_dirty[addr_element2] <= 1'b0;</pre>
                       inner_tag[addr_element2] <= addr_tag;</pre>
333
334
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element2]) ?</pre>
335
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
336
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element2]) ?</pre>
                           inner_recent[addr_element3] :
337
     inner_recent[addr_element3]-2'b01;
338
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element2]) ?</pre>
339
                           inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
340
                       inner_recent[addr_element2] <= 2'b11;</pre>
341
                  end
342
                  else if
     (recent3<=recent2&&recent3<=recent4) begin</pre>
343
                       inner_data[addr_word3] <= din;</pre>
                       inner_valid[addr_element3] <= 1'b1;</pre>
344
345
                       inner_dirty[addr_element3] <= 1'b0;</pre>
                       inner_tag[addr_element3] <= addr_tag;</pre>
346
347
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element3]) ?</pre>
```

```
348
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
349
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element3]) ?</pre>
                           inner_recent[addr_element2] :
350
     inner_recent[addr_element2]-2'b01;
351
                       inner_recent[addr_element4] <=</pre>
     (inner_recent[addr_element4] <= inner_recent[addr_element3]) ?</pre>
352
                           inner_recent[addr_element4] :
     inner_recent[addr_element4]-2'b01;
                       inner_recent[addr_element3] <= 2'b11;</pre>
353
354
                  end
355
                  else begin
                       inner_data[addr_word4] <= din;</pre>
356
357
                       inner_valid[addr_element4] <= 1'b1;</pre>
358
                       inner_dirty[addr_element4] <= 1'b0;</pre>
359
                       inner_tag[addr_element4] <= addr_tag;</pre>
360
                       inner_recent[addr_element1] <=</pre>
     (inner_recent[addr_element1] <= inner_recent[addr_element4]) ?</pre>
361
                           inner_recent[addr_element1] :
     inner_recent[addr_element1]-2'b01;
362
                       inner_recent[addr_element2] <=</pre>
     (inner_recent[addr_element2] <= inner_recent[addr_element4]) ?</pre>
363
                           inner_recent[addr_element2] :
     inner_recent[addr_element2]-2'b01;
364
                       inner_recent[addr_element3] <=</pre>
     (inner_recent[addr_element3] <= inner_recent[addr_element4]) ?</pre>
365
                           inner_recent[addr_element3] :
     inner_recent[addr_element3]-2'b01;
366
                       inner_recent[addr_element4] <= 2'b11;</pre>
367
                  end
368
369
              end
370
              // not used currently, can be used to reset the cache.
371
              if (invalid) begin
372
                  inner_recent[addr_element1] <= 2'b0;</pre>
```

```
inner_recent[addr_element2] <= 2'b0;</pre>
373
                    inner_recent[addr_element3] <= 2'b0;</pre>
374
                    inner_recent[addr_element4] <= 2'b0;</pre>
375
376
                    inner_valid[addr_element1] <= 1'b0;</pre>
                    inner_valid[addr_element2] <= 1'b0;</pre>
377
                    inner_valid[addr_element3] <= 1'b0;</pre>
378
                    inner_valid[addr_element4] <= 1'b0;</pre>
379
380
                    inner_dirty[addr_element1] <= 1'b0;</pre>
                    inner_dirty[addr_element2] <= 1'b0;</pre>
381
                    inner_dirty[addr_element3] <= 1'b0;</pre>
382
                    inner_dirty[addr_element4] <= 1'b0;</pre>
383
384
               end
385
          end
386
     endmodule
387
```

# 5 讨论与心得

Tips:请写出对本次实验内容的深入讨论或者本次实验的心得体会。

暂无,大三秋冬课有点小多,以前计逻、计组还会在这发发牢骚,现在没时间了 $\mathbf{T_T}$ (