# 洲江水学

# 本科实验报告

| 课程名称: |     | 计算机体系结构    |  |
|-------|-----|------------|--|
| 姓     | 名:  | 李安旭        |  |
| 学     | 院:  | 计算机科学与技术学院 |  |
|       | 系:  | 计算机科学与技术系  |  |
| 专     | 业:  | 计算机科学与技术   |  |
| 学     | 号:  | 3220102479 |  |
| 指导    | 教师: | 姜晓红        |  |

2024年 12月 24日

# 浙江大学实验报告

| 课程名称:                                                                                                                                                                   | 计算机体系结构                                | <u> </u>                                                               | ☆类型:_                                                 | 综合                                                                                                                      |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------|------------------------------------------------------------------------|-------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|
| 实验项目名称:                                                                                                                                                                 |                                        | eduled Pipelines using                                                 | g Scoreboa                                            | arding/Tomasulo                                                                                                         |
| 学生姓名:                                                                                                                                                                   | 李安旭 专业:                                | 计算机科学与技术                                                               | 学号:                                                   | 3220102479                                                                                                              |
| 同组学生姓名:                                                                                                                                                                 | 王晓宇                                    | 指导老师:                                                                  | 姜晓红                                                   |                                                                                                                         |
| 实验地点:                                                                                                                                                                   |                                        | 实验日期: _202                                                             | <u>24</u> 年 <u>12</u>                                 | 2 月 24 日                                                                                                                |
| 21,-11                                                                                                                                                                  | 的和要求                                   |                                                                        |                                                       |                                                                                                                         |
|                                                                                                                                                                         | 实验的目的与要求<br>寺多周期操作的流水                  | 线原理、设计方法和                                                              | 1验证方法                                                 | <u>.</u>                                                                                                                |
| • 理解带征                                                                                                                                                                  | 有 Scoreboard 的动态                       | 调度原理                                                                   |                                                       |                                                                                                                         |
| 要求:                                                                                                                                                                     |                                        |                                                                        |                                                       |                                                                                                                         |
| <ul> <li>R/I-type: 4</li> <li>mul: 4</li> <li>divu: 4</li> <li>load: 4</li> <li>store: 4</li> <li>branch: 4</li> <li>jal: 4</li> <li>jalr: 4</li> <li>lui: 4</li> </ul> | stall: 5<br>• 在同一周期内, 一条指              | 出现FU unit hazard:5<br>t hazard和WAW:5<br>l:5<br>tall:5<br>back的过程中出现WAR | <ul><li>mem u</li><li>mul un</li><li>mul un</li></ul> | t >= 2 busy: 5<br>unit >= 2 busy: 5 |
| • auipc: 4                                                                                                                                                              | T///>///////////////////////////////// | 37 WILE: 10                                                            |                                                       |                                                                                                                         |

二、实验内容和原理

Tips:结合代码实现,简要解释:

发射逻辑以及发射后更新 qj/qk/rj/rk 的逻辑

WB 的逻辑(包括 WAR stall)

Branch 的逻辑(包括 predict not taken)

为实现多 unit 增加的结构

1. 发射逻辑以及发射后更新 qj/qk/rj/rk 的逻辑

```
// IS
if (RO_en) begin
    if (|dst) RRS[dst] <= use_FU;//TO_BE_FILLED;</pre>
    FUS[use_FU]['BUSY] <= 1'b1;//TO_BE_FILLED;</pre>
    FUS[use_FU]['SRC1_H:'SRC1_L] <= src1; //TO_BE_FILLED;</pre>
    FUS[use_FU]['SRC2_H:'SRC2_L] <= src2; //TO_BE_FILLED;</pre>
    FUS[use_FU]['DST_H: 'DST_L] <= dst; //TO_BE_FILLED;</pre>
    FUS[use_FU]['OP_H: 'OP_L] <= op; //TO_BE_FILLED;</pre>
    FUS[use_FU][`FU1_H: `FU1_L] <= fu1;//T0_BE_FILLED;</pre>
    FUS[use_FU]['FU2_H: 'FU2_L] <= fu2;//TO_BE_FILLED;</pre>
    FUS[use_FU]['FU_DONE] <= 1'b0;//new
    FUS[use_FU]['RDY1] <= rdy1;//T0_BE_FILLED;</pre>
    FUS[use_FU]['RDY2] <= rdy2;//T0_BE_FILLED;</pre>
    IMM[use_FU] <= imm;</pre>
    PCR[use_FU] <= PC;
end
```

## 发射逻辑

如果目的寄存器 dst 不为零,则将 use\_FU 写入寄存器重命名表 RRS 中对应的位置。

#### 更新功能单元状态:

- ➤ 将 FUS[use\_FU][BUSY]`置为 1,表示我们将使用该功能单元作为此指令的 FU。
- ➤ 将源操作数 src1、src2 和 dst 写入功能单元 FUS 中对应的位置表明使用数据的来源与去向。
- ▶ 将操作码 op 写入功能单元 FUS 中对应的位置。
- ▶ 将功能单元类型 ful 和 fu2 写入功能单元 FUS 中表明操作数的 FU 来源。
- ▶ 将 FUS[use FU][FU DONE]` 置为 0,表示操作尚未完成。
- ▶ 将 rdy1 和 rdy2 写入功能单元 FUS ,表示源操作数是否准备好。

#### 更新立即数和程序计数器:

将立即数 imm 写入 IMM 中对应的位置。

将程序计数器 PC 写入 PCR 中对应的位置。

这里我们便将指令成功发射出去,并设置好了对应的逻辑位

# 更新 qj/qk/rj/rk 的逻辑

对于 q,我们直接填充 RRS 中对应的占用单元 FU,如果此处的值为 0 表示该处数据没有等待的 FU,我们在后文如果成功写入之后要及时清零 RRS 中的 FU 值。

其中 ready 要根据当前两个源操作数是否在先前的指令中都已经得到最新的结果进行赋值,相应的判断准备好的逻辑我们在前文做好了判断——如果源操作数已经准备好则为 1 否则为 0。

2. WB 的逻辑(包括 WAR stall)

## WB 逻辑

```
always @ (*) begin
   write_sel = 0;
    reg_write = 0;
    rd_ctrl = 0;
    if (FUS['FU_JUMP]['FU_DONE] & ~JUMP_WAR) begin//(TO_BE_FILLED) begin
        write_sel = `FU_JUMP-1;//TO_BE_FILLED;
        reg_write = 1'b1;//TO_BE_FILLED;
        rd_ctrl = FUS[`FU_JUMP][`DST_H: `DST_L];//TO_BE_FILLED;
    else if (FUS[`FU_ALU][`FU_DONE] & ~ALU_WAR) begin//(TO_BE_FILLED) begin
        write_sel = `FU_ALU-1;//TO_BE_FILLED;
        reg_write = 1'b1;//TO_BE_FILLED;
        rd_ctrl = FUS['FU_ALU]['DST_H: 'DST_L];//TO_BE_FILLED;
    else if (FUS['FU_MEM]['FU_DONE] & ~MEM_WAR) begin//(TO_BE_FILLED) begin
       write_sel = `FU_MEM-1;//TO_BE_FILLED;
       reg_write = 1'b1;//TO_BE_FILLED;
        rd_ctrl = FUS['FU_MEM]['DST_H: 'DST_L];//TO_BE_FILLED;
    else if (FUS[`FU_MUL][`FU_DONE] & ~MUL_WAR) begin//(TO_BE_FILLED) begin
        write_sel = `FU_MUL-1;//TO_BE_FILLED;
        reg_write = 1'b1;//TO_BE_FILLED;
        rd_ctrl = FUS['FU_MUL]['DST_H: 'DST_L];//TO_BE_FILLED;
    else if (FUS['FU_DIV]['FU_DONE] & ~DIV_WAR) begin//(TO_BE_FILLED) begin
        write_sel = `FU_DIV-1;//TO_BE_FILLED;
       reg_write = 1'b1;//TO_BE_FILLED;
        rd_ctrl = FUS['FU_DIV]['DST_H: 'DST_L];//TO_BE_FILLED;
end
```

写回的时候,如果当前对应 FUS 项的 done 为 1 表示 FU 已经执行完毕,并且没有出现 WAR 竞争时,就会把对应的写回使能打开,以及传出正确的 rd 寄存器的编号以便寄存器堆进行改写。

#### WAR stall

```
wire ALU_WAR = ~(
     (FUS['FU_MEM]['SRC1_H:'SRC1_L] == FUS['FU_ALU]['DST_H:'DST_L] && FUS['FU_MEM]['RDY1])
     (FUS['FU_MEM]['SRC2_H: 'SRC2_L] == FUS['FU_ALU]['DST_H: 'DST_L] && FUS['FU_MEM]['RDY2])
     (FUS[`FU_MUL][`SRC1_H: SRC1_L] == FUS[`FU_ALU][`DST_H: DST_L] && FUS[`FU_MUL][`RDY1])
(FUS[`FU_MUL][`SRC2_H: SRC2_L] == FUS[`FU_ALU][`DST_H: DST_L] && FUS[`FU_MUL][`RDY2])
     (FUS['FU_DIV]['SRC1_H: 'SRC1_L] == FUS['FU_ALU]['DST_H: 'DST_L] && FUS['FU_DIV]['RDY1])
(FUS['FU_DIV]['SRC2_H: 'SRC2_L] == FUS['FU_ALU]['DST_H: 'DST_L] && FUS['FU_DIV]['RDY2])
     (FUS['FU_JUMP]['SRC1_H: 'SRC1_L] == FUS['FU_ALU]['DST_H: 'DST_L] && FUS['FU_JUMP]['RDY1]) ||
     (FUS[`FU_JUMP][`SRC2_H: `SRC2_L] == FUS[`FU_ALU][`DST_H: `DST_L] && FUS[`FU_JUMP][`RDY2])
wire MEM_WAR = ~(
     (FUS[`FU_ALU][`SRC2_H: `SRC2_L] == FUS[`FU_MEM][`DST_H: `DST_L] && FUS[`FU_ALU][`RDY2])
     (FUS[`FU_MUL][`SRC1_H: `SRC1_L] == FUS[`FU_MEM][`DST_H: `DST_L] && FUS[`FU_MUL][`RDY1]) ||
(FUS[`FU_MUL][`SRC2_H: `SRC2_L] == FUS[`FU_MEM][`DST_H: `DST_L] && FUS[`FU_MUL][`RDY2]) ||
     (FUS['FU_DIV]['SRC1_H: 'SRC1_L] == FUS['FU_MEM]['DST_H: 'DST_L] && FUS['FU_DIV]['RDY1]) ||
(FUS['FU_DIV]['SRC2_H: 'SRC2_L] == FUS['FU_MEM]['DST_H: 'DST_L] && FUS['FU_DIV]['RDY2]) ||
(FUS['FU_JUMP]['SRC1_H: 'SRC1_L] == FUS['FU_MEM]['DST_H: 'DST_L] && FUS['FU_JUMP]['RDY1]) ||
     (FUS['FU_JUMP]['SRC2_H: 'SRC2_L] == FUS['FU_MEM]['DST_H: 'DST_L] && FUS['FU_JUMP]['RDY2])
)://TO BE FILLED:
wire MUL_WAR = ~(
wire DIV_WAR = ~(.
```

```
// 对于WARRO处理逻辑
// WB
if (FUS[`FU_JUMP][`FU_DONE] & JUMP_WAR) begin ...
end
// ALU
else if (FUS[`FU_ALU][`FU_DONE] & ALU_WAR) begin
// 这里需要填入多行 Multiple rows need to be filled in here
//TO_BE_FILLED <= 0;
FUS[`FU_ALU] <= 32'b0;
RRS[FUS[`FU_ALU][`DST_H: `PUT_L] == `FU_ALU) FUS[`FU_JUMP][`RDY1]<=1'b1;
if (FUS[`FU_DUMP][`FUI_H: `FUI_L] == `FU_ALU) FUS[`FU_MEM][`RDY1]<=1'b1;
if (FUS[`FU_MUM_][`FUI_H: `FUI_L] == `FU_ALU) FUS[`FU_MUM_][`RDY1]<=1'b1;
if (FUS[`FU_DUM_][`FUI_H: `FUI_L] == `FU_ALU) FUS[`FU_DIV][`RDY1]<=1'b1;
if (FUS[`FU_DUM_][`FU2_H: `FU2_L] == `FU_ALU) FUS[`FU_MEM][`RDY2]<=1'b1;
if (FUS[`FU_MEM][`FU2_H: `FU2_L] == `FU_ALU) FUS[`FU_MEM][`RDY2]<=1'b1;
if (FUS[`FU_MEM][`FU2_H: `FU2_L] == `FU_ALU) FUS[`FU_MUM_][`RDY2]<=1'b1;
if (FUS[`FU_MUM_][`FU2_H: `FU2_L] == `FU_ALU) FUS[`FU_MUM_][`RDY2]<=1'b1;
if (FUS[`FU_MUM_][`FU_DON_] & MEM_WAR) begin ...
end
// MUL
else if (FUS[`FU_MEM][`FU_DON_] & MUM_WAR) begin ...
end
end
// DIV
else if (FUS[`FU_DIV][`FU_DON_] & DIV_WAR) begin ...
end
end
end
end
```

我们这里每个 FU 单元均有 WAR 检测,我们这里仅对 ALU 单元的 WAR 检测和处理进行解释:

WAR 是当前指令的目的操作数与之前的 FUS 中的源操作数相同,并且之前指令的源操作数对应的 ready 位为 0,这样就会产生 WAR 冲突。这里得到判断逻辑是判断各个 FU 的无 WAR 逻辑后取反,我们单独处理了当 WAR 冲突发生的操作,这里的操作主要是将使用该写回数据的 FU 的状态位改写,主要是 RDY 位的设置。

#### 3. Branch 的逻辑(包括 predict not taken)

对于 Branch 逻辑,当出现 jump 指令时,我们需要利用 JUMPFU 来进行跳转预测,将结果返回到 CtrlUnit 中判断是否要对流水线进行刷新跳转,具体包括有数值判断跳转和 JALR 等指令

我们这里是 predict not taken 当结果为需要跳转时, IS\_flush 将跳转指令之后的数据刷新,表示预测错误需要 flush 掉先前一条错误指令,如果预测正确则不需要flush。

4. 为实现多 unit 增加的结构

我们为了统筹所有 FU 的信息联通和同步信息方便,我们设置了 FUS、RRS、IMM 等共享数据寄存器单元,方便我们进行查询 FU 占用信息等等功能

```
reg[31:0] FUS[1:5];
reg[31:0] IMM[1:5];

// records which FU will write corresponding reg at WB
reg[2:0] RRS[0:31];

// sometimes an instruction needs PC to execute
// pc record
reg[31:0] PCR[1:5];
```

FUS 是一个 32 位宽的寄存器数组,用于存储功能单元(Functional Units, FU)的状态信息。每个功能单元都有一个对应的 FUS 寄存器,用于记录该功能单元的各种状态和控制信号。具体来说,FUS 寄存器包含以下信息:

- ▶ BUSY 标志: 指示功能单元是否正在使用。
- ➤ SRC1 和 SRC2: 源操作数寄存器编号。
- ▶ DST: 目的操作数寄存器编号。
- > OP: 操作码,指示功能单元要执行的操作。
- ▶ FU DONE 标志: 指示功能单元的操作是否完成。
- ▶ RDY1 和 RDY2: 指示源操作数是否准备好。

IMM 是一个 32 位宽的寄存器数组,用于存储立即数(Immediate Values)。立即数是指令中直接包含的常数值,通常用于算术运算或地址计算。每个功能单元都有一个对应的 IMM 寄存器,用于存储当前指令的立即数。

RRS 是一个 3 位宽的寄存器数组,用于实现寄存器重命名(Register Renaming)。寄存器重命名表记录了每个逻辑寄存器当前映射到的功能单元编号。

➤ 每个逻辑寄存器 (0 到 31) 对应的功能单元编号 (0 到 7),表示该逻辑 寄存器的值将由哪个功能单元在写回阶段 (WB)写入。

▶ 通过使用 RRS,可以避免写后写(WAW)和写后读(WAR)数据冒险,提高指令级并行性。

```
// function unit
define FU_BLANK
                   3'd0
define FU_ALU
                  3'd1
'define FU_MEM
                  3'd2
'define FU_MUL
                   3'd3
'define FU_DIV
                   3'd4
'define FU_JUMP
                   3'd5
'define Imm_type_I 3'b001
'define Imm_type_B 3'b010
'define Imm_type_J 3'b011
'define Imm_type_S 3'b100
'define Imm_type_U 3'b101
'define BUSY
               0
'define OP_L
               1
'define OP_H 5
'define DST_L 6
'define DST_H 10
'define SRC1_L 11
'define SRC1_H 15
'define SRC2_L 16
'define SRC2_H 20
'define FU1_L 21
'define FU1_H
              23
'define FU2_L
              24
'define FU2_H 26
'define RDY1
               27
'define RDY2
               28
'define FU DONE 29
```

这里是设置对应宏以优化我们寄存器对应位的显示

三、实验过程和数据记录及结果分析

Tips:请给出本次实验仿真关键信号截图,并结合波形简要解释各种 Hazard 发生和解决的逻辑





# • FU\_Hazard:

| 0x4 | 0x00402103 | lw x2<br>4(x0) | lw x2, 4(x0) |
|-----|------------|----------------|--------------|
| 0x8 | 0x00802203 | lw x4<br>8(x0) | lw x4, 8(x0) |
|     |            | ())            |              |
|     |            |                |              |



如图所示,此时 Ctrl\_Unit 正在执行 lw 指令,但是此时通过 FUS 可知前面的 lw 指令还没有执行完毕,所以发生 FU\_Hazard,nomal\_stall 也因此变成 1,流水线 stall。

### • WAW Hazard



如图所示,此时 Ctrl\_Unit 正要执行 lw 指令,但是此时前一条指令同样也要写 x5,所以导致 WAW\_stall,由于这个 stall 被包含在 normal\_stall 中,所以并不能直接看出来,但是通过排除法,此时并未发生 struct\_stall,可以说明必定发生了 WAW\_stall,导致了流水线在 PC=0x14 时 stall

• WAR Hazard

| 0x60 | 0x025206B3 | mul x13 x4<br>x5  | mul x13, x4, x5     |
|------|------------|-------------------|---------------------|
| 0x64 | 0x002687B3 | add x15<br>x13 x2 | add x15, x13,<br>x2 |
| 0x68 | 0x00402103 | lw x2<br>4(x0)    | lw x2, 4(x0)        |



如图所示,此时 Ctrl\_Unit 执行 lw 指令,由于 add 指令的 x15 在等待 mul 指令的计算值,所以 add 指令不能开始读操作数,此时 lw 指令会先一步进入 WB 阶段,此时会检测到要写入的 rd 和 ALU 部件的一个 ready 的 src 冲突了,写入就会暂停,直到 add 指令开始运行

## • RAW\_Hazard

| 0x60 | 0x025206B3 | mul x13 x4<br>x5  | mul x13, x4, x5     |
|------|------------|-------------------|---------------------|
| 0x64 | 0x002687B3 | add x15<br>x13 x2 | add x15, x13,<br>x2 |
| 0x68 | 0x00402103 | lw x2<br>4(x0)    | lw x2, 4(x0)        |



如图, add 指令的 x13 依赖于前面的 mul 指令, 所以会产生 RAW 冲突, 此时 FUS 中的 add 部件的 rdy1 状态就会被设置 0,表示该寄存器需要等待前面的 指令的计算值,等到 mul 指令计算完毕, add 部件就准备完毕,下个周期开始执行。



• FU\_Hazard 和 WAW\_Hazard 一起发生

| 0x1c | 0x01402383 | lw x7<br>20(x0) | lw x7, 20(x0) |
|------|------------|-----------------|---------------|
| 0x20 | 0x40220433 | sub x8 x4<br>x2 | sub x8,x4,x2  |
| 0x24 | 0x00402403 | lw x8<br>4(x0)  | lw x8,4(x0)   |



如图所示,此时 FU\_hazard 和 WAW 同时发生,我们可以看到此时 Ctrl\_Unit 要执行 lw 指令,此时前面的 FU\_ALU 部件还未写回,会发生 WAW 冲突,而 FU\_MEM 部件也在被占用,会发生 FU\_Hazard,所以流水线会 stall 5 个周期后。

四、 讨论与心得

Tips: 请写出对本次实验内容的深入讨论或者本次实验的心得体会。

亲手实现了 scoreboard 使我对课上讲的知识理解变得更加深刻,之前对于 WAR 的出现一直不太理解,是在分析波形的时候才彻底理解。本实验也帮助我 理解了整个 scoreboard 的数据流。