# lab 1 运算器及其运用

PB21081601 张芷苒

## 1. 实验目的

- 掌握算术逻辑单元 (ALU) 的功能, 数据通路和控制器的设计方法
- 掌握组合电路和时序电路,以及参数化和结构化的 Verilog 描述方法

## 2. 逻辑设计

### 1. 算术逻辑单元 ALU

• 功能模块表

ALU模块功能表

| func | y              | of |
|------|----------------|----|
| 0000 | a + b          | *  |
| 0001 | a – b          | *  |
| 0010 | a == b         | 0  |
| 0011 | $a \leq_{u} b$ | 0  |
| 0100 | a < b          | 0  |
| 0101 | a & b          | 0  |
| 0110 | a   b          | 0  |
| 0111 | a ^ b          | 0  |
| 1000 | a >> b         | 0  |
| 1001 | a << b         | 0  |
| 其他   | 0              | 0  |

• 数据通路



```
// ALU 模块 alu.v
module alu #(parameter WIDTH = 6) (
   input [WIDTH - 1:0] a, b, // 操作数
   input [2:0] f,
                                 // 功能
   output reg [WIDTH - 1:0] y, // 运算结果
   output reg z
                                 // 溢出标志of
);
   always @(*) begin
       case (f)
           4'b0000:
           begin
                  y = a + b;
                  if ((a[5] == b[5]) \&\& (y[5] != a[5]))
                      z = 1'b1;
                   else
                      z = 1'b0;
           end
           4'b0001:
           begin
                  y = a - b;
                  if ((a[5] != b[5]) \&\& (y[5] != a[5]))
                  else
                     z = 1'b0;
           end
           4'b0010:
           begin
                  y = (a == b) ? 6'b000001 : 6'b0; // 若满足a等于b,则为1,否则为0
                  z = 1'b0;
           end
           4'b0011:
           begin
                  y = (a < b) ? 6'b000001 : 6'b0; // 若满足a小于b,则为1,否则为0
                  z = 1'b0;
           end
           4'b0101:
               begin
                 y = a \& b;
                  z = 1'b0;
               end
           4'b0110:
               begin
                 y = a \mid b;
                 z = 1'b0;
               end
           4'b0111:
               begin
                  y = a \wedge b;
                  z = 1'b0;
               end
```

### 2. ALU 应用 - 计算 FLS

• 数据通路



#### • 状态转移图



#### • 核心代码

```
//取信号边缘 get_edge.v
module get_edge(
    input clk,
    input rst,
    input signal,
    output signal_edge
);
    reg signal_r1, signal_r2;
    always @(posedge clk) signal_r1 <= ~rst & signal;
    always @(posedge clk) signal_r2 <= signal_r1;
    assign signal_edge = signal_r1 & ~signal_r2;
endmodule</pre>
```

```
//在时钟上升沿时,寄存器 signal_r1 被更新为当前时钟周期的输入信号 signal 与重置信号 rst 的与运算取反的结果。这里采用了与运算取反的方式,是因为当 rst 为1时,需要屏蔽掉输入信号的影响,将其置为0。
//再次在时钟上升沿时,寄存器 signal_r2 被更新为上一个时钟周期的 signal_r1。
//最后,通过将 signal_r1 与 ~signal_r2 的与运算结果赋值给输出信号 signal_edge,实现了检测输入信号在时钟上升沿的边沿是否发生的功能。具体来说,当输入信号由低电平变为高电平时,signal_r1 为1,~signal_r2 为0,signal_edge 为1;当输入信号保持高电平不变时,signal_r1 和 ~signal_r2 都为1,signal_edge 为0。
```

```
//有限状态机 fsm.v
// 状态机有三个状态, 分别为 initiated, a_loaded, b_loaded, 输出为当前状态
module fsm(
   input clk,
   input rst,
   input en,
   output [1:0] state
);
    reg [1:0] curr_state;
    reg [1:0] next_state;
    parameter initiated = 2'b00;
    parameter a_loaded = 2'b01;
    parameter b_loaded = 2'b10;
    // 1. 状态转换
    always @(posedge clk) begin
       if (rst) curr_state <= initiated;</pre>
        else if (en) curr_state <= next_state;</pre>
    end
    // 2. 下一状态 NS
    always @(curr_state) begin
        case (curr_state)
            initiated: next_state = a_loaded;
            a_loaded: next_state = b_loaded;
            b_loaded: next_state = b_loaded;
            default: next_state = initiated;
        endcase
    end
    // 3. 输出逻辑
    assign state = curr_state;
endmodule
```

```
// 综合 fls.v
// 在 FSM 状态转移时刻 (en_edge 为高电平),
// ALU 输入处的寄存器被激活,对应的信号被传入 ALU
module fls(
   input clk,
   input rst,
   input en,
```

```
input [6:0] d,
output reg [6:0] f
// 布线
// get edge
wire en_edge;
get_edge get_en_edge(
   .clk(clk),
   .rst(rst),
   .signal(en),
   .signal_edge(en_edge)
);
// ALU
reg [6:0] a;
wire [6:0] alu_out;
alu #(.WIDTH(7)) adder(
    .a(a),
   .b(f),
    .func(4'b0000), // ALU 模式设定为加法
   .y(alu_out)
);
// FSM
wire [1:0] sel;
fsm fsm1(
   .clk(clk),
   .rst(rst),
   .en(en_edge),
   .state(sel)
);
// registers and MUXes
always @(posedge clk) begin
   if (rst) a <= 7'h00;
    else if (en_edge) begin
        case (sel)
            2'b00: a <= d;
            2'b10: a <= f;
            default: a <= a;</pre>
        endcase
    end
always @(posedge clk) begin
    if (rst) f <= 7'h00;
    else if (en_edge) begin
        case (sel)
            2'b00: f <= d;
            2'b01: f <= d;
            2'b10: f <= alu_out;
            default: f <= f;</pre>
        endcase
    end
```

## 3. 仿真结果与分析

### 1. ALU 设计

由仿真文件生成的仿真波形如下:



## 2. FLS **计算**

由仿真文件生成的仿真波形如下:



## 4. 电路设计与分析

### 1. ALU 设计

• RTL 电路图



• 综合电路图



经对比,符合设计预期。

### 2. FLS **计算**

• RTL 电路



• 综合电路



经对比,符合设计预期。

## 5. 测试结果与分析

### 1. ALU 设计

计算1+4=5.详细过程及其他功能在检查时展示。



### 2. FLS **计算**

#### 依次输入1,



#### 和2:



#### 得到如下序列:







#### 复位:



## 6. 总结

在本次实验中,我利用 verilog 语言和 vivado 软件完成了一个算术逻辑单元的设计,并利用它计算了斐波那契-卢卡斯数列。除了巩固 verilog 语言并强化了对仿真文件、有限状态机三段式的书写规范之外,本次实验也让我对 ALU 有了更深刻的理解。

此外, 在判读溢出时, 耍小聪明失败, 最后还是只能老老实实按照正常方法判断。因为没有数电实验基础, 给助教带来的不便请谅解, 以后可能还有很多比较弱智的问题要问(

在此想对助教和老师提出一个建议,就是希望以后在实验验收截止期后像公布作业答案一样公布一下一个标准的实验范例,因为根据以往学期的经验有些东西自己写不出来,提交之后拿完基础分就不了了之。如果担心有迟交的同学会抄答案,也希望助教们能在实验截止后做一份总结/反馈(上学期的ICS就有实验反馈)。

最后,感谢助教阅读我的实验报告和建议!